SU1760628A1 - Триггер - Google Patents

Триггер Download PDF

Info

Publication number
SU1760628A1
SU1760628A1 SU904863877A SU4863877A SU1760628A1 SU 1760628 A1 SU1760628 A1 SU 1760628A1 SU 904863877 A SU904863877 A SU 904863877A SU 4863877 A SU4863877 A SU 4863877A SU 1760628 A1 SU1760628 A1 SU 1760628A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
states
trigger
Prior art date
Application number
SU904863877A
Other languages
English (en)
Inventor
Сергей Иванович Капустин
Original Assignee
С.И.Капустин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by С.И.Капустин filed Critical С.И.Капустин
Priority to SU904863877A priority Critical patent/SU1760628A1/ru
Application granted granted Critical
Publication of SU1760628A1 publication Critical patent/SU1760628A1/ru

Links

Abstract

Изобретение относитс  к автоматике и импульсной технике и может быть использовано в автоматических системах с повышенной помехозащищенностью. Сущность изобретени : триггер содержит две входные шины 1, 2, вход 3 выбора режима, четыре элемента НЕ 4, 5, 12, 13с трем  состо ни ми , два элемента И-НЕ 8, 9, два врем зада- ющих элемента 10, 11, четыре резистора 6, 7, 14, 15. 1 ил.

Description

Изобретение относитс  к автоматике и импульсной технике и может быть использовано в различных автоматических системах.
Цель изобретени -повышение помехоустойчивости и расширение области применени .
На чертеже показана схема триггера.
Триггер содержит первую и вторую входные шины 1 и 2, вход 3 выбора режима, первый и второй элементы НЕ 4 и 5 с трем  состо ни ми,первый и второй резисторы 6 и 7, первый и второй элементы И-НЕ 8 и 9, первый и второй врем задающие элементы 10 и 11, третий и четвертый элементы Н Е 12 и 13 с трем  состо ни ми, третий и четвертый резисторы 14 и 15, первый и второй выходы 16 и 17 триггера.
Перва  и втора  входные шины 1 и 2 соответственно через первый и второй элементы НЕ 4 и 5 соединены с вторыми входами соответственно первого и второго элементов И-НЕ 8 и 9. Выход первого элемента И-НЕ 8 соединен с первым выходом триггера 16 и с входом первого врем задающего элемента 10, выход которого соединен с входом третьего элемента НЕ 12 и входом управлени  второго элемента НЕ 5. Выход третьего элемента НЕ 12 соединен с третьим входом первого элемента И-НЕ 8. Выход второго элемента И-НЕ 9 соединен с первым входом первого элемента И-НЕ 8, с вторым выходом 17 триггера и с входом второго врем задающего элемента 11, а первый вход второго элемента И-НЕ 9 соединен с выходом первого элемента И- НЕ 8. Выход второго врем задающего элемента 11 соединен с входом управлени  первого элемента НЕ 4 и с входом четвертого элемента НЕ 13, выход которого соединен с третьим входом второго элемента И-НЕ 9. Входы управлени  третьего и четвертого элементов НЕ 12 и 13 соединены с входом 3 выбора режима. Резисторы 6, 7, 14, 15 включены соответственно между выходами первого, второго,третьего, четвертого элементов НЕ 4, 5, 12, 13 и шиной питани .
Триггер работает следующим образом.
О
ю со
Пусть на входе 3 - логический О (режим запоминани  состо ни ) на первом выходе 16 -логический О, на втором выходе 17 - логическа  1, а на первой и второй входных шинах 1 и 2 -логические О. При по влении на входной шине 1 логической 1 на выходе элемента НЕ 4 по вл етс  логический О, что вызывает смену состо ни  RS-триггера на первом, втором элементах И-НЕ 8,9, который до этого находилс  в режиме хранени  предыдущего состо ни  (единицы на вторых входах элементов 8, 9). что ведет к по влению единицы на входе первого врем задающего элемента 10. Так как конденсатор этого элемента в начальный момент времени разр жен, на выходе третьего элемента НЕ устанавливаетс  логический О, что обеспечивает поступление логического О на третий вход первого элемента И-НЕ 8, исключа  возможность изменени  состо ни  триггера воздействием на входную шину 1, так как ноль на третьем входе первого элемента И-ИЕ 8 обеспечивает единицу на его выхо де независимо от состо ни  остальных входов на период зар да конденсатора первого врем задающего элемента 10. На этот же отрезок времени на управл ющий вход второго элемента НЕБ поступает логическа  1, перевод  его выход в высокоимпеданс- ное состо ние, что исключает воспри тие триггером информации по входной шине 2 на период зар да конденсатора первого врем задающего элемента 10, Таким образом , на период зар да конденсатора первого врем задающего элемента 10 триггер не может изменить свое состо ние, т.е. происходит запоминание его состо ни , что и обеспечивает подавление колебаний, возникающих при переходных процессах в системах управлени . Работа триггера при подаче единицы на входную шину происходит аналогично. При этом на период зар да конденсатора второго врем задающегс элемента 11 сохран етс  ноль на третьем входе второго элемента И-НЕ 9 и логическа  1 на входе управлени  первого элемента НЕ 4,что обеспечивает невоспри тие информации по входным шинам 2 и 1 соответственно и хранение состо ни  на период зар да конденсатора второго врем задающего элемента 11.
При поступлении на вход 3 логической 1 триггер переходит в режим работы обычного RS-триггера, так как св зь выходов третьего и четвертого элементов НЕ 12 и 13 с соответствующими входами первого и второго элементов И-НЕ 8 и 9 разрываетс  и триггер тер ет способность запоминани  состо ни  на определенный промежуток времени, Режимные резисторы обеспечивают наличие логических 1 на соответствующих входах первого и второго элементов И-НЕ 8 и 9 при нахождении выходов элементов НЕ 4,5, 12,13 в высокоимпедансном состо нии, что повышает помехозащищенность и надежность работы предложенного триггера.
При работе в режиме хранени  информации состо ние СП на вхош-ых инзх 1 2 триггере  вл етс  условием /ранени  предыдущего состо ни , а состо ние 11 йэл етс  запрещенным (аналогично обычным RS- триггерам).

Claims (1)

  1. Формула изобретени  Триггер, содержащий первую и вторую
    входные шины, первый и второй элементы И-НЕ, первый вход первого пз которых соединен с выходом второго элемент г t/i-H E и вторым выходом триггера, первый второго элемента И-НЕ подключен к выходу
    первого злемзнг  И-НЕ и персе,.1 л ЕЫ/ОДУ триггера, n t л и ч з :0 щ .л / с   ю,.. -, го г целью поа.-:шским 1ром8/ 1 |/ ЛО /:ч.1ло:л и и расшизеш / области npi,.,,, в г,его введены вход режима пео.ый- ,твергыу; р ЗЗистапч, -есвг..й и июлей р.гем - задз;ещи8 ачеме-ть;. ,,i:- 4 - ч-.-..€p v;f-i элементы ЬЕ с 1,.ч,м  сос РШ., г. входна  Lu/.на через перьшй слег енг .JiE с трем  состо  ч;/   мл соединен,: с в гсру -зходом первого элемента И-НЕ л нерзым выводом первого резистора, второй вывод которого подключен к шине п/;тачи  втора  входна  шина через агорой элемент НЕ с трем  состо ни ми соединен с зходом второго элемента И-НЕ v с первым выводом второго резистора, зтерой вывод которого подключен к шине гитзчи , оыхо- ды первого и второго элементов И-НЈ соот- ветствепно через первый и атооой
    врем задающие элементы соединены с входами управлени  соответственно второго и первого элементов НЕ с трем  состо ни ми и с входами соответственно третьего и четвертого элементов НЕ с трем  состо ни ми,
    выходы которых подключены к третьим входам соответственно первого и второго элементов И-НЕ и первым выводам соответственна третьего и четвертого резисторов, вторые выводы которых соединены с шиной питани .
    входы управлени  третьего и четвертого элементов НЕ с трем  состо ни ми подключены к входу выбора режима.
SU904863877A 1990-09-03 1990-09-03 Триггер SU1760628A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904863877A SU1760628A1 (ru) 1990-09-03 1990-09-03 Триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904863877A SU1760628A1 (ru) 1990-09-03 1990-09-03 Триггер

Publications (1)

Publication Number Publication Date
SU1760628A1 true SU1760628A1 (ru) 1992-09-07

Family

ID=21534761

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904863877A SU1760628A1 (ru) 1990-09-03 1990-09-03 Триггер

Country Status (1)

Country Link
SU (1) SU1760628A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент GB № 1153268, кл. Н 03 К 17/16, 1969. Титце У., Шенк К. Полупроводникова схемотехника. М.: Мир, 1982, с. 117, рис. 9.25. *

Similar Documents

Publication Publication Date Title
SU1760628A1 (ru) Триггер
US4030010A (en) Time delay control circuit
SU819964A1 (ru) Устройство дл формировани устано-ВОчНОгО иМпульСА
SU1226616A1 (ru) Помехоустойчивый триггер
SU1476596A1 (ru) Помехоустойчивый триггер
SU1190358A1 (ru) Реле времени
RU1772898C (ru) Резервированный генератор импульсов
SU1261146A1 (ru) Резервированный генератор импульсов
SU1034190A1 (ru) Устройство дл установки логических элементов в исходное состо ние при перерывах напр жени питани
SU1088632A1 (ru) Генератор импульсов напр жени
RU1795491C (ru) Устройство дл тревожной сигнализации
SU968892A2 (ru) Формирователь импульсов
SU866711A1 (ru) Триггерное устройство
SU1328936A1 (ru) Устройство формировани установочного импульса
SU1495906A1 (ru) Устройство дл питани систем цифровой автоматики
SU698123A1 (ru) Коммутационный фильтр
US4377740A (en) Initializing circuit arrangement for a counter circuit
US4413190A (en) Automatic control device
SU1102042A1 (ru) Устройство дл контрол последовательности импульсов
SU1179475A1 (ru) Датчик контрол тиристоров высоковольтного вентил
SU764108A1 (ru) Формирователь импульсов
RU2053593C1 (ru) Триггерное устройство
SU1525962A1 (ru) Резервированный счетчик импульсов
SU1370743A1 (ru) Формирователь импульсов тока
SU1282255A1 (ru) Реагирующий элемент дл импульсных измерительных органов релейной защиты