SU1226616A1 - Помехоустойчивый триггер - Google Patents

Помехоустойчивый триггер Download PDF

Info

Publication number
SU1226616A1
SU1226616A1 SU843807986A SU3807986A SU1226616A1 SU 1226616 A1 SU1226616 A1 SU 1226616A1 SU 843807986 A SU843807986 A SU 843807986A SU 3807986 A SU3807986 A SU 3807986A SU 1226616 A1 SU1226616 A1 SU 1226616A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
logic elements
elements
logical
Prior art date
Application number
SU843807986A
Other languages
English (en)
Inventor
Семен Давидович Додик
Виктор Васильевич Кокорев
Виктор Юрьевич Морозков
Сергей Юрьевич Прохоров
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU843807986A priority Critical patent/SU1226616A1/ru
Application granted granted Critical
Publication of SU1226616A1 publication Critical patent/SU1226616A1/ru

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в автоматических и вычислительных устройствах. Цель изобретени  - повышение помехоустойчивости. Устройство содержит логические элементы 1, 2, 11 и 12, диоды 3 и 6, резисторы 4 и 7, конденсаторы 5 и 8 и дополнительные резисторы 9 и 10. Достижению поставленной цели способствует введение логических элементов 1 и 2 И или ИЛИ и образование новых св зей между элементами устройства. 1 ил.

Description

I
Изобретение относитс  к импульсной технике и может быть использовано в автоматических и вычислительны устройствах.
Цель изобретени  - поЕъшение помхоустойчивости .
На чертеже представлен:а схема по . мехоустойчивого триггера на коньюн- ктивных логических элементах (элементах И-НЕ и и).
Триггер содержит первый 1 и второй 2 логические элементы. Выход певого логического элемента через последовательно соединенные диод 3 и резистор 4 подключен к первому выхо первого конденсатора 5, Выход второго 2 логического элемента через последовательно соединенные диод 6 и резистор 7 подключен к первому выво второго конденсатора 8, Вторые выводы первого и второго конденсаторов соединены с общей шиной,а первые вы- воды подключены через первьш 9 и второй 10 дополнительные резисторы к шин питани  и соединены с первыми входами соответственно третьего 11 и четвертого 12 логических элементов, выходы которых подключены соответствено к пр мому и инверсному выходам триггера и соединены с вторыми входми соответственно второго и первого логических элементов, первые входь которых подключены к входам устройства , а выходы - к вторым входам
третьего и четвертого логических элментов .
Помехоустойчивый триггер работает следующим образом,
В исходном состо нии на входы устройства поступают логические при этом на одном из выходов  чейки (например, Q) вырабатываетс  напр жение логического О, а на другом выходе (Q) - логической 1, первый конденсатор 5 разр жен через выход логического элемента 1, диод 3 и резистор 4, а второй конденсатор 8 зар жен через второй дополнительный резистор 10,
Такой режим соответствует режиму хранени  информации.
Если в этом режиме кратковременно исчезнет напр жение питани  (возникает помеха по цеп м питани ), то начнет разр жатьс  второй конденсатор 8 через второй дополнительный резистор 10 и источник питани . Если за врем  исчезновени  напр же
2
ни  питани  (врем  действи  помехи) напр жение на втором конденсаторе 8 не снизитс  ниже уровн , расцениваемого четвертым элементом 12 как
логическа  1, то при восстановлении напр жени  питани  второй конденсатор 8 тем самым подтвердит состо ние логической 1 дд  четвертого логического элемента 12 и триггер
сохранит на своих выходах состо ние , которое бьшо до исчезновени  напр жени  питани ,
Если на одном из входов триггера (например, S) по витс  управл ющий
сигнал в виде логического О, то диод 3 закроетс  и начнет зар жатьс  первый конденсатор 5 через резистор 9 и входную цепь третьего логического элемента 11, Пока первый
конденсатор 5 не успел зар дитьс  до уровн  5 расцениваемого третьим логическим элементом 1 как логическа  1 (уровень срабатывани ), состо ние выходнык сигналов триггера не изменитс , и если управл ющий сигнал вновь прин л уровень логической 1 (т,е,5 это была помеха), то диод 3 вновь откроетс  и через резистор 4 разр дитс  первьй конден сатор 5 и триггер сохранит свое состо ние . Если же управл ющий сигнал длитс  достаточно долго к первый кон- десатор 5 успевает зар дитьс  до уровн , расцениваемого третьим логическим
элементом 11 как логическа  1, то на выходе Q триггера по вл етс  сигнал логической 1, а на выходе Q - логического О, т.е. триггер переключаетс  и переходит в новое
состо ниеэ при этом первый конденсатор 5 зар жен, а второй конденсатор 8 разр жен через диод 6 и резистор 7, f
Таким образом, при воздействии
помех по цеп м питани  или по управл ющим входам S, R длительностью менее времени переключени  триггера состо ние на вьгходах Q, Q будет оставатьс  неизменным,,чем обеспечиБаетс  повышенна  помехоустойчивость работы триггера. Врем  переключени  триггера определ етс  величинами емкости конденсаторов 5 или 8, сопротивлени  зар дного резистора 9
или 10, сопротивлени  входной цепи логических элементов 11 и 12, а также уровнем срабатывани  логических элементов 1 и 12 и величиной ,на3
чального напр жени  на конденсаторах 5 или 8, которое зависит от выходного напр жени  логических элеме тов 1 и 2, диодов 3 и 6 и сопротивлени  разр дного резистора 4 или 7. Величина сопротивлени  резисторов 4 и 7 должна быть как можно меньше дл  получени  малого начального напр жени  на конденсаторах 5 и 8, но достаточной дл  ограничени  разр дного тока на безопасном дл  логических элементов 1 и 2 уровне ,
Помехоустойчивьй триггер, выполненный на элементах ИЛИ-НЕ и ИЛИ, работает аналогично описанному выше с учетом инверсии входйых сигналов.
За счет введени  дополнительных резисторов 9 и 10 обеспечиваетс  стабильный зар д конденсаторов 5 и 8 независимо от величины входного сопротивлени  логических элементов 11 и 12 и обеспечиваетс  гарантированный уровень логической 1 на их входах, что позвол ет примен ть различную элементарную базу (например, микромощные КМОП-логические элементы ) при построении подобных триггеров .
При наличии определенной элементной базы помехоустойчивый триггер может быть упрощен. Так, например, если выходы логических элементов 1 и 2 позвол ют непосредственно разр жать конденсаторы 5 .или 8, то резисторы 4 и 7 могут отсутствовать (их сопротивление равно нулю); если логические элементы 1 и 2 не вырабатывают на выходах напр жение логической 1 (элемент с открытым коллектором ), то диоды 3 и 6 могут отсутствовать (их сопротивление равно нулю); если входные цепи логических элементов 11 и 12 обеспечивают доРедактор И. Тупица
Заказ 2145/56Тираж 816Подписное
ВНИШТИ Государственного комитета СССР
по делам изобретений и открытий .113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
266164
статочно стабильный зар д конденсаторов 5 fi 8, то .резисторы 9 и 10 могут отсутствовать (их сопротивление равно бесконечности); если не 5 требуетс  синхронность изменени  сигналов на различных выходах триггера , то вторые входы логических элементов 11 и 12, соединенные непосредственно с выходами логических элементов 1 и 2, могут отсутствовать .
10

Claims (1)

  1. Формула изобретени 
    Помехоустойчивьй триггер, содер- дащий первый и второй логические элементы И-НЕ или ИПИ-НЕ, выходы которых через последовательно соединенные диод и резистор подключены к первым выводам соответственно первого и второго конденсаторов, вторые выходы которых соединены общей шиной, первые входы первого и второго логических элементов И-НЕ или ИЛИ-НЕ подключены соответственно к первому и второму входам устройства, отличающийс  тем, что, с целью повьшени  помехоустойчивости, в него введены первый и второй дополнительные логические элементы И или ИЛИ, выходы которых подключены к выходам устройства и соединены с вторыми входами соответственно второго и первого логических элементов И-НЕ или 1ШИ-НЕ, выходы которых подключены соответственно к первым входам первого и второго логических элементов И или ИЛИ, вторые входы которых соединены с первыми выводами соответственно первого и второго конденсаторов и через первьй и второй дополнительные резисторы подключены к шине питани .
    Составитель П. Смирнов Техред Л.Олейник
    Корректор Е. Рошко
SU843807986A 1984-11-02 1984-11-02 Помехоустойчивый триггер SU1226616A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843807986A SU1226616A1 (ru) 1984-11-02 1984-11-02 Помехоустойчивый триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843807986A SU1226616A1 (ru) 1984-11-02 1984-11-02 Помехоустойчивый триггер

Publications (1)

Publication Number Publication Date
SU1226616A1 true SU1226616A1 (ru) 1986-04-23

Family

ID=21145076

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843807986A SU1226616A1 (ru) 1984-11-02 1984-11-02 Помехоустойчивый триггер

Country Status (1)

Country Link
SU (1) SU1226616A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алексеенко А.Г. Микросхемотехника. М 1982, с. 156, рис. 4.6. Патент GB № 1345858, кл. Н 03 К 3/286, 1974. Авторское свидетельство СССР 866711, кл. Н 03 К 3/286, 1981. Шагурин И.И. Радио и св зь, *

Similar Documents

Publication Publication Date Title
US4709200A (en) Power source circuit
US3808975A (en) Ignition circuit for projectile fuses
US4365174A (en) Pulse counter type circuit for power-up indication
US4823028A (en) Multilevel logic circuit with floating node voltage clamp
US4638222A (en) DC motor driving circuit for eliminating spurious transition conditions
SU1226616A1 (ru) Помехоустойчивый триггер
JPS55113188A (en) Mos memory driver circuit
US4178585A (en) Analog-to-digital converter
SU1594503A1 (ru) Устройство дл регулировани температуры
SU1499479A1 (ru) Безопасный логический элемент
JPS5673921A (en) Chattering rejection circuit
SU1184085A1 (ru) Релейный счетчик импульсов
US3812431A (en) Device for comparing the magnitudes of electrical quantities
SU1224984A1 (ru) Управл емый генератор импульсов
SU1162034A1 (ru) Преобразователь логических уровней
SU473282A1 (ru) Мультивибратор
SU1760628A1 (ru) Триггер
SU591956A1 (ru) Элемент пам ти
SU1476596A1 (ru) Помехоустойчивый триггер
SU1495906A1 (ru) Устройство дл питани систем цифровой автоматики
SU1547030A1 (ru) Многостабильный триггер
SU1381691A1 (ru) Мультивибратор
SU570190A1 (ru) Формирователь импульсов
SU797073A1 (ru) Распределитель импульсов
SU1095405A1 (ru) Коммутатор индуктивных нагрузок