SU1088632A1 - Генератор импульсов напр жени - Google Patents

Генератор импульсов напр жени Download PDF

Info

Publication number
SU1088632A1
SU1088632A1 SU813311421A SU3311421A SU1088632A1 SU 1088632 A1 SU1088632 A1 SU 1088632A1 SU 813311421 A SU813311421 A SU 813311421A SU 3311421 A SU3311421 A SU 3311421A SU 1088632 A1 SU1088632 A1 SU 1088632A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
capacitor
logic element
resistor
Prior art date
Application number
SU813311421A
Other languages
English (en)
Inventor
С.Т. Латушкин
В.А. Резвов
Original Assignee
Предприятие П/Я А-1758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1758 filed Critical Предприятие П/Я А-1758
Priority to SU813311421A priority Critical patent/SU1088632A1/ru
Application granted granted Critical
Publication of SU1088632A1 publication Critical patent/SU1088632A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

ГЕНЕРАТОР ИМПУЛЬСОВ НАПРЯЖЕНИЯ , содержащий источник управл ющего напр жени , подключенный через резисторы к первым входам двух логических элементов, и два конденсатора один из которых включен между выходом второго и первым входом первого логических элементов, отличающийс  тем, что, с целью повышени  устойчивости работы, в него дополнительно введены третий логический элемент, третий резистор и третий конденсатор, при этом третий резистор включен между выходом источника управл ющего напр жени  и первым входом третьего логического элемента, второй вход которого соединен с выходом второго логического элемента, а выход соединен с вторым входом первого логического элемента и первым . выводом второго конденсатора, второй вход второго логического элемента соединен с выходом первого логического элемента и первым выводом третьего конденсатора, другой вывод которого соединен с первым входом третьего логического элемента, второй вывод (Л второго конденсатора соединен с первым входом второго логического элемента .

Description

СХ) 00 05
со
lN5
11
Изобретение относитс  к импульсной технике и может быть использовано в качестве задающего генератора импульсов напр жени  с регулируемой частотой в различных узлах радио- электронной аппаратуры.
Известен генератор, который содержит три логических элемента, включенных последовательно в замкнутое кольцо , в котором выход первого логического элемента (ЛЭ) соединен с входом второго (ЛЭ) через резистор, выход втарого ЛЭ соединен с входом третьего (ЛЭ), а выход третьего ЛЭ соединен с входом первого ЛЭ и через конденсатор - с входом второго ЛЭ и резистсроМс
Недостатком данного генератора  вл етс  возможность перестройки частоты генерации импульсов лишь изменением врем задающих элементов резистора и конденсатора
Наиболее близким техническим решением в данном изобретении  вл етс  генератор импульсов, содержащий источник управлени  напр жени , подключенный через резисторы к первым входам двух логических элементов, и два конденсатора, один из которых включен между выходом второго и первым входом первого логических элементов
Недостатком данного генератора  вл етс  узкий диапазон изменени  резисторов врем задающих цепей, в котором обеспечиваетс  устойчива  работа генератора. Если по каким-либо причинам оба ЛЭ оказались в одинаковом состо нии, то генераци  срываетс  и дл  ее восстановлени  необходимо внешнее воздействие.
Целью изобретени   вл етс  повышение устойчивости работы генератора
Поставленна  цель достигаетс  тем что в генератор импульсов напр жени , содержа1ций источник управл ющего напр жени , подключенный через резисторы к первым входам двух логических элементов, и два конденсато ра, один из которых включен между выходом второго и первым входом первого логических элементов, дополнительно введены третий логический элемент, третий резистор и третий конденсатор, при этом третий резистор включен между выходом источника управл ющего напр жени  и первым входом третьего логического элемента.
322
второй вход которого соединен с выходом BTOpoio логического элемента, а выход соединен со вторым входом первого логического элемента и первым выводом второго конденсатора, второй вход второго логического элемента соединен с выходом первого логического элемента и первым выводом третьего конденсатора, другой вывод которого соединен с первым входом третьего логического элемента, второй вывод второго конденсатора соединен с первым входом второго логического элемента.
На чертеже представлена принципиальна  электрическа  схема генератора .
Генератор имггульсов напр жени  содержит логические элементы ЛЭ 1, 2,3, конденсаторы 4,5,6,.резисторы 7,8,9, источник 10 управл ющего напр жени , причем источник 10 подключен через резистор 8 к первому входу первого логического элемента ЛЭ 1 и конденсатору 5, через резистор 9 к первому входу второго ЛЭ2 и конденсатору 6, через резистор 7 к первому входу /ЛЭ 3 и конденсатору 4, втрой вывод которого соединен с выходо ЛЭ 1 и вторым входом ЛЭ 2, второй вывод конденсатора 5 соединен с выходом ЛЭ 2 и вторым входом ЛЭ 3, выход которого соединен со вторым выводом конденсатора 6 и вторым вхо дом ЛЭ 1„
Генератор работает следуюш 1М образом .
Пусть на выходе ЛЭ 1 формируетс  перепад в низкий потенциал Этот перепад через непосредственную св зь обеспечивает на выходе ЛЭ 2 высокий потенциал и действует на второй вход ЛЭ 3 через конденсатор 4, обеспечивает на его выходе также высокий потенциал о
Конденсатор 4 зар жаетс  до уровн  управл ющего напр жени  через резистор 7 и в момент времени, когда напр жение на втором входе ЛЭ 3 достигнет уровн  его порога срабатывани , ЛЭ 3 начнет, переключатьс . За счет положительной обратной св зи по цепи ЛЭ 3 5 ЛЭ I и конденсатор 4 в этот момент произойдет переключение элементов ЛЭ 3 и ЛЭ 1 ЛЭ 2 своего состо ни  не изменит, так как на его второй вход будет подан низкий потенциал через конденсатор 6 о
Далее конденсатор 6 будет перезар жатьс  через резистор 9 и в момент времени, когда напр жение на нем достигнет порога срабатывани  ЛЭ 2, это приведет к переключению ЛЭ 2 и ЛЭ 3 за счет положительной обратной св зи через конденсатор 6„
переключение ЛЭ 1 будет задержано на врем  перезар дки конденсатора 5 до уровн  срабатывани  ЛЭ 1 „ Когда произойдет переключение ЛЭ I и ЛЭ 2, переключение ЛЭ 3 будет задержано на врем  перезар дки конденсатора 4, Далее процесс будет повтор тьс .
Особенность работы генератора сое тоит в трм, что положительна  обрат886324
на  св зь через конденсаторы 4,5,6, обеспечивающа  задержки срабатывани  ЛЭ 1,2,3, включаетс  только на с перепаде напр жени  одного знакао
Наличие цепи ПОС обеспечивает устойчивость генерации вплоть до того, что генератор можно использовать в так называемом заторможенном режи10 ме, т.ер в режиме регенерации пачек импульсово
Сравнительные испытани  данного генератора показали, что диапазон 15 допустиМ)1х значений резистора времйзадающей цепи по сравнению с известным расширен в 5 раз.

Claims (1)

  1. ГЕНЕРАТОР ИМПУЛЬСОВ НАПРЯЖЕНИЯ, содержащий источник управляющего напряжения, подключенный через резисторы к первым входам двух логических элементов, и два конденсатора,, один из которых включен между выходом второго и первым входом первого логических элементов, отличающийся тем, что, с целью повышения устойчивости работы, в него дополнительно введены третий логический элемент, третий резистор и третий конденсатор, при этом третий резистор включен между выходом источника управляющего напряжения и первым входом третьего логического элемента, второй вход которого соединен с выходом второго логического элемента, а выход соединен с вторым входом первого логического элемента и первым . выводом второго конденсатора, второй вход второго логического элемента соединен с выходом первого логического элемента и первым выводом третьего конденсатора, другой вывод которого соединен с первым входом третьего логического элемента, второй вывод второго конденсатора соединен с первым входом второго логического элемента.
    SU „„1088632
SU813311421A 1981-07-03 1981-07-03 Генератор импульсов напр жени SU1088632A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813311421A SU1088632A1 (ru) 1981-07-03 1981-07-03 Генератор импульсов напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813311421A SU1088632A1 (ru) 1981-07-03 1981-07-03 Генератор импульсов напр жени

Publications (1)

Publication Number Publication Date
SU1088632A1 true SU1088632A1 (ru) 1987-11-07

Family

ID=20966890

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813311421A SU1088632A1 (ru) 1981-07-03 1981-07-03 Генератор импульсов напр жени

Country Status (1)

Country Link
SU (1) SU1088632A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гутников Во С.Интегральна электроника в измерительных устройствах,, Л., Энерги , 1980, с, 235, рис.155а. Журнал Радио, 1978, № 2, с. 61. *

Similar Documents

Publication Publication Date Title
US5126588A (en) Digital push-pull driver circuit
US3962591A (en) Voltage doubler circuit
US4305107A (en) DC Interrupting apparatus
KR950003829A (ko) 용량 센서 회로 및 전기 장치
US4199693A (en) Compensated MOS timing network
US4178558A (en) DC Level clamping circuit
US3433978A (en) Low output impedance majority logic inverting circuit
SU1088632A1 (ru) Генератор импульсов напр жени
JPH02119427A (ja) 出力バッファ回路
KR930011779A (ko) 회로장치
US3968385A (en) Solid-state storage drive
JPS56119520A (en) Primary low-pass filter
US3054970A (en) Semi-conductor type low frequency oscillator
JPS59147524A (ja) パルス発生回路
GB1475724A (en) Pulse generator circuits
JPS5673921A (en) Chattering rejection circuit
SU1187254A1 (ru) Устройство задержки
KR940006092Y1 (ko) 파워 온 리셋 회로
US3593199A (en) Voltage variable clock oscillator
SU1188857A1 (ru) Управл емый генератор импульсов
US4216441A (en) Astable multivibrator circuit
JP2731526B2 (ja) インバータ装置
SU635620A1 (ru) Реле времени
SU1293829A1 (ru) Генератор импульсов
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치