SU1725391A1 - (2К+1)-разр дный счетчик в коде Гре - Google Patents

(2К+1)-разр дный счетчик в коде Гре Download PDF

Info

Publication number
SU1725391A1
SU1725391A1 SU904803913A SU4803913A SU1725391A1 SU 1725391 A1 SU1725391 A1 SU 1725391A1 SU 904803913 A SU904803913 A SU 904803913A SU 4803913 A SU4803913 A SU 4803913A SU 1725391 A1 SU1725391 A1 SU 1725391A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
output
input
counter
bit counter
Prior art date
Application number
SU904803913A
Other languages
English (en)
Inventor
Геннадий Сендерович Брайловский
Илья Маркович ЛАЗЕР
Original Assignee
Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им.А.С.Попова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им.А.С.Попова filed Critical Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им.А.С.Попова
Priority to SU904803913A priority Critical patent/SU1725391A1/ru
Application granted granted Critical
Publication of SU1725391A1 publication Critical patent/SU1725391A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

VI к ел со о
flviJ
Изобретение откоситс  к области построени  устройств цифровой вычислительной техники, преимущественно на интегральных логических элементах (например , по КМОП-технологии).
Цель изобретени  - упрощение и повышение быстродействи  (в управл ющем режиме ).
На фиг.1 изображен счетчик; на фиг.2 - временна  диаграмма.
Счетчик (фиг.1) содержит вход 1, (2К+1) выход 2-1,2-2,...,2-(К-1), 2-2К. 2-(2К+Т), где К 1,2,..,,(ЗК+1)триггеровЗ-1,3-2,3-(2К-1), 3-2К, 3-(2К+1), 3-(2К+2),..„ 3-(ЗК+1), причем вход счетчика 1 соединен с синхровходом первого триггера 3-1, первый выход каждого 2Р-го, где Р 1,2,...,К, триггера 3-Р соединен с синхровходом (2К+Р+1)-го триггера 3-(2К+Р+1), второй выход каждого 2Р- го триггера 3-2Р соединен с синхрйвходом (2Р-М)-го триггера 3-(2Р+1) первый и второй выходы каждого (2К+Р-И)-го триггера 3- (2К+Р+1) соединены попарно соответственно с 2Р-м выходом счетчика 2-2Р и информационным входом (2К+Р-И)-го триггера 3-(2К+Р+1), первый и второй выходы (2К+1)-го триггера 3-(2К+1) соединены попарно соответственно с (2К+1)-м выходом счетчика 2-(2К+1) и с информационным входом (2К+1)-го триггера 3-(2К-И). Синхровход каждого (2Р-1)го триггера 3-(2Р-1) соединен с синхров-ходом 2 Р-го триггера , первый выход каждого (2Р-1)-го триггера 3-(2Р-1) соединен с (2Р-1)-м выходом счетчика 2-(2Р-1) и с информационным входом 2Р-го триггера 3-2Р, второй выход каждого 2 Р-го триггера 3-2 Р соединен с информационным входом (2Р-1)-готриггера 3-(2Р-1).
В исходном состо нии все триггера 3- 1 ,...,3-(ЗК+1) установлены в состо ние Лог.О (фиг.2). Каждый триггер переключаетс  по фр9нту импульса на его синхровхо- де. На диаграмме показан входной сигнал, состо щий из импульсов с номерами: 1,2,3,4,...,...,,...,3 ,...,,...,2n и
приведены осциллограммы на выходах счетчика и на первых выходах всех триггеров.
Таким образом, предлагаемый (2К-И)- разр дный счетчик содержит (ЗК+.1) D-триг- теров, что на К ( на 25%) меньше, чем
прототип. В управл ющем режиме работы минимальный период следовани  импуль-. сов по входу 1 определ етс  задержкой (К+1)-го триггера, что приблизительно в 2 раза меньше, чем у известного счетчика.
. .,;. - ... . ,

Claims (1)

  1. Формула изобретени 
    (2К+1)-разр дный счетчик в коде Гре ,
    содержащий вход, (2К+1) выходов, где К1 ,2,...,(ЗК-Ы) триггеров, вход счетчика соединен с синхровходом первого триггера,
    первый выход каждого 2Р-го (,2К)
    триггера соединен с синхровходом (2К+Р+1)-го триггера, второй выход каждого 2Р-ГО триггера соединен с синхровходом
    (2Р+1)-го триггера, первый и второй выходы каждого (2К+Р+1)-го триггера соединены попарно соответственно с 2 Р-м выходом счетчика и информационным входом (2 K+P+i)-ro триггера, первый и второй выходы (2К+1)-го
    триггера соединены попарно соответствен- нор с (2К+1)-м выходом счетчика и с информационным входом (2 К-И)-го триггера, отличающийс  тем, что, с целью упрощени  и повышени  быстродействи , синхровход каждого (2Р-1)-го триггера соединен с синхровходом 2Р-го триггера, первый выход каждого (2Р-1)-го триггера соединен с (2Р-1)-м выходом счетчика и с информационным входом 2Р-го триггера, второй выход
    каждого 2 Р-го триггера соединен с информационным входом (2Р-1)-го триггера.
SU904803913A 1990-03-19 1990-03-19 (2К+1)-разр дный счетчик в коде Гре SU1725391A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904803913A SU1725391A1 (ru) 1990-03-19 1990-03-19 (2К+1)-разр дный счетчик в коде Гре

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904803913A SU1725391A1 (ru) 1990-03-19 1990-03-19 (2К+1)-разр дный счетчик в коде Гре

Publications (1)

Publication Number Publication Date
SU1725391A1 true SU1725391A1 (ru) 1992-04-07

Family

ID=21502733

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904803913A SU1725391A1 (ru) 1990-03-19 1990-03-19 (2К+1)-разр дный счетчик в коде Гре

Country Status (1)

Country Link
SU (1) SU1725391A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств. Йзд-во2-е. -М.: Сов. радио, 1975, с. 305-306. Проектирование микроэлектронных цифровых устройств. - М.: Сов. радио, 1977 Г.с. 272,168, рис. 5.15. Там же, (2), с. 146. . Патент US М 3562551, кл.Н 03 К 23/00, 1969. *

Similar Documents

Publication Publication Date Title
GB1257066A (ru)
SU1725391A1 (ru) (2К+1)-разр дный счетчик в коде Гре
SU586452A1 (ru) Устройство управлени вводом-выводом
SU511684A1 (ru) Устройство дл прив зки входных импульсов
SU588562A1 (ru) Двухтактный последовательный регистр сдвига
SU1418686A1 (ru) Генератор кода Гре
JP2810713B2 (ja) タイミング発生装置
RU2047939C1 (ru) Ждущий формирователь импульсов
SU1022149A2 (ru) Устройство дл сравнени чисел
SU684552A1 (ru) Цифровой функциональный преобразователь
RU2022448C1 (ru) Имитатор шумоподобных сигналов
SU568181A1 (ru) Преобразователь унитарного кода в фазоманипулированные сигналы
SU1151990A1 (ru) Многоканальное селективное измерительное устройство
SU482002A1 (ru) Преобразователь частоты в код
SU504227A1 (ru) Устройство дл передачи импульсных сигналов
SU949823A1 (ru) Счетчик
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов
SU617846A1 (ru) Делитель частоты на шесть
SU752317A1 (ru) Устройство дл ввода информации
SU900458A1 (ru) Регистр
SU594501A1 (ru) Компаратор
RU1774498C (ru) Преобразователь кода во временной интервал
SU1707761A1 (ru) 2К-разр дный счетчик в коде Гре
SU752331A1 (ru) Устройство дл определени знака приращени сигнала
SU1140248A1 (ru) Делитель частоты с переменным коэффициентом делени