SU169879A1 - - Google Patents

Info

Publication number
SU169879A1
SU169879A1 SU904911A SU904911A SU169879A1 SU 169879 A1 SU169879 A1 SU 169879A1 SU 904911 A SU904911 A SU 904911A SU 904911 A SU904911 A SU 904911A SU 169879 A1 SU169879 A1 SU 169879A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
trigger
output
circuit
Prior art date
Application number
SU904911A
Other languages
English (en)
Publication of SU169879A1 publication Critical patent/SU169879A1/ru

Links

Description

Известны реверсивные, счетчики, содержащие фазо-импульсный многоустойчивый элемент .
Предлагаемый реверсивный счетчик отличаетс  тем, что в нем источник импульсов примого счета подсоединен к единичному входу триггера, выход которого подключен к первой схеме «И, второй вход которого подсоединен к генератору импульсов высокого такта. Выход первой схемы «И подключен ко входу формировател , выход которого подсоединен к нулевому входу триггера и к фазо-импульсному многоустойчивому элементу с коэффициентом пересчета дес ть первого разр да.
Источник импульсов обратного счета подключен к единичному входу триггера обратного счета, выход которого подсоединен ко входу второй схемы «И, второй вход которой подключен к генератору импульсов высокого такта.
Выход второй схемы «И подсоединен ко входу формировател , выход которого подключен к нулевому входу триггера и ко входу схемы несовпадени , второй вход которой соединен с первым входом фазо-импульсного многоустойчивого элемента с коэффициентом пересчета одиннадцать второго разр да. Вход схемы несовпадени  подключен к генератору имиульсов высокого такта. Выходы каждого носледуюа1,его многоустойчивого элемента с
коэффициентом пересчета одиннадцать подсоединены к выходу предыдущего и к генератору импульсов высокого такта, а выход элемента - ко входу следующей  чейки.
Блок-схема предлагаемого устройства представлена на чертеже.
В предлагаемом реверсивном счетчике используетс  непосредственна  св зь между соседними разр дами.
Коэффициент пересчета  чейки пам ти первого разр да и опорной  чейки дл  случа  дес тичного счетчика выбираетс  равным дес ти , а всех остальных  чеек - равным одиннадцати . После прихода дес ти импульсов высокого такта на вход первого разр да счетчика по вл етс  импульс, поступающий на второй разр д. В результате импульсы на выходе второго разр да и, следовательно, на выходах всех остальных разр дов тоже будут по вл тьс  после прихода дес ти импульсов высокого такта.
Следовательно, любой миогоустойчивый элемент счетчика в данном случае может находитьс  в одном из дес ти устойчивых состо ний , а показание счетчика при отсутствии импульсов запуска будет оставатьс  неизменным .
тора, в счетчике предусмотрено входное устройство /. Оно содержит триггер 2 со входом 3 установки нул  и входом 4 установки единицы , двухвходовую схему 5 совиадени  и формирователь 6.
До прихода импульса запуска по входу 3 триггера 2 на вход схемы 5 совпадени  поступает сигнал запуска и ни один из импульсов высокого такта не проходит через формирователь 6 на счетный вход 7 первого разр да , выполненного на фазо-импульсном многоустойчивом элементе.
После прихода в любой момент времени импульса запуска триггер 2 опрокидываетс , в результате чего очередной импульс высокого такта, поступающий На вход схемы 5 совпадени , вызывает срабатывание формировател  6, выполненного на ждущем блокинггенераторе . Импульс по входу 7 переводит элемент 8 в соседнее состо ние. Этот же импульс возвращает триггер 2 в первоначальное состо ние и тем самым предотвращает поступление последующих импульсов высокого такта на формирователь входного устройства до прихода следующего импульса запуска. Разрещающее врем  счетчика с входным устройством не превыщает периода следовани  импульсов высокого такта. По вление на входе первого разр да каждого импзльса запзска переводит первый разр д на многоЗстойчивом элементе 8 в соседнее состо ние.
После по влени  каждых дес ти импульсов запуска состо ние соседнего разр да измен етс  на единицу.
Очевидно, что дл  обеспечени  реверса достаточно , чтобы под воздействием импульса запуска, поступающего на реверсивный вход, один из импульсов высокого такта не проходил на вход 7 первого разр да. Дл  этого служит входное устройство 9 обратного счета , содержащее двухвходовый триггер 10, схему // совпадени , формирователь 12 и схему 13 несовпадени . Имп)льсы высокого такта до по влени  на входе обратного счета импульса запуска поступают на первый разр д 8 через схему 13 несовпадени .
После по влени  импульса запуска триггер 10 опрокидываетс  и очередной импзльс высокого такта проходит через схему // совпадени  на формирователь 12, вызыва  его срабатывание .
Длительность импульса с выхода формировател  выбираетс  так, чтобы один из импульсов высокого такта не прощел через схему 13 несовпадени  на вход 14 первого разр да . Одновременно с этим выходной ил-гаульс формировател  12 возвращает триггер 10 в исходное состо ние, в результате чего остальные импульсы высокого такта вновь продолжают поступать на вход 7 первого разр да до прихода очередного импульса запуска на вход обратного счета.
Соответственно, первый разр д счетчика с коэффициентом пересчета дес ть непосредственно подсоединен ко второму разр ду, выполненному на фазо-импульсном элементе 15 с коэффициентом пересчета одиннадцать, а
его вход импульсов высокого такта подключен к генератору 16 импульсов высокого такта . Предлагаемое устройство может найти применение в автоматике и цифровой вычислительной технике.
Предмет изобретени 
Реверсивный счетчик, содержащий фазоимпульсный многоустойчивый элемент, отличающийс  тем, что, с целью увеличени  надежности , в нем источник импульсов пр мого счета подсоединен к единичному входу триггера , выход которого подключен к первой схеме «И, второй вход которого подсоединен
к генератору импульсов высокого такта, ее выход подключен ко входу формировател , выход которого подсоединен к нулевому входу триггера и фазо-импульсному многоустойчивому элементу с коэффициентом пересчета
дес ть первого разр да; источник импульсов обратного счета подключен к единичному входу триггера обратного счета, выход которого подсоединен ко входу второй схемы «И, второй вход которой подключен к генератору импульсов высокого такта, ее выход подсоединен ко входу формировател , выход которого подключен к нулевому входу триггера и ко входу схемы несовпадени , второй вход которой соединен с первым входом фазо-импульсного многоустойчиБого элемента с коэффициентом пересчета одиннадцать второго разр да , ее второй вход подключен к генератору импзльсов высокого такта, выходы каждого последующего многоустойчивого элемента с
коэффициентом пересчета одиннадцать подсоединены к выходу предыдущего и к генератору импульсов высокого такта, а выход элемента - ко входу следующей  чейки.
SU904911A SU169879A1 (ru)

Publications (1)

Publication Number Publication Date
SU169879A1 true SU169879A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
SU169879A1 (ru)
SU172130A1 (ru) Пересчетная схема
SU170205A1 (ru) СЧЕТЧИК ИМПУЛЬСОВ по МОДУЛЮ п
SU320046A1 (ru) Распределитель импульсов
SU164487A1 (ru) ВСЕСОЮСЛЛЛ , HATwiiTIiO - <3>& iтг;:;и(«{?сг:! |•^U'iEKA I
SU244749A1 (ru) Десятичный счетчик
SU275132A1 (ru) Реверсивный счетчик импульсов
SU790347A1 (ru) Синхронный счетчик
SU398945A1 (ru) Дешифратор пороговых кодов
SU482897A1 (ru) Пересчетна схема
SU479109A1 (ru) Устройство дл сравнени двоичных чисел
SU154716A1 (ru)
SU446054A1 (ru) Устройство дл преобразовани двоичных чисел
SU513506A1 (ru) Многовходовый счетчик импульсов
SU170208A1 (ru) Сумматор с представлением чисел длительностьюимпульсов
SU275136A1 (ru) Реверсивный счетчик импульсов
SU182406A1 (ru)
SU1213524A1 (ru) Генератор псевдослучайной последовательности
SU378833A1 (ru) Устройство для ввода информации
SU241121A1 (ru) Непрерывный цифровой интегратор
SU594530A1 (ru) Ячейка пам ти дл регистра сдвига
SU1728868A1 (ru) След щий стохастический интегратор
SU304708A1 (ru) Всесоюзная паштшиеш1егк'-бибя1^тек^%
SU370604A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ СЛЕДУЮЩИХ ДРУГ ЗА ДРУГОМ ЧИСЕЛ
SU923002A2 (ru) Умножитель частоты следовани импульсов