SU1693609A1 - Устройство дл контрол времени выполнени программ - Google Patents

Устройство дл контрол времени выполнени программ Download PDF

Info

Publication number
SU1693609A1
SU1693609A1 SU894700568A SU4700568A SU1693609A1 SU 1693609 A1 SU1693609 A1 SU 1693609A1 SU 894700568 A SU894700568 A SU 894700568A SU 4700568 A SU4700568 A SU 4700568A SU 1693609 A1 SU1693609 A1 SU 1693609A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
program
reset
Prior art date
Application number
SU894700568A
Other languages
English (en)
Inventor
Владимир Антонович Ткаченко
Сергей Николаевич Ткаченко
Григорий Николаевич Тимонькин
Вячеслав Сергеевич Харченко
Андрей Владимирович Моченков
Сергей Семенович Мощицкий
Original Assignee
Московское приборостроительное конструкторское бюро "Восход"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московское приборостроительное конструкторское бюро "Восход" filed Critical Московское приборостроительное конструкторское бюро "Восход"
Priority to SU894700568A priority Critical patent/SU1693609A1/ru
Application granted granted Critical
Publication of SU1693609A1 publication Critical patent/SU1693609A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

1
(21)4700568/24 (22) 05.06.89 (46)23.11.91. Бюл. Me 43
(71)Московское приборостроительное .конструкторское бюро Восход
(72)В.А.Ткаченко, С.Н.Ткаченко, Г.Н.Ти- монькин, В.С.Харченко, А.В.Моченков и С.С.Мощицкий
(53)681.3(088.8)
(56) Авторское свидетельство СССР
№ 1343418, кл. G 06 F 11/28, 1987.
Авторское свидетельство СССР № 1361562, кл. G 06 F 11/28, 1987.
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВРЕМЕНИ ВЫПОЛНЕНИЯ ПРОГРАММ (57) Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  времени выполнени  отдельных сегментов программ при отладке. Цель изобретени  - повышение оперативности контрол . Дл  этого в устройство введены блок задани  адреса, блок сравнени , дешифратор режима, коммутатор, два элемента И, второй и третий элементы ИЛИ Оперативность контрол  повышаетс  путем сокращени  времени фиксации сбоев, которые не позвол ют системе перейти к выполнению программы обработки прерываний. 1 ил.
Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  времени выполнени  отдельных сегментов программы при отладке.
Цель изобретени  - повышение оперативности контрол  за счет сокращени  времени фиксации сбоев, блокирующих переход к выполнению программы обработки прерываний.
На чертеже показана структурна  схема предлагаемого устройства.
Устройство содержит блок 1 задани  адреса , счетчик 2 времени, счетчик 3 прерываний , счетчик 4 перезапусков, триггер 5 контрол  времени, триггер 6 прерываний, блок 7 сравнени , дешифратор 8 режима, коммутатор 9, два элемента И 10.1 и 10.2, первый 11, второй 12, третий 13 элементы ИЛИ, выход 14 устройства, выход 15 перезапуска программы устройства, выход 16
сброса устройства, вход 17 установки времени выполнени  сегмента программы устройства , вход 18 адреса устройства, тактовый вход 19 устройства, вход 20 запуска сегмента программы устройства, вход 21 сброса устройства, первый выход 22 блока задани  адреса, второй выход 23 блока 1.
Блок задани  адреса предназначен дл  формировани  кодов начального адреса программы обработки прерываний и адреса перехода к контролируемой программе при перезапуске системы (программе обработки Сброс-пуск).
Счетчик 2 времени предназначен дл  контрол  времени выполнени  отдельных сегментов контролируемой программы, счетчик 3 прерывани  - дл  контрол  реакции контролируемой системы на сигнал запроса прерываний, счетчик 4 перезапусков - дл  контрол  времени реакции системы на
ON Ю СА) О О О
сигнал Сброс-пуск, триггер 5 - дл  фиксации сигнала переполнени  счетчика 2.
Триггер 6 предназначен дл  фиксации сигнала переполнени  счетчика 3. Блок 7 сравнени  предназначен дл  формировани  сигналов Стоп-пуск и Отключени  системы при несравнении сформированных генератором 1 адресов и кодов адресов, выставл емых микропроцессором на шину адреса и поступающих на вход 18 устройства, Дешифратор 8 режима предназначен дл  формировани  сигналов начала и конца контролируемого сегмента, коммутатор 9 - дл  осуществлени  управлени  выдачей контрольных адресов на входы блока 7 сравнени .
Элементы И 10.1 и 10.2 предназначены дл  управлени  выдачей сигналов Стоп- пуск и Отключение системы при наличии управл ющих сигналов с выходов триггера 5 и 6 соответственно. Элементы ИЛИ 11 - 13 предназначены дл  объединени  выходов соответствующих элементов устройства .
Выход 14 устройства предназначен дл  выдачи в систему сигнала Прерывание. Выход 15 устройства -дл  выдачи в систему сигнала Стоп-пуск, выход 16 устройства - дл  выдачи в систему сигнала Отключение системы,
Устройство работает следующим образом .
Программа разбиваетс  на контролируемые сегменты, началом которого  вл етс  программное обращение к счетчику 2 (счетчик 2  вл етс  программно-доступным элементом устройства и ему присваиваетс  фиксированный адрес). Конец контролируемого сегмента программы фиксируетс  в момент по влени  на шине адреса определенного кода адреса Аз (этот адрес может соответствовать какой-либо команде вывода микропроцессорной системы).
В исходном состо нии все элементы пам ти обнулены, в счетчик 3 контрол  прерываний занесен код, соответствующий .максимально допустимому времени реакции контролируемой системы на выдаваемый устройством контрол  сигнал Прерывание, а в счетчик 4 перезапуска занесен код, соответствующий максимально допустимому времени реакции контролируемой системы на сигнал Сброс-пуск. Триггеры 5 и 6 сигналами низкого уровн  на своих выходах удерживают счетчики 3 и 4 в исходном состо нии при поступлении импульсов тактовой частоты на счетные входы счетчиков 2-4.
Микропроцессор (например, К580) выставл ет на вход 18 адреса код адреса счетчика 2 контрол  программы, этот код будет дешифрован дешифратором 8 режима по приходе управл ющего сигнала (метка М1 - п тый разр д слова состо ни ) на вход 20
устройства. На шину данных микропроцессор выставл ет код, идентифицирующий масштаб установки максимально допустимого времени выполнени  контролируемого сегмента. Данна  информаци  поступает на
0 вход 17 устройства и запишетс  в счетчик 2 по полученному сигналу с выхода начала сегмента дешифратора 8.
При нормальном ходе выполнени  программы в счетчик 2 периодически будет за5 носитьс  код временного интервала, который по времени превосходит врем  выполнени  очередного участка программы. Поэтому при правильном ходе выполнени  программ переполнени  счетчика 2 не про0 исходит, так как по окончании каждого сегмента программы будет приходить неизменный адрес Аз на вход 18, сигнал на втором выходе дешифратора 8 будет восприниматьс  устройством как сигнал
5 Сброс.
Если происходит нарушение в выполнении программы в результате контролируемый сегмент программы не заканчиваетс  в заданный интервал времени (т.е. неизмен 0 емый адрес Аз не поступает на вход 18 устройства ), на выходе переполнени  счетчика 2 формируетс  сигнал прерывани . По этому сигналу триггер 5 устанавливаетс  в единичное состо ние и разрешает работу
5 счетчика 3. Тактовый импульс, поступающий с входа 19 устройства, увеличивает на 1 значение кода, записанного в счетчик 3, увеличивает на 1.
Если контролируема  система реагиру0 ет на сигнал Прерывание в течение заданного промежутка времени, т.е. сигнал Сброс не поступает на вход 21 устройства за врем  установки счетчика 3, то на выходе переполнени  счетчика 3 формируетс  сиг5 нал, который поступает на первый вход вто- рэго элемента ИЛИ 12, а затем на выход 15 устройства. Сигнал, вырабатываемый на выходе 15 устройства,  вл етс  сигналом Сброс-пуск дл  контролируемой системы.
0 Кроме того, устройство реализует возможность контрол  выхода системы на программы обработки прерываний.
Блок 1 задани  адреса формирует коды конкретных адресов, например, первой ко5 манды программы обработки прерываний. Микропроцессор контролируемой системы, получив сигнал на прерывание, последний адрес контролируемой программы сохран ет (например, заносит в стек), а на шину адреса выставл ет первый адрес команды
программы обработки прерываний. Этот адрес поступит на вход 18, а затем на второй вход блока 7 сравнени . На первый вход блока 7 поступает код адреса с выхода 22 блока 1 задани  адреса.-
При несовпадении адресов на выходе блока 7 вырабатываетс  сигнал Ошибка, который через открытый элемент И 10.1 через элемент ИЛИ 12 поступит на выход 15 устройства как сигнал Сброс-пуск. По сиг- налу Сброс-пуск триггер 6 устанавливаетс  в единичное состо ние, разреша  тем самым работу счетчика 4.
Микропроцессорна  система, реагиру  на сигнал Сброс-пуск, переходит к обработке контролируемой программы вновь с самого начала. На вход 18 поступает код адреса начала программы. Генератор 1 адреса также формирует начальный адрес контролируемой программы. В случае их несравнени  на выходе блока 7 вырабатываетс  сигнал Ошибка, который через открытый элемент И 10.2 и элемент ИЛИ 13 поступит на выход 16 устройства и будет восприн т микропроцессорной системой как Отказ системы.
Если контролируема  система реагирует на сигнал Сброс-пуск, то на вход 21 устройства поступит сигнал Сброс-пуск, по которому устройство переводитс  в исходное состо ние.
Если контролируема  система не реагирует на сигнал Сброс-пуск, в течение установленного времени счетчик 4 перезапуска переполн етс , и на его выходе вырабатываетс  сигнал, поступающий через элемент И 13 на выход 16 устройства как сигнал Отказ системы.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  времени выполнени  программ, содержащее первый элемент ИЛИ, первый вход которого  вл етс  входом сброса устройства, триггер конт- рол  времени, триггер прерывани , счетчик прерывани , счетчик перезапусков и счетчик времени, информационный вход которого  вл етс  входом установки времени выполнени  сегмента программы устройст- ва, а выход переполнени   вл етс  выходом прерываний устройства и соединен с установочным входом триггера контрол  времени , выход которого соединен с инверсным входом сброса счетчика прерываний, выход переполнени  которого соединен с первым
    установочным входом триггера прерываний , выход которого соединен с инверсным входом сброса счетчика перезапусков, выход первого элемента ИЛИ соединен с входами сброса триггера контрол  времени и счетчика времени, счетный вход счетчика времени  вл етс  тактовым входом устройства и соединен с тактовыми входами счетчика прерывани  и счетчика перезапусков, отличающеес  тем, что, с целью повышени  оперативности контрол , в устройство введены блок сравнени , дешифратор режима, коммутатор, два элемента И, второй и третий элементы ИЛИ и блок зада- ни  адреса, первый и второй выходы которого соединены соответственно с первым и вторым информационными входами коммутатора , выход которого соединен с первым информационным входом блока сравнени , второй информационный вход которого  вл етс  входом адреса устройства и соединен с информационным входом дешифратора режима, управл ющий вход которого  вл етс  входом запуска сегмента программы устройства и соединен с управл ющим входом блока сравнени , а выходы начала сегмента программы и конца сегмента программы дешифратора режима соединены соответственно с тактовым входом записи счетчика контрол  времени и вторым вхо-. дом первого элемента ИЛИ, выход переполнени  счетчика прерываний соединен с первым входом второго элемента ИЛИ, выход которого  вл етс  выходом перезапуска программы устройства, а второй вход соединен с выходом первого элемента И и с вторым установочным входом триггера прерывани , вход сброса которого соединен с первым входом первого элемента ИЛИ, выход переполнени  счетчика перезапусков соединен с первым входом третьего элемента ИЛИ, выход которого  вл етс  выходом сброса программы устройства, второй вход соединен с выходом второго элемента И, выход триггера контрол  времени соединен с первым управл ющим входом коммутатора и первым входом первого элемента И, выход блока сравнени  соединен с вторым входом первого элемента И и первым входом второго элемента И, третий инверсный вход первого элемента И соединен с вторым входом второго элемента И, вторым и третьим управл ющими входами коммутатора и подключен к выходу триггера прерывани .
SU894700568A 1989-06-05 1989-06-05 Устройство дл контрол времени выполнени программ SU1693609A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894700568A SU1693609A1 (ru) 1989-06-05 1989-06-05 Устройство дл контрол времени выполнени программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894700568A SU1693609A1 (ru) 1989-06-05 1989-06-05 Устройство дл контрол времени выполнени программ

Publications (1)

Publication Number Publication Date
SU1693609A1 true SU1693609A1 (ru) 1991-11-23

Family

ID=21451960

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894700568A SU1693609A1 (ru) 1989-06-05 1989-06-05 Устройство дл контрол времени выполнени программ

Country Status (1)

Country Link
SU (1) SU1693609A1 (ru)

Similar Documents

Publication Publication Date Title
KR950001417B1 (ko) 컴퓨터 시스템
SU1693609A1 (ru) Устройство дл контрол времени выполнени программ
TWI303040B (en) Method for meeting smi duration limits by time slicing smi handlers
JPH11259340A (ja) コンピュータの再起動制御回路
RU2265240C2 (ru) Модуль системного контроля
SU1361562A1 (ru) Устройство дл контрол времени выполнени программ
SU1541618A1 (ru) Устройство дл контрол выполнени программ
SU1337901A1 (ru) Устройство дл контрол хода программы и перезапуска ЭВМ
SU1304026A1 (ru) Устройство прерывани
JPS6051141B2 (ja) プログラム暴走検出方式
SU1711168A1 (ru) Устройство дл контрол хода программ
SU593216A1 (ru) Устройство задани временных циклов работы объектов
SU807304A1 (ru) Устройство дл аппаратно-програм-МНОгО КОНТРОл и ВОССТАНОВлЕНи СиНХ-РОиМпульСОВ цВМ
SU1501066A2 (ru) Устройство дл контрол хода программы и перезапуска ЭВМ
JPS5882349A (ja) コンピユ−タシステムのハ−ド異常対策装置
SU1104495A2 (ru) Устройство управлени вводом-выводом
SU1410048A1 (ru) Устройство сопр жени вычислительной системы
RU1797122C (ru) Устройство дл перезапуска и контрол электропитани микроЭВМ
SU1218385A1 (ru) Устройство дл прерывани резервированной вычислительной системы
SU1205146A1 (ru) Устройство дл перезапуска ЭВМ
SU1575182A1 (ru) Устройство дл распределени заданий процессорам
SU1312581A1 (ru) Устройство дл контрол времени выполнени программ
SU877549A1 (ru) Система дл обработки информации с контролем
SU619919A1 (ru) Устройство дл временного контрол
SU1013962A1 (ru) Устройство дл контрол двухпроцессорной системы