SU1690185A1 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
SU1690185A1
SU1690185A1 SU894730668A SU4730668A SU1690185A1 SU 1690185 A1 SU1690185 A1 SU 1690185A1 SU 894730668 A SU894730668 A SU 894730668A SU 4730668 A SU4730668 A SU 4730668A SU 1690185 A1 SU1690185 A1 SU 1690185A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
bus
inputs
Prior art date
Application number
SU894730668A
Other languages
English (en)
Inventor
Николай Павлович Осьминин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU894730668A priority Critical patent/SU1690185A1/ru
Application granted granted Critical
Publication of SU1690185A1 publication Critical patent/SU1690185A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в автоматизированных системах управлени  и контрол . Цель изобретени  - обеспечение возможности селекции из входной импульсной последовательности импульсов с номером Мч N и длительностью, равной длительности М-го импульса входной импульсной последовательности, где N - номер последнего импульса в импульсной последовательности ,- достигаетс  введением третьего элемента НЕ 18 и блока 4 выделени  импульса с заданным номером, а также тем, что блок 4 выделени  импульса с заданным номером содержит второй формирователь импульсов, два элемента И, элемент задержки, элемент ИЛИ, элемент НЕ, счетчик импульсов, дешифратор. Устройство также содержит генератор 1 импульсов, первый элемент И 2, входную шину 3, первый счетчик 5 импульсов, регистр 6 пам ти, элемент 7 сравнени  кодов, второй счетчик 8 импульсов, второй элемент И 9, третий элемент И 10, формирователь 11 импульсов, триггер 12, четвертый элемент И 15, первый элемент НЕ 16, второй элемент НЕ 17, шину 19 сброса. 1 з.п. ф-лы, 3 ил fe $ О оэ ел Фиг Т

Description

Изобретение относитс  к импульсной технике и может быть использовано в автоматизированных системах управлени  и контрол .
Цель изобретени  - обеспечение воз- можности селекции из входной и импульсной последовательности импульсов с номером и длительностью, равной длительности М-ro импульса входной импульсной последовательности, где N - но- мер последнего импульса в импульсной последовательности,
На фиг, 1 показана структурна  электрическа  схема устройства; на фиг.2 - структурна  электрическа  схема блока выделени  импульса с заданным номером; на фиг.З - временные диаграммы, по сн ю- щие работу устройства.
Селектор (фиг.1) содержит генератор 1 импульсов, первый элемент И 2, первый вход которого соединен с входной шиной 3 и первым входом блока 4 выделени  импульса с заданным номером, первый выход которого соединен с входом сброса первого счетчика 5 импульсов, выходы которого по- разр дно соединены с информационными входами регистра 6 пам ти и также поразр дно с входами первой группы входов элемента 7 сравнени  кодов, входы второй группы входов которого поразр дно соеди- нены с выходами регистра б и также поразр дно с информационными входами второго счетчика 8 импульсов, вычитающий вход которого соединен с выходом второго элемента И 9. Устройство также содержит третий элемент И 10, первый вход которого соединен с выходом первого формировател  11 импульсов, а выход - с R-входом триггера 12. Выходы счетчика 8 поразр дно соединены с входами первого элемента ИЛИ 13, выход которого соединен с выходной шиной 14. С-вход триггера 12 соединен с выходом четвертого элемента И 15 и входом первого элемента НЕ 16. первый вход элемента И 15 соединен с вы- ходом второго элемента НЕ 17. Вход сброса счетчика 8 соединен с выходом третьего элемента НЕ 18, второй вход элемента И 10 соединен с шиной 19 сброса, с вторым входом блока 4 и входом сброса регистра 6, вход записи которого соединен с вторым выходом блока 4, первый вход которого соединен с входом элемента НЕ 17. D-вход триггера 12 соединен с шиной потенциала логической 1, а выход - с первым входом элемента И 9, второй вход которого соединен с выходом генератора 1 и вторым входом элементау 2, выход которого соединен с суммирующим входом счетчика 5. Выход элемента 7 соединен с вторым входом элемента И 15, выход элемента НЕ 16 - с входом записи счетчика 8, выход элемента ИЛИ 13 - с входом формировател  11.
Блок 4 выделени  импульса с заданным номером (фиг.2) содержит второй формирователь 20 импульсов, вход которого соединен с первым входом блока 4, а выход - с первым входом п того элемента И 21 и входом элемента 22 задержки, выход которого соединен с первыми входами шестого элемента И 23 и второго элемента ИЛИ 24, второй вход которого соединен с выходом четвертого элемента НЕ 25 и с входом сброса третьего счетчика 26 импульсов, суммирующий вход которого соединен с выходом элемента И 23, а выходы поразр дно с входами дешифратора 27, выход которого соединен с вторыми входами элементов И 21 и 23, причем вход элемента НЕ 25 соединен с вторым входом блока 4, выход элемента ИЛИ 24 - с первым выходом блока 4, выход элемента И 21 - с вторым выходом блока 4.
Селектор импульсов по длительности работает следующим образом.
Импульс сброса с шины 19 через блок 4 выделени  импульса с заданным номером поступает на вход сброса первого счетчика 5. Импульс сброса поступает также на регистр 6, триггер 12 и на вход сброса второго счетчика 8. На выходах указанных элементов устанавливаютс  уровни логического О,
С начала первого импульса пачки (фиг.За) и в течение длительности этого импульса сигналы опорной частоты с генератора 1 (фиг.Зв) поступают на суммирующий вход первого счетчика 5, подсчитывающего их (фиг.Зе). По окончании входного импульса по его заднему фронту блок 4 формирует на втором выходе сигнал (фиг.Зе), который записывает код числа импульсов, сосчитанных счетчиком 5, в регистр 6 (фиг.Зд). После этого счетчик 5 обнул етс  и с приходом следующего входного импульса вне повтор етс  сначала. Длительность каждого последующего входного сигнала сравниваетс  с длительностью импульса, соответствующей числу, записанному в регистр 6, назовем этот импульс эталонным. Если очередной входной сигнал оказываетс  большим, чем эталонный, то элемент 7 сравнени  кодов формирует сигнал сравнени , но этот сигнал не проходит через элемент И 15, поскольку последний закрыт по первому входу. Таким образом, через элемент И 15 проходит импульс с элемента 7 сравнени  кодов только тогда, когда длительности эталонного и текущего импульсов оказываютс  равными. На фиг.З эталонный импульс соответствует второму входному, а равный ему
по длительности - шестой. На фиг.Зе и Зд показаны разные по высоте уровни, отображающие кодовые комбинации. Это сделано дл  того, чтобы показать, что в счетчик 5 и регистр б соответственно в разное врем  запишетс  разное число импульсов.
Импульс, сформированный на выходе элемента 7 и прошедший через элементы И 15 и НЕ 16 (фиг.Зп), переписывает число из регистра 6 в счетчик 8 (фиг.Зт), а импульс с элемента И 15 (фиг.Зк) устанавливает в Г триггер 12 (фиг.31), который открывает элемент И 9, и импульсы опорной частоты с генератора 1 начинают поступать на вычитающий вход счетчика 8. С этого момента на выходе элемента ИЛИ 13 формируетс  уровень логической 1 (фиг.Зп) и удерживаетс , пока хот  бы на одном из выходов счетчика будет единичный уровень, а с выходной шины 14 этот уровень снимаетс  на выходную шину 14 устройства. По спаду этого сигнала формирователь 11 формирует сигнал (фиг.Зд), который обнул ет триггере, и последний закрывает элемент И 9. С приходом следующего импульса серии процесс сравнени  и перезаписи из регистра 6 в счетчик 8 повтор етс . Выходной сигнал формируетс  с задержкой, равной длительности входного сигнала.
На первый вход блока 4 (фиг.2) поступа- ют сигналы с входной шины 3 устройства. Каждый сигнал с выхода формировател  20 импульсов поступает на суммирующий вход счетчика 26 импульсов, пока в соответствии с включением счетчика 26 и дешифратора 27 на выходе последнего не по витс  нулевой уровень (фиг.Зт), который запретит прохождение этих импульсов через элемент И 23 на счетчик 26, и последнее число, соответствующее пор дковому номеру этого входного сигнала, запомнитс  в счетчике 26, а длительность этого импульса - в регистре 6. По сигналу фиг.Зе с второго выхода блока 4 кодова  комбинаци  со счетчика 5 перепишетс  в регистр 6, а по сигналу фиг.Зс, об- нул етс  счетчик 5. Дл  формировани  сигнала фиг.Зс введен элемент 22. Его временные характеристики определ ютс  опытным путем.

Claims (2)

1. Селектор импульсов по длительности, содержащий первый элемент И, первый вход которого соединен с входной шиной, первый элемент НЕ, второй элемент И, пер- вый вход которого соединен с выходом триггера , третий и четвертый элементы И, второй элемент НЕ, выход которого соединен с первым входом четвертого элемента И, первый счетчик импульсов, выходы которого поразр дно соединены с входами первой группы входов элемента сравнени  кодов и также поразр дно с информационными выходами регистра пам ти , вход сброса которого соединен с шиной сброса, а выходы - поразр дно с входами второй группы входов элемента сравнени  кодов, а также первый формирователь импульсов, второй счетчик импульсов , первый элемент ИЛИ, генератор импульсов и выходную шину, отличающийс  тем, что, с целью обеспечени  возможности селекции из входной импульсной последовательности импульсов с номером и длительностью, равной длительности М-ro импульса вхо/1 -юй импульсной последовательности, где N - номер последнего импульса в импульсной последовательности, в него введены третий элемент НЕ и блок выделени  импульса с заданным номером, первый вход которого соединен с входной шиной, второй вход - с шиной сброса, первый выход - с входом сброса первого счетчика импульсов, суммирующий вход которого соединен с выходом первого элемента И, первый вход которого соединен с входом второго элемента НЕ, а второй вход - с выходом генератора импульсов и вторым входом второго элемента И, выход которого соединен с вычитающим входом второго счетчика импульсов, информационные входы которого поразр дно соединены с выходами регистра пам ти, вход записи - с выходом первого элемента НЕ, вход сброса - с выходом третьего элемента НЕ, а выходы - поразр дно с входами первого элемента ИЛИ, выход которого соединен с выходной шиной и входом первого формировател  импульсов, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с шиной сброса, а выход - с входом третьего элемента НЕ и R-входом триггера, D-вход которого соединен с шиной потенциала логической 1, а С-вход - с входом первого элемента НЕ и выходом четвертого И, второй вход которого соединен с выходом элемента сравнени  кодов, при этом вход записи регистра пам ти соединен с вторым выходом блока выделени  импульса с заданным номером.
2. Селектор поп.1,отличающийс  тем, что блок выделени  импульса с заданным номером содержит второй формирователь импульсов, вход которого соединен с первым входом блока выделени  импульса с заданным номером, а выход - с первым входом п того элемента И и входом элемента задержки, выход которого соединен с первыми входами шестого элемента И и второго элемента ИЛИ, выход которого соединен с первым выходом блока выделени  импульса с заданным номером, а второй вход - с выходом четвертого элемента НЕ и входом сброса третьего счетчика импульсов, причем вход четвертого элемента НЕ соединен с вторым входом блока выделени  импульса с заданным номером, выходы
третьего счетчика импульсов поразр дно соединены с входами дешифратора, а суммирующий вход - с выходом шестого элемента И, второй вход которого соединен с выходом дешифратора и вторым входом п того элемента И, выход которого соединен с вторым выходом блока выделени  импульса с заданным номером.
Фиг г
. 1
сг
/
Ј
d
€ /
/
К
I
ft ft
п
TL
Л.
Л
JL
П
-1
3El,
ЛФиг .З
SU894730668A 1989-08-15 1989-08-15 Селектор импульсов по длительности SU1690185A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894730668A SU1690185A1 (ru) 1989-08-15 1989-08-15 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894730668A SU1690185A1 (ru) 1989-08-15 1989-08-15 Селектор импульсов по длительности

Publications (1)

Publication Number Publication Date
SU1690185A1 true SU1690185A1 (ru) 1991-11-07

Family

ID=21466580

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894730668A SU1690185A1 (ru) 1989-08-15 1989-08-15 Селектор импульсов по длительности

Country Status (1)

Country Link
SU (1) SU1690185A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1403106, кл. Н 03 К 5/26, 1986. Авторское свидетельство СССР № 1469550, кл. Н 03 К 5/26, 1987. *

Similar Documents

Publication Publication Date Title
SU1690185A1 (ru) Селектор импульсов по длительности
US4007358A (en) Count control system for coin counting machine
SU1758866A2 (ru) Селектор импульсов по длительности
SU1529435A1 (ru) Селектор импульсных последовательностей
SU1388914A1 (ru) Устройство дл считывани информации с перфоносител
SU1150737A2 (ru) Генератор последовательности импульсов
SU1190505A1 (ru) Адаптивный селектор импульсов по длительности
SU1057926A1 (ru) Многоканальное программно-временное устройство
SU1713096A1 (ru) Селектор импульсов по длительности
SU1370744A1 (ru) Формирователь длительности импульсов
SU1113896A1 (ru) Стартстопное приемное устройство
SU1555838A1 (ru) Преобразователь последовательности импульсов
SU1405106A1 (ru) Селектор импульсов по длительности
SU1499464A1 (ru) Селектор импульсных последовательностей
SU1205258A1 (ru) Устройство дл формировани пачек импульсов
SU1003072A2 (ru) Устройство дл определени максимального числа из р да чисел
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU1677856A1 (ru) Селектор импульсов по длительности
SU1631711A1 (ru) Селектор пар импульсов
SU1522394A1 (ru) Селектор импульсов по длительности
SU1555842A1 (ru) Селектор последовательности заданной длительности, содержащей импульсы заданной длительности
SU1272490A1 (ru) Устройство выделени первого и последнего импульсов в пачке
SU1688399A1 (ru) Селектор импульсов по длительности
SU930628A1 (ru) Селектор импульсов