SU1388914A1 - Устройство дл считывани информации с перфоносител - Google Patents
Устройство дл считывани информации с перфоносител Download PDFInfo
- Publication number
- SU1388914A1 SU1388914A1 SU864117586A SU4117586A SU1388914A1 SU 1388914 A1 SU1388914 A1 SU 1388914A1 SU 864117586 A SU864117586 A SU 864117586A SU 4117586 A SU4117586 A SU 4117586A SU 1388914 A1 SU1388914 A1 SU 1388914A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- input
- register
- output
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано, например , в системах ввода информации в ЭВМ. С целью повьшени достоверности считывани информации в устройство введены элементы опроса выходной информации усилителей считывани , подсчета числа их единичных значений и сравнени с запомненнь1м числом единиц предьщущего опроса. Таким образом определ етс оптимальный момент считывани информации при устойчивом числе единичных значений . Информаци запоминаетс в промежуточном регистре, а затем переписываетс в блок пам ти. 3 ил.
Description
I1388914
Изобретение относитс к автомаике и вьтислительной технике и моет быть использовано, например, в истемах ввода информации в ЭВМ.
Цель изобретени - повътение дотоверности считывани информации.
На фиг.1 представлена функциоальна схема устройства; на фиг..2- ункциональна схема блока приоритетого , кодировани ; на фиг.З - функиональна схема блока управлени ам тью.
Устройство содержит первый 1 и торой 2 элементы И,, блок 3 срав10
is
с к ч ч и м н в н в с м м в к в к в п д м о г п т эл ни тр са ле ло на та в пу ву сн вы да об вы ег
нени , первый регистр 4, первый счетчик 5, элемент ИЛИ 6, мажоритарные
элементы 7, блок 8 приоритетного кодировани , третий регистр 9, коммутатор 10 блок 11 усилителей, блок
12 фотоприемников, триггер 13,блок 14 управлени пам тью, блок .15 пам ти , второй регистр 16, генератор 17 тактовых импульсов, дешифратор 18, второй счетчик 19, третий элемент И 20, элемент НЕ 21 и четвертый элемент И 22.
Блок 8 приоритетного кодировани образуют элементы ИЛИ 23 и элемент ты 24 запрета. Блок 14 управлени пам тью включает формирователь 25 импульсов, элемент 26 задержки и счетчик 27.
Устройство работает следукмцим образом .
В исходном состо нии регистры 9 и 16, счетчики 5 и 19 и триггер 13 обнулены, отсутствуют сигналы на выходах блока 8, элемент НЕ 21 подготавливает к открытию элемент И 22. При включении импульсы генератора 17 последовательно заполн ют счетчик 19,° состо ни которого декодируютс дешифратором 18„ Сигнал с первого выхода дешифратора 18 опрашивает элементы И 1 и 2, сигнал с второго выхода разрешает запись информации с первого счетчика 5 в первый регистр 4. Сигнал с третьего выхода дешифратора 18 через элемент И 22 и коммутатор 10 опрашивает параллельно все выходы блока 11 усилителей. Затем описанный процесс циклически повтор етс , и при неподвижном носителе устройство обтаетс в исходном состо нии. При движении перфо- носител под блок 12 фотоприемников попадает некоторое число перфоотвер- стий читаемой строки носител . На
0
s
0
5
соответствующих выходах блока 11 усилителей формируютс сигналы, которые при наличии импульса считывани с выхода элемента И 22 через коммутатор 10 записываютс в регистр 9, где устанавливаютс в единичное состо ние соответствующие разр ды. Сигналы с выходов регистра 9 подаютс в блок 8. В блоке 8 каждый сигнал на предьвдущем входе имеет более высокий приоритет прохождени на выход по отношению ко всем сигналам на последующих входах, причем каждый предыдущий входной сигнал через последовательную цепь элементов ИЛИ 23 подает сигналы запрета на инверсные входы всех последующих эле- ментюв 24 запрета, запреща прохождение на выход всех последующих сигналов . Таким образом, в блоке 8 выходной сигнал присутствует только на одном из его выходов, соответствующем входу большего приоритета, и этот сигнал подаетс на первый вход соответствующего мажоритарного элемента 7. Кроме того, в блоке 8 формируетс потенциальный сигнал на выходе последнего элемента ИЛИ 23, который через элемент НЕ 21 закрывает элемент И 22, подготавливает к открыванию элемент И 20 и удерживает счетчик 19 в нулевом состо нии. Таким образом, распределитель импульсов , состо щ из счетчика 19 и дешифратора 18, после записи информации в регистр 9 останавливаетс . Так как элемент И 20 подготовлен к открыванию, то тактовые импульсы генератора 17 через элемент И 20 поступают на вторые входы мажоритарных элементов 7. Мажоритарные элементы 7 открываютс при совпадении на их входах двух сигналов из трех. При,подаче тактового импульса открываетс элемент 7, подготовленный первым по приоритету сигналом с выхода блока 8. Импульсный сигнал с выхода мажоритарного элемента 7 поступает через элемент ИЛИ 6 в счетчик 5. Кроме того, этот импульсный сигнал обнул ет соответствующий разр д регистра 9. При этом снимаетс сигнал с соответствующего выхода блока 8 и с первого входа данного элемента 7. Однака за счет обратной св зи, образуемой цепью с выхода мажоритарного элемента на его третий вход, обеспечиваетс
0
0
5
0
5
полное прохождение тактового импульса через мажоритарный элемент без его срезани после сн ти сигнала на первом входе этого, мажоритарного сигнала. После сброса соответствующего разр да регистра 9 в нулевое состо ние в блоке 8 следующим такто- вым импульсом происходит В1оделение следующей единицы, соответствующей следующему по приоритету разр ду регистра 9, наход щемус в. единичном состо нии. Таким образом, число импульсов , формируемое на выходе элемента ИЛИ 6, равно числу единичных разр дов регистра 9, т.е. числу пер- фоотвёрстий носител , зафиксиро- ванкых в начале цикла работы. Это число подсчитываетс счетчиком 5 и подаетс на первые входы блока 3 сравнени и входы регистра 4. После обнулени всех разр дов регистра 9, т.е. после выделени всех фиксированных единиц, в блоке 8 снимаетс управл ющий сигнал с выхода последнего элемента ИЛИ 23. При этом снова закрываетс элемент И 20, через элемент НЕ 21 подготавливаетс к открыванию элемент II 22 и снимаетс сигнал с входа сброса счетчика 19, который включаетс тактовыми импульсами генератора 17, начинает работать распределитель, включающий счетчик 19 и дешифратор 18. Параллельно блок 3 сравнени сравнивает число с выходов счетчика 5 с числом, записанным в регистре 4, и так как в данном цикле число счетчика 5 больше числа регистра 4, то блок 3 формирует сигнал Больще, который подготавливает к открыванию элёме нт И 1. Сигнал с первого выхода дешифратора 18 открывает элемент И 1, с выхода которого выдаетс сигнал, разрешающий запись кода с выходов блока 11 усилителей в регистр 16. Сигнал с второго выхода дешифратора 18 разрешает запись числа счетчика 5 в регистр 4. Сигнал с третьего выхода дешифратора 18 начинает следующий аналогичный цикл работы устройства. Этот сигнал через элемент И 22 обнул ет счетчик 5 и через коммутатор 10 снова опрашивает выходы блока 11 усилителей. Во всех последующих циклах за счет движени носител инфор- мации число перфоотверстий читаемой строки, фиксируемое счетчиком 5, последовательно приближаетс ж
0
5
0
5
0
5
0
5
0
5
истинному числу пробивок данной строки , причем в каждом следующем цикле это число счетчика 5 сравниваетс с числом, записанным в регистр. 4 в предьщущем цикле, и оказываетс большим или равным ему. В этом случае описанный процесс повтор етс .При дальнейшем движении носител в блок 12 фотоприемников попадает раздели- тельньш участок между информационными строками.В этом случае число пробивок и, соответственно, число с сигналов на -выходах блока 11 начинает уменьшатьр . В соответствующем дакле опроса .число в счетчике 5 оказываетс меньшим числа регистра 4. При этом блок 3 сравнени формирует сигнал Меньше, который закрывает элемент И 1 и подготавливает к открыванию элемент И 2. В регистре 16 в этот момент записан наиболее достоверный код читаемой информационной строки. Импульс с первого выхода дешифратора 18 открывает элемент И 2 и устанавливает в единичное состо ние триггер 13. Сигнал с выхода триггера 13 подаетс на формирователь 25 импульсов блока 14. Импульс с выхода формировател 25 подаетс на вход управлени записью блоа 15 пам ти , в который записываетс код регистра 16 по адресу, заданному счетчиком 27. После цикла записи импульс формироёател 25, задержанный элемен;том 26 задержки, увеличивает содержимое счетчика 27 на единицу, устройство готово к записи следующего
;кода по следующему адресу. В дальней:шем при движении разделительного участка строк носител счетчик 5, триг гер 13 и регистры 4 и 16 остаютс в нулевом состо нии; устройство готово к записи кода следующей строки.
t .. ,
Таким образом, благодар многократному опросу и анализу считываемой информации определ емс наиболее благопри тный момент ее считывани , что обеспечивает повьш1енную достоверность считывани .
Claims (1)
- Формула изобретениУстройство дл считывани информации с перфрносител , содержащее последовательно соединенные блоки фотоприемников и усилителей, блок па- м ти триггер, блок сравнени , первый регистр, первый и второй счетчики , генератор тактовых импульсов, дешифратор и коммутатор, информаци онные входы которого соединены с соответствующими выходами блока усилителей , выходы первого счетчика соединены с соответствующими информационными входами первого регистра и с входами первой группы блока сраане- ни , выходы первого регистра соединены соответственно с входами второй группы блока сравнени , информационные выхрды второго счетчика соедит- нены соответственно с входами дешифратора , а счетный вход - с выходом ге генератора тактовых импульсов, отличающеес тем, что, с целью повышени достоверности считывани информации, оно содержит блок приоритетного кодировани , мажоритарные элементы, второй и третий регистры , четыре элемента И, элемент ИЛИ, элемент НЕ . и блок управлени пам тью , вход которого соединен с выходом триггера, а выходы записи и адресные соединены с соответствующими входами блока пам ти, первые входы первого и второго элементов И соединены с вьпсодами блока сравнени , вторые входы - с первым вьпсодом дешифратора а выходы соединены соответственно с управл ющим входом второго регистра и с входом установки единицы триггера , информационные входы второго5п Q 50регистра соединены с выходами блока усилителей, а выходы - с соответст вующими информационными входами бло- ка пам ти, первые информационные вхо-. ды мажоритарных элементов соединены с соответствующими информационными выходами блока приоритетного кодировани , вторые входы - с выходами третьего элемента И, а третьи входы соединены с выходами и с соответствующими управл ющими входами третьего регистра и с входами элемента ИЛИ, выход KOToporov соединен со счетным входом первого счетчика, информационные входы третьего регистра соедийе- ны с соответствук цими выходами коммутатора , а выходы - с соответствующими информационными входами блока приоритетного кодировани , управл ющий выход которого соединен с первым входом третьего элемента И и через элемент НЕ с первым входом четвертого элемента И и с входом Сброс второго счетчика, второй и третий выходы дешифратора соединены соответственно с входом Запись первого регистра и с вторым входом четвертого элемента И, выход которого соединен с управл ющим входом коммутатора и с входами Сброс первого счетчика и триггера, второй вход третьего элемента И соединен с выходом генератора тактовых импульсов .cfJua.Zcf3us.3
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864117586A SU1388914A1 (ru) | 1986-09-10 | 1986-09-10 | Устройство дл считывани информации с перфоносител |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864117586A SU1388914A1 (ru) | 1986-09-10 | 1986-09-10 | Устройство дл считывани информации с перфоносител |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1388914A1 true SU1388914A1 (ru) | 1988-04-15 |
Family
ID=21256591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864117586A SU1388914A1 (ru) | 1986-09-10 | 1986-09-10 | Устройство дл считывани информации с перфоносител |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1388914A1 (ru) |
-
1986
- 1986-09-10 SU SU864117586A patent/SU1388914A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 875375, кл. G 06 F 3/04, 1980. Авторское свидетельство СССР № 1080161, кл. G 06 К 7/14, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1388914A1 (ru) | Устройство дл считывани информации с перфоносител | |
SU1322371A1 (ru) | Устройство дл записи информации в оперативную пам ть | |
SU1388866A1 (ru) | Устройство дл идентификации записей файла | |
SU1424054A1 (ru) | Запоминающее устройство | |
SU1288705A1 (ru) | Устройство дл распределени ресурсов пам ти в вычислительном комплексе | |
SU497634A1 (ru) | Буферное запоминающее устройство | |
SU1374279A1 (ru) | Буферное запоминающее устройство | |
SU1107118A1 (ru) | Устройство дл сортировки чисел | |
SU767766A1 (ru) | Устройство дл определени четности информации | |
SU824243A1 (ru) | Устройство дл регистрации информации | |
SU964653A1 (ru) | Статистический анализатор | |
SU877588A1 (ru) | Устройство дл счета продукции | |
SU1524078A1 (ru) | Многоканальное устройство дл сбора и обработки информации | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1305772A1 (ru) | Запоминающее устройство | |
SU1234835A1 (ru) | Управл емый генератор потоков случайных событий | |
SU1104557A1 (ru) | Устройство дл счета деталей | |
SU1172085A1 (ru) | Устройство дл опроса информационных датчиков | |
SU1160410A1 (ru) | Устройство адресации пам ти | |
SU610175A1 (ru) | Ассоциативное запоминающее устройство | |
RU1770962C (ru) | Устройство дл индентификации магнитных карт | |
SU448458A1 (ru) | Устройство дл ввода информации | |
SU1683017A1 (ru) | Устройство дл формировани контрольного кода по модулю два | |
SU1274002A1 (ru) | Ассоциативное запоминающее устройство | |
SU1270897A1 (ru) | Преобразователь параллельного кода в последовательный |