SU1679400A1 - Статистический анализатор - Google Patents

Статистический анализатор Download PDF

Info

Publication number
SU1679400A1
SU1679400A1 SU894754339A SU4754339A SU1679400A1 SU 1679400 A1 SU1679400 A1 SU 1679400A1 SU 894754339 A SU894754339 A SU 894754339A SU 4754339 A SU4754339 A SU 4754339A SU 1679400 A1 SU1679400 A1 SU 1679400A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counters
counter
block
Prior art date
Application number
SU894754339A
Other languages
English (en)
Inventor
Юрий Леонидович Беньяш
Юрий Витальевич Максименков
Original Assignee
Московский Институт Инженеров Железнодорожного Транспорта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Инженеров Железнодорожного Транспорта filed Critical Московский Институт Инженеров Железнодорожного Транспорта
Priority to SU894754339A priority Critical patent/SU1679400A1/ru
Application granted granted Critical
Publication of SU1679400A1 publication Critical patent/SU1679400A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к электроизмерительной технике и может быть использовано при настройке сложных электронных защит. Цель изобретени  - упрощение устройства . Устройство содержит многоуровневый блок 1 сравнени , коммутатор 2, счетчики 4.1-4.N, генератор 9 импульсов, индикатор 13. Использование в качестве счетчиков 4.1-4.N счетчиков-делителей частоты , а также введение в устройство блока 5 элементов ИЛИ, блока 6 разрешени  счета, счетчика-делител  7 частоты, блока 8 управлени , элементов И 10 и 11. счетчика 12 обеспечивают заданную емкость накопителей (счетчиков) меньшим числом микросхем, что особенно выгодно при большом числе анализируемых уровней. 1 ил.

Description

X
ё
Os
XI
О
О
о
Изобретение относитс  к электроизмерительной технике и может быть использовано при настройке сложных электронных защит.
Цель изобретени  - упрощение устройства .
На чертеже приведена блок-схема статистического анализатора.
Статистический анализатор содержит многоуровневый блок 1 сравнени , коммутатор 2, блок 3 выбора канала, счетчики-делители 4.1-4.N частоты, блок 5 элементов ИЛИ, блок 6 разрешени  счета, буферный счетчик-делитель 7 частоты, блок 8 управлени , генератор 9 импульсов, первый 10 и второй 11 логические элементы И, выходной счетчик 12, индикатор 13. Вход блока 1 соединен с входом устройства, а выходы подключены к первым входам коммутатора 2, управл ющий вход которого подключен к выходу блока 3. Выходы коммутатора 2 подключены к счетным входам счетчиков- делителей 4.1-4.N, выходы которых подключены к входам блока 5 элементов ИЛИ. Выход блока 5 подключен к входу разрешени  блока 6, вход запрета которого подключен .к входу блока 8 и выходу счетчика-делител  7. Выход блока 8 подключен к первому входу .элемента И 10, второй вход которого подключен к выходу генератора 9, а выход - к счетному входу счетчика-делител  7, второму выходу коммутатора 2 и первому входу элемента И 11, второй вход которого подключен к выходу блока 6, а выход - через счетчик 12 подключен к входу индикатора 13.
Статистический анализатор работает следующим образом.
Входна  аналогова  величина поступает на многопредельный блок 1 сравнени , который дискретизирует ее по уровню. На одном или нескольких выходах блока 1 по вл ютс  логические сигналы в зависимости от попадани  входной величины в определенный разр д измер емой величины , В режиме накоплени  информации указанные логические сигналы проход т через коммутатор 2 на соответствующие счетчики- делители 4.1-4.N. Эти счетчики непосредственно накапливают информацию, игра  роль блоков пам ти.
Считывание информации производ т так. По сигналу блока 8 управлени  элемент И 10 подает импульсы от генератора 9 на буферный счетчик-делитель 7 частоты и на второй вход коммутатора 2. Последний осуществл ет передачу этих импульсов на один из счетчиков-делителей 4.1-4.N частоты в соответствии с управл ющим сигналом блока 3 выбора канала. Импульсы заполн ют
выбранный счетчик-делитель частоты до конца. При подаче следующего импульса на его выходе по вл етс  перепад сигнала, который через блок 5 элементов ИЛИ поступает на вход разрешени  блока б разрешени  счета, выполненного в виде триггера. По указанному сигналу блок 6 устанавливаетс  в положение Разрешено и своим выходным сигналом дает разрешение элементу И
11 на пропуск импульсов с генератора 9 на счетчик 12, Начинаетс  подсчет импульсов. Блок 5 осуществл ет передачу сигнала от любого из счетчиков-делителей частоты 4 на блок 6 разрешени  счета.
Окончание счета импульсов определ ет буферный счетчик-делитель 7 после своего переполнени . Его выходной сигнал осуществл ет сброс в исходное состо ние блока 8 управлени  и блока 6 разрешени  счета.
Этот сигнал по вл етс  после по влени  выходного сигнала выбранного счетчика-делител  частоты, причем с задержкой на число импульсов, имевшеес  в нем перед переходом в режим считывани  информации . Благодар  этому в счетчик 12 переноситс  число, накопленное в выбранном счетчике-делителе частоты. Причем это же число снова заноситс  и в выбранный счетчик-делитель частоты.
Результат преобразовани  высвечиваетс  на индикаторе 13.

Claims (1)

  1. Формула изобретени 
    Статистический анализатор, содержащий многоуровневый блок сравнени , выходы которого подключены к первым входам коммутатора, выходы которого соединены с входами счетчиков, генератор импульсов и
    индикатор, отличающийс  тем, что, с целью упрощени  устройства, в качестве счетчиков использованы счетчики-делители частоты, причем в устройство введены логический блок, блок разрешени  счета,
    буферный счетчик-делитель частоты, блок управлени , блок выбора канала, два элемента И и выходной счетчик, вход многоуровневого блока сравнени  подключен к входу устройства, входы логического блока подключены к выходам всех счетчиков- делителей частоты, кроме буферного, а выход соединен с входом разрешени  блока разрешени  счета, вход запрета которого подключен к выходу буферного счетчика-делител  частоты и входу блока управлени , а выход - к второму входу второго элемента И, выход которого через выходной счетчик соединен с входом индикатора, выход блока управлени  соединен с первым входом первого элемента И, второй вход которого под516794006
    ключей к выходу генератора импульсов, а первому входу второго элемента И, управл - выход- к вторым входам коммутатора, вхо- ющий вход коммутатора соединен с выходу буферного счетчика-делител  частоты и дом блока выбора канала.
SU894754339A 1989-10-31 1989-10-31 Статистический анализатор SU1679400A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894754339A SU1679400A1 (ru) 1989-10-31 1989-10-31 Статистический анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894754339A SU1679400A1 (ru) 1989-10-31 1989-10-31 Статистический анализатор

Publications (1)

Publication Number Publication Date
SU1679400A1 true SU1679400A1 (ru) 1991-09-23

Family

ID=21477139

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894754339A SU1679400A1 (ru) 1989-10-31 1989-10-31 Статистический анализатор

Country Status (1)

Country Link
SU (1) SU1679400A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 161407.кл. G 01 R19/165. 1964. Авторское свидетельство СССР Мг 1223156, кл. G 01 R 19/16. 1986. *

Similar Documents

Publication Publication Date Title
SU1679400A1 (ru) Статистический анализатор
SU474760A1 (ru) Цифровой частотомер с автоматическим выбором пределов измерени
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU862112A1 (ru) Устройство дл измерени длительности фронтов импульсов
SU809037A1 (ru) Измеритель временных интервалов
SU1164549A1 (ru) Цифровой регистратор
SU421009A1 (ru) Устройство для допускового контроля суммы (разности) временных интервалов
SU1406511A1 (ru) Цифровой фазометр
SU479077A1 (ru) Устройство дл измерени серии временных интервалов
SU798625A1 (ru) Цифровой фазометр дл измерени СРЕдНЕгО зНАчЕНи СдВигА фАз
SU269014A1 (ru) Цифровой прибор для изл\ерения периода или длителбности импулбсов
SU1352448A1 (ru) Устройство дл измерени длительности импульсов
SU989490A1 (ru) Цифровой след щий фазометр
SU437969A1 (ru) Измеритель направленных физических величин
SU676972A1 (ru) Цифровой измеритель периода гармонического сигнала
SU970266A1 (ru) Цифровой регистратор формы однократных и редкоповтор ющихс сигналов
SU708246A1 (ru) Устройство дл измерени амплитуды импульсного напр жени
SU859944A1 (ru) Многоканальный преобразователь частоты в код
SU392447A1 (ru) Цифровой измеритель интервалов времени
SU834848A1 (ru) Генератор серии импульсов
SU1130878A1 (ru) Устройство дл определени энтропийных характеристик случайных сигналов
SU568904A1 (ru) Цифровой частотомер
SU708253A1 (ru) Устройство дл измерени временных интервалов
SU1196935A1 (ru) Устройство дл сжати импульсных сигналов
SU725238A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени