SU1675893A2 - Устройство дл сопр жени цифровой вычислительной машины с каналами св зи - Google Patents

Устройство дл сопр жени цифровой вычислительной машины с каналами св зи Download PDF

Info

Publication number
SU1675893A2
SU1675893A2 SU884608347A SU4608347A SU1675893A2 SU 1675893 A2 SU1675893 A2 SU 1675893A2 SU 884608347 A SU884608347 A SU 884608347A SU 4608347 A SU4608347 A SU 4608347A SU 1675893 A2 SU1675893 A2 SU 1675893A2
Authority
SU
USSR - Soviet Union
Prior art keywords
group
elements
inputs
information
outputs
Prior art date
Application number
SU884608347A
Other languages
English (en)
Inventor
Виктор Иванович Гребенников
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU884608347A priority Critical patent/SU1675893A2/ru
Application granted granted Critical
Publication of SU1675893A2 publication Critical patent/SU1675893A2/ru

Links

Landscapes

  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

Изобретение относитс  к вычислитель- нойтехнике и можетбыть использовано при организации сопр жени  ЦВМ с каналами св зи. Целью изобретени   вл етс  повышение достоверности передаваемой информации . Устройство дл  сопр жени  цифровой вычислительной машины с каналами св зи содержит блок пам ти, блок согласовани  с каналами св зи, группу схем сравнени , группу счетчиков выдачи, два блока приоритета, п ть групп элементов И, группу счетчиков записи, генератор одиночных импульсов , группу элементов ИЛИ, группу реверсивных счетчиков, два элемента ИЛИ, триггер, два элемента И. Запись информации в блок пам ти устройства производитс  по кольцу. В случае, если блок пам ти заполнен до отказа, а каналы св зи не успевают передавать накопленную информацию, триггер блокирует прохождение сигналов пуска и записи на блок пам ти, т.е. блокирует поступление информации в блок пам ти. 1 ил.

Description

Изобретение относитс  к вычислительной технике, может быть использовано при организации сопр жени  ЦВМ с каналами св зи и  вл етс  усовершенствованием изобретени  по авт. св. № 1160421.
Целью изобретени   вл етс  повышение достоверности передаваемой информации .
На чертеже представлена функциональна  схема устройства дл  сопр жени  цифровой вычислительной машины с каналами св зи.
Устройство дл  сопр жени  цифровой и вычислительной машины L каналами св зи содержит блок 1 пам ти, блок 2 согласовани  с каналами св зи, группу 3 схем сравнени , группу 4 счетчиков выдачи, первый 5 и второй 6 блоки приоритета, первую 7, вторую 8, третью 9, четвертую 10 и п тую 11 группы элементов И, группу 12 счетчиков записи, генератор 13 одиночных импульсов, группу 14 элементов ИЛИ, группу 15 реверсивных счетчиков, первый 16 и второй 17 элементы ИЛИ, триггер 18, первый 19 и второй 20 элементы И, первую 21 и вторую 22 группы синхровходов устройства, вторую группу 23 управл ющих входов устройства, вторую группу 24 управл ющих выходов и группу 25 информационных выходов устройства . Блок 26 согласовани  с ЦВМ в состав устройства не входит.
Количество схем сравнени  в группе 3, счетчиков в группах 4 и 12, элементов И в группах 7 и 11, элементов ИЛИ в группе 14, реверсивных счетчиков в группе 15 соответО
а
00
ю
00
к
ственно равно количеству обслуживаемых каналов св зи.
Устройство работает следующим образом .
При подаче на устройство напр жени  питани  и синхроимпульсов на группу син- хровходов 21 генератор 13 одиночных импульсов вырабатывает импульс, устанавливающий в нуль все устройство, а триггер 18 в единицу.
При наличии информации в ЦВМ блок 26 согласовани  с ЦВМ вступает с ней в обмен и выдает информацию на группу информационных входов блока 1 пам ти. Одновременно на вход запросов устройства блоком 26 выдаетс  сигнал-за вка на запись информации, поступающей на первый вход запросов блока 5 приоритета. На соответствующий вход первой группы управл ющих входов устройства по адресной шине ЦВМ поступает сигнал, определ ющий номер обслуживаемого канала. Данный сигнал поступает на первые входы соответствующих элементов И групп 7, 8 и 11.
С группы 21 синхровходов устройства на синхровход блока 5 приоритета поступают импульсы, и при наличии на его первом входе запросов сигнала-за вки блок 5 приоритета выдает на входы записи и пуска блока 1 пам ти управл ющие сигналы записи и пуска еоответственно дл  записи в него информации параллельным кодом через элементы И 19 и 20, так как сигнал блокировки от триггера 18 отсутствует.
Одновременно с помощью соответствующего счетчика записи группы 12, элемента И группы 8 и элемента ИЛИ группы 14 выбираетс  и поступает на соответствующий вход группы адресных входов блока 1 пам ти адрес записи того канала, управл ющий сигнал которого поступил на вход устройства .
Так производитс  запись поступающего в устройство одного сообщени  информации .
По окончании записи сигналом, поступающим на второй вход соответствующего элемента И группы 7 от блока 5 приоритета, измен етс  состо ние соответствующего счетчика записи группы 12, т.е. на данном счетчике записи подготавливаетс  очередной адрес дл  записи следующего информационного сообщени  дл  данного канала.
Этот же сигнал поступает на плюсовый вход соответствующего реверсивного счетчика группы 15, увеличива  его состо ние на единицу, Группа 15 реверсивных счетчиков предназначена дл  фиксации переполнени  блока 1 пам ти по каждому каналу.
Запись информации в блок 1 пам ти происходит по кольцу. Запись в устройство информации, поступающей от ЦВМ дл  любого из каналов, осуществл етс  аналогично описанной.
В режиме выдачи информации в каналы св зи устройство работает следующим образом .
Сигналы, соответствующие адресам,
0 формируемым счетчиками записи группы 12 и выдачи группы 4, поступают дл  сравнени  на соответствующую схему сравнени  группы 3. Если произошло несравнение, т.е. была осуществлена запись информации от
5 ЦВМ в блок 1 пам ти, то схема сравнени  группы 3 выдает управл ющий сигнал-за вку на соответствующий вход группы входов блока 2 согласовани  с каналами св зи. При наличии управл ющего сигнала-за0  вки блок 2 согласовани  выдает управл ющий сигнал в соответствующий канал св зи по соответствующему выходу второй группы 24 управл ющих входов устройства. В ответ на это канал св зи выдает управл ю5 щий сигнал по соответствующему входу второй группы 23 блока 2 согласовани , который формирует и выдает управл ющий сигнал-за вку на второй блок 6 приоритета. Данный сигнал-за вка синхронизируетс  от
0 синхросерии, поступающей по соответствующему входу 22 устройства.
Блок 6 приоритета опрашиваетс  синхронизирующими импульсами с группы 21 синхровходов и при наличии за вки на лю5 бом из каналов выдает за вку в блок 5 приоритета , а также устанавливает (в случае начала работы подтверждает) триггер 18 в единичное состо ние. Триггер 18 разрешает прохождение управл ющих сигналов пуска
0 и записи (выдачи) в блок 1 пам ти через элементы И 19 и 20, а также подтверждает через блок 26 согласовани  с ЭВМ возможность записи информационных сообщений в блок 1 пам ти.
5 Кроме того, блок б приоритета по управл ющим входам элементов И соответствующей группы 10 разрешает прохождение адреса пам ти от соответствующего счетчика выдачи группы 4.
0
Блок 5 приоритета опрашиваетс  синхронизирующими импульсами с группы 21 синхровходов и при наличии за вки на выдачу информации в канал св зи выдает уп5 равл ющие сигналы на блок 1 пам ти через элементы И 19 и 20 по входам записи и пуска дл  выдачи информации параллельным кодом (сигнал по входу Запись при выдаче информации из блока 1 пам ти поступает нулевым потенциалом).
Информаци  из блока 1 пам ти записываетс  в блок 2 согласовани , а затем по соответствующему выходу 25 устройства поступает в канал св зи.
После окончани  выдачи информации в канал св зи с помощью элемента И группы 9, соответствующего выбранному каналу, измен етс  состо ние соответствующего счетчика группы 4 счетчиков выдачи. Этот же сигнал поступает на минусовой вход соответствующего реверсивного счетчика группы 15, уменьша  его состо ние на единицу. Кроме того, снимаетс  за вка, сформированна  блоком 2 сопр жени  дл  блока б приоритета.
Выдача информации в любой из каналов св зи осуществл етс  аьалогично.
Случай, когда каналы св зи не успевают принимать накопленную информацию из блока 1 пам ти, т.е. при заполнении его до предела, соответствует переполнению реверсивного счетчика группы 15.
При очередной записи по какому-либо каналу, если на выходе соответствующего счетчика группы 15 есть сигнал переполнени , то он через элемент И группы 11 и элемент ИЛИ 16 устанавливает в нуль триггер 18, который блокирует прохождение сигналов пуска и записи через элементы И 19 и 20 на блок 1 пам ти, а также сообщает по управл ющему выходу через блок 26 согласовани  с ЦВМ, что блок 1 пам ти переполнен.
Разблокировка прохождени  этих сигналов происходит по очередной выдаче информации в канал св зи.
Таким образом, устройство защищено от потери информации при записи ее в блок 1 пам ти по кольцу.

Claims (1)

  1. Формула изобретени 
    Устройство дл  сопр жени  цифровой вычислительной машины с каналами св зи
    по авт, ев, № 1160421,отличающеес  тем, что, с целью повышени  достоверности передаваемой информации, в него введены группа реверсивных счетчиков, п та  группа элементов И, первый и второй элементы
    ИЛИ, первый и второй элементы И и триггер , сбросовый и установочный входы которого соединены соответственно с выходами первого и второго элементов ИЛИ, пр мой выход триггера соединен с разрешающим
    выходом устройства и первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с третьим и четвертым выходами первого блока приоритета, выходы первого и второго
    элементов И соединены соответственно с входом записи и разрешающим входом блока пам ти, суммирующие, вычитающие и сбросовые входы реверсивных счетчиков группы соединены соответственно с выходами элементов И первой и третьей групп и генератора одиночных импульсов, первые и вторые входы элементов И п той группы соединены соответственно с выходами реверсивных счетчиков группы и с входом устройства дл  подключени  к выходной адресной шине ЦВМ, выходы элементов И п той группы соединены с соответствующими входами первого элемента ИЛИ, первый и второй входы второго элемента ИЛИ соединены соответственно с выходами генератора одиночных импульсов и второго блока приоритета.
    25 2Ц 23 22
    t..tm-dJri
SU884608347A 1988-11-21 1988-11-21 Устройство дл сопр жени цифровой вычислительной машины с каналами св зи SU1675893A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884608347A SU1675893A2 (ru) 1988-11-21 1988-11-21 Устройство дл сопр жени цифровой вычислительной машины с каналами св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884608347A SU1675893A2 (ru) 1988-11-21 1988-11-21 Устройство дл сопр жени цифровой вычислительной машины с каналами св зи

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1160421 Addition

Publications (1)

Publication Number Publication Date
SU1675893A2 true SU1675893A2 (ru) 1991-09-07

Family

ID=21410658

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884608347A SU1675893A2 (ru) 1988-11-21 1988-11-21 Устройство дл сопр жени цифровой вычислительной машины с каналами св зи

Country Status (1)

Country Link
SU (1) SU1675893A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 840876, кл. G 06 F 13/00, 1979. Авторское свидетельство СССР № 1160421,кл.G 06 F 13/00, 1983. *

Similar Documents

Publication Publication Date Title
GB2185369A (en) Retiming circuit for pulse signals, particularly for microprocessor peripherals
SU1675893A2 (ru) Устройство дл сопр жени цифровой вычислительной машины с каналами св зи
CA1091372A (en) Telephone message timing system
SU1160421A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с каналами св зи
RU2020565C1 (ru) Устройство для сопряжения вычислительной машины с каналами связи
SU1679498A1 (ru) Устройство дл подключени источников информации к общей магистрали
GB1187465A (en) System for Registering Telephonic Information
SU1453411A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU1462328A1 (ru) Устройство дл сопр жени ЦВМ с лини ми св зи
SU1160425A1 (ru) Устройство дл формировани сигнала идентификации работы абонента
RU1789986C (ru) Устройство дл сопр жени разноскоростных вычислительных устройств
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
SU1411765A1 (ru) Устройство дл сопр жени электронной вычислительной машины с общей магистралью
SU966687A1 (ru) Устройство дл сопр жени
SU1339572A1 (ru) Устройство дл обмена информацией
SU1249525A1 (ru) Устройство дл сопр жени процессоров в вычислительных сет х
RU1798790C (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1515167A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1251092A1 (ru) Устройство дл сопр жени ЭВМ с телеграфными аппаратами
SU1238088A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1203532A1 (ru) Многоканальное устройство дл подключени абонентов к двум общим магистрал м
SU1571604A1 (ru) Устройство обмена данными дл магистральной многомашинной вычислительной системы
SU1411744A1 (ru) Приоритетное устройство
SU1367014A1 (ru) Многоканальное устройство дл приоритетного подключени источников информации к магистрали