SU1674180A1 - Интегратор с обнулением - Google Patents

Интегратор с обнулением Download PDF

Info

Publication number
SU1674180A1
SU1674180A1 SU894673713A SU4673713A SU1674180A1 SU 1674180 A1 SU1674180 A1 SU 1674180A1 SU 894673713 A SU894673713 A SU 894673713A SU 4673713 A SU4673713 A SU 4673713A SU 1674180 A1 SU1674180 A1 SU 1674180A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
integrator
zeroing
switch
accuracy
Prior art date
Application number
SU894673713A
Other languages
English (en)
Inventor
Олег Леонидович Кузнецов
Олег Натанович Авербух
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU894673713A priority Critical patent/SU1674180A1/ru
Application granted granted Critical
Publication of SU1674180A1 publication Critical patent/SU1674180A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и аналоговой вычислительной технике, в частности к интеграторам с обнулением. Устройство может найти применение в системах автоматического регулировани , аналоговых вычислительных машинах и генераторах сигналов специальной формы. Целью изобретени   вл етс  повышение точности интегрировани . Устройство содержит инвертирующий усилитель, конденсатор, входной резистор и переключатели. Новым  вл етс  схема соединени  переключателей с другими элементами интегратора с обнулением. В результате достигнуто снижение значени  сопр гающей частоты устройства, что дает соответствующее повышение точности интегрировани . 1 ил.

Description

00
С
Изобретение относитс  к автоматике и аналоговой вычислительной технике и может быть использовано в системах автоматического регулировани , аналоговых вычислительных машинах, генераторах сигналов специальной формы.
Целью изобретени   вл етс  повышение точности интегратора.
На чертеже приведена структурна  схема предлагаемого интегратора с обнулением.
Интегратор с обнулением содержит дифференциальный усилитель 1, накопительный конденсатор , масштабный резистор 3, а также переключатели 4 и 5.
Инвертирующий вход усилител  1 соединен с конденсатором 2 и резистором 3, другой вывод которого соединен с переключаемым выводом переключател  4. первый (нормально-замкнутый) вывод которого соединен с входом интегратора, а второй (нормально-разомкнутый ) - с общей шиной
нулевого потенциала. Другой ВЫЕОД конденсатора 2 соединен с выходом интегратора и переключаемым выводом переключател  5, первый (нормально-замкнутый) вывод которого соединен с выходом усилител  1, а второй (нормально-разомкнутый) - с общей шиной интегратора, т.е. с шиной нулевого потенциала, с которой также соединен не- инвергирующий вход усилител  1.
Интегратор с обнулением работает следующим образом.
На сигнальный вход интегратора поступает напр жение входного сигнала, под действием которого протекает ток зар да конденсатора 2. Этот ток течет через первый (нормально-замкнутый) и переключаемый выводы переключател  4, резистор 3, конденсатор 2, переключаемый и первый (нормально-замкнутый) выводы переключател  5 и замыкаетс  через выходное сопротивление усилител  1. При этом выходное
0
2
00
о
напр жение интегратора  вл етс  интегральной функцией от напр жени  входного сигнала.
Обнуление интегратора осуществл етс  посредством разр да конденсатора 2 че- рез резистор 3, дл  чего переключатели 4 и 5устанавливаютс  в положение, при котором их переключаемые выводы соедин ютс  со своими вторыми (нормально-разомкнутыми ) выводами, при этом один вывод резистора 3 соедин етс  через шину нулевого потенциала с вторым выводом конденсатора 2 и выходом интегратора, причем выход интегратора отсоедин етс  от выхода усилител  1 и соедин етс  с ши- ной нулевого потенциала.
В предлагаемом интеграторе с обнулением за счет изменени  схемы соединени  переключателей с остальными элементами достигнуто повышение точности интег- рировани ,характеризуемое снижением сопр гаемой частоты до 60002 Гц и соответствующим повышением коэффициента усилени  по посто нному току. При использовании интегратора, например, в такой системе автоматического регулировани , как стандарт частоты, не требуетс  приСигнальный 8ход °
о гВход упраЬленц  °
бегать к периодической коррекции частоты кварцевого генератора, на вход которого поступает сигнал с выхода интегратора с обнулением .

Claims (1)

  1. Формула изобретени  Интегратор с обнулением, содержащий дифференциальный усилитель, неинвертирующий вход которого соединен с шиной нулевого потенциала, а выход соединен с первым выводом первого переключател , переключаемый вывод которого соединен с первой обкладкой накопительного конденсатора , втора  обкладка которого подключена к первому выводу масштабного резистора и инвертирующему входу дифференциального усилител , второй вывод масштабного резистора соединен с переключаемым выводом второго переключател , первый и второй выводы которого подключены соответственно к входу интегратора и шине нулевого потенциала, отличающийс  тем, что, с целью повышени  точности интегрировани , переключаемый вывод первого переключател  подключен к выходу интегратора, а второй вывод этого переключател  соединен с шиной нулевого потенциала.
    if
    2
    Выход
SU894673713A 1989-04-05 1989-04-05 Интегратор с обнулением SU1674180A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894673713A SU1674180A1 (ru) 1989-04-05 1989-04-05 Интегратор с обнулением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894673713A SU1674180A1 (ru) 1989-04-05 1989-04-05 Интегратор с обнулением

Publications (1)

Publication Number Publication Date
SU1674180A1 true SU1674180A1 (ru) 1991-08-30

Family

ID=21439396

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894673713A SU1674180A1 (ru) 1989-04-05 1989-04-05 Интегратор с обнулением

Country Status (1)

Country Link
SU (1) SU1674180A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1104539, кл.С Об G 7/18, 1983. Авторское свидетельство СССР № 1198546, кл. G 06 G 7/186, 1983. *

Similar Documents

Publication Publication Date Title
US4123722A (en) Operational amplifier decoupling circuit
GB1067734A (en) Improvements in digital voltmeters
SU1674180A1 (ru) Интегратор с обнулением
KR840005557A (ko) 아나로그 신호적분 · 디지탈 신호 변환 회로
US4371850A (en) High accuracy delta modulator
KR850007721A (ko) 신호비교회로 및 그 방법과 리미터 및 신호처리기
SU1571623A1 (ru) Устройство дл интегрировани сигнала
SU1635222A1 (ru) Аналоговое запоминающее устройство
SU1080155A1 (ru) Интегратор со сбросом
SU888210A1 (ru) Аналоговое запоминающее устройство
SU1201853A1 (ru) Устройство дл интегрировани сигнала
SU1101157A1 (ru) Коммутатор аналоговых сигналов с запоминанием
SU1200344A1 (ru) Аналоговое запоминающее УСТРОЙСТВО
SU1633460A1 (ru) Аналоговое устройство дл выборки - хранени информации
SU1580404A1 (ru) Линейный экстрапол тор
SU1236556A1 (ru) Аналоговое запоминающее устройство
SU970637A1 (ru) Измерительный усилитель
SU1244723A1 (ru) Аналоговое запоминающее устройство
SU586392A1 (ru) Устройство дл выделени экстремальных значений
JPS56166613A (en) Voltage to current converting circuit
SU938319A1 (ru) Аналоговое запоминающее устройство
SU978200A1 (ru) Аналоговое запоминающее устройство
SU1153331A1 (ru) Аналоговое делительное устройство
SU681435A1 (ru) Интегратор разности напр жений
RU2015556C1 (ru) Интегратор с обнулением