SU1644168A1 - Self-diagnosing paraphase asynchronous device - Google Patents
Self-diagnosing paraphase asynchronous device Download PDFInfo
- Publication number
- SU1644168A1 SU1644168A1 SU884496253A SU4496253A SU1644168A1 SU 1644168 A1 SU1644168 A1 SU 1644168A1 SU 884496253 A SU884496253 A SU 884496253A SU 4496253 A SU4496253 A SU 4496253A SU 1644168 A1 SU1644168 A1 SU 1644168A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- asynchronous
- paraphase
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Description
1one
(21)4496253/24(21) 4496253/24
(22) 13.09.88(22) 13.09.88
(46)23.04.91 Бюл.№15(46) 04.23.91 Bul. No. 15
(72) В.В.Теленков, А.И.Моторин и В.М.Кривошапко(72) V.V. Telenkov, A.I.Motorin and V.M. Krivoshapko
(53)681.3(088.8)(53) 681.3 (088.8)
(56) Авторское свидетельство СССР(56) USSR author's certificate
Nfe 1027735, кл. G 06 F 15/46,1981.Nfe 1027735, Cl. G 06 F 15 / 46,1981.
Авторское свидетельство СССР № 974375, кл. G 06 F 15/46, 1980. (54) САМОДИАГНОСТИРУЕМОЕ ПАРА- ФАЗНОЕ АСИНХРОННОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВОUSSR Author's Certificate No. 974375, cl. G 06 F 15/46, 1980. (54) SELF-DIAGNOSTABLE PARA-PHASE ASYNCHRONOUS LOGIC DEVICE
(57) Изобретение относитс к вычислительной технике и может быть использовано при построении систем повышенной надежности . Цель изобретени - упрощение устройства При работе устройства парафазные информационные сигналы чередуютс с синфазными сигналами гашени . В режиме диагностировани коммутатор 2 подключает контрольные сигналы с блока элементов И-НЕ на входы контролируемого блока 1. Последовательное изменение состо ни счетчика 5 позвол ет подать полную группу контрольных сигналов на вход блока 1. 1 ил.(57) The invention relates to computing and can be used to build systems of increased reliability. The purpose of the invention is to simplify the device. When the device is in operation, the paraphase information signals alternate with the common-mode blanking signals. In the diagnostics mode, switch 2 connects the control signals from the NAND unit to the inputs of the monitored unit 1. A sequential change in the state of the counter 5 allows the entire group of control signals to be fed to the input of the unit 1. 1 Il.
ОABOUT
II
0000
Изобретение относитс к вычислительной технике, в частности к устройствам, обладающим свойствами самодиагностики при испытани х и самопроверки в режиме эксплуатации,The invention relates to computing, in particular, to devices having self-diagnostic properties during testing and self-testing in operation mode,
Целью изобретени вл етс упрощение устройства.The aim of the invention is to simplify the device.
На чертеже изображено предлагаемое устройство.The drawing shows the proposed device.
Устройство содержит парафазный асинхронный контролируемый блок 1, коммутатор 2, блок 3 сравнени , элемент И-НЕ 4, счетчик 5, элемент ИЛИ 6, выполненный в виде элемента ИЛИ-НЕ, и элемент НЕ 7, формирователь 8 тестовых сигналов, выполненный в виде блока элементов И-НЕ, первые информационные парафазные входы 9 устройства, управл ющий вход 10, вторые информационные парафазные входы 11 (шины) коммутатора, парафазные выходы 12 коммутатора, информационные парафазные выходы 13 устройства, вход 14 установки , счетный вход 15 счетчика, управл ющий выход 16 счетчика, выход 17 признака работоспособности устройства.The device contains paraphase asynchronous monitored unit 1, switch 2, unit 3 comparison, the element AND-NO 4, the counter 5, the element OR 6, made in the form of the element OR-NOT, and the element NOT 7, the driver 8 test signals, made in the form of a block elements AND-NOT, the first information paraphase inputs 9 of the device, control input 10, the second information paraphase inputs 11 (buses) of the switch, paraphase outputs 12 of the switch, information paraphase outputs 13 of the device, installation input 14, counting input 15 of the counter, control output 16 counts IK, output 17 of the sign of the health of the device.
Устройство работает следующим образом .The device works as follows.
Счетчик 5 при поступлении сигнала установки на вход 14 (уровн логического О) переходит в исходное состо ние, при этом элемент И-НЕ 4 формирует на выходе уровень логической 1. Элементы б и 7 переключаютс и обеспечивают формирование уровн 1, разрешающего прохождение пр мых и инверсных информационных сигналов с выхода счетчика 5 через- блок 8 элементов И-НЕ на вторые информационные парафазные входы коммутатора 2.Counter 5, upon receipt of a setup signal at input 14 (logic O level), returns to the initial state, and the AND-HE element 4 forms the logic level 1 output. Elements b and 7 switch and provide the formation of level 1 allowing the passage of forward and inverse information signals from the output of the counter 5 through a block of 8 NAND elements to the second information paraphase inputs of the switch 2.
Устройство переходит в режим самодиагностировани , когда поступает соответствующий управл ющий сигнал на вход 10 коммутатора 2. Информаци с выхода счетчика 5 через блок 8 и коммутатор2 по парафазным выхо- -дам поступает на вход парафазнога асинхронного контролируемого блока 1. Если входной парафазный тестовый набор обработан блоком 1 правильно(нет неисправности или сбо в контролируемом блоке), то на его выходе также формируетс парафазна реакци , диагностируема блоком 3 сравнени . При этом с выходов блока 3 уровни 1 поступают на элемент И-НЕ 4, а на входе 14 формируетс сигнал 1 (разрешение самодиагностировани блока 1). Элемент И-НЕ 4 формирует уровень логического О, задним фронтом которого формируетс следующее состо ние счетчика 5. После переключени счетчика 5 (завершени в нем переходных процессов) формируетс управл ющий сигнал на выходе 16. Поступающие на элементThe device enters the self-diagnosis mode when the corresponding control signal arrives at input 10 of switch 2. Information from counter 5 output through block 8 and switch 2 via paraphase output is given to the input of paraphase asynchronous monitored block 1. If the input paraphase test set is processed by the block 1 is correct (there is no malfunction or failure in the monitored unit), then a paraphase response is also formed at its output, diagnosed by the unit 3 of the comparison. In this case, from the outputs of block 3, levels 1 are fed to the element AND-NOT 4, and at input 14 a signal 1 is formed (allowing self-diagnostics of block 1). The element AND-NO 4 forms the logical level O, the trailing edge of which forms the following state of the counter 5. After switching the counter 5 (completion of transients), a control signal is formed at the output 16. The incoming signal to the element
ИЛИ-НЕ 6 уровни О формируют на выходе элемента НЕ 7 также уровни О, которые отключают блок 8, т.е. на его выходах формируютс синфазные уровни 1, которыеOR-NOT 6 levels O form at the output of the element NOT 7 also the levels O, which turn off block 8, i.e. on its outputs, in-phase levels 1 are formed, which
по информационным шинам 11 оп ть поступают через коммутатор 2 и информационные выходы 12 на контролируемый блок 1. Таким образом, на контролируемый блок 1 поступает синфазна (набор-гашение) информаци , по которой блок 1 также формирует выходную информацию дл блока 3 сравнени , на выходах которого формируютс соответственно уровни О. При этом на выходе элемента И-НЕ 4 формируетс via the information buses 11, they again go through the switch 2 and the information outputs 12 to the monitored block 1. Thus, the monitored (gain-quenching) information is sent to the monitored block 1, on which the block 1 also generates output information for the comparison block 3, at the outputs which, respectively, levels of O are formed. At the same time, at the output of the element AND-HE 4,
уровень 1, который обеспечивает выдачу с выхода элемента НЕ 7 уров.н 1. Этот сигнал включает блок 8, обеспечива прохождение следующей парафазной информации с выхода счетчика 5 (его следующее состо ние ), сформированное в предыдущем такте на информационную шину 11. Цикл само ди- агностировани повтор етс в соответствии с изложенным до формировани на выходе 17 счетчика и соответственно устройстваLevel 1, which provides the output from the output of the element is NOT 7 level. 1. This signal turns on block 8, ensuring the passage of the following paraphase information from the output of counter 5 (its next state) formed in the previous clock cycle to the information bus 11. The loop itself - Agnosticating is repeated as described before forming at the output 17 of the counter and accordingly the device
сигнала окончани счета, который свидетельствует о завершении перебора всех комбинаций входных воздействий и вл етс признаком положительного результата самодиагностировани . Этот сигнал такжеthe end of count signal, which indicates the completion of enumeration of all combinations of input actions and is a sign of a positive result of self-diagnosis. This signal also
блокирует обратную св зь (отключает элемент 4).blocks feedback (disables item 4).
В режиме эксплуатации устройства коммутатор 2 при поступлении управл ющего сигнала на вход 10 обеспечивает передачуIn the operation mode of the device, switch 2, when a control signal is received at input 10, ensures the transmission of
информации с входов 9 на информационные выходы 12 непосредственно на блок 1. Рабочее состо ние выходов блока 1 снимаетс с парафазных информационных выходов 13.information from inputs 9 to information outputs 12 directly to block 1. The operating state of the outputs of block 1 is removed from the paraphase information outputs 13.
4040
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884496253A SU1644168A1 (en) | 1988-09-13 | 1988-09-13 | Self-diagnosing paraphase asynchronous device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884496253A SU1644168A1 (en) | 1988-09-13 | 1988-09-13 | Self-diagnosing paraphase asynchronous device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1644168A1 true SU1644168A1 (en) | 1991-04-23 |
Family
ID=21405101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884496253A SU1644168A1 (en) | 1988-09-13 | 1988-09-13 | Self-diagnosing paraphase asynchronous device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1644168A1 (en) |
-
1988
- 1988-09-13 SU SU884496253A patent/SU1644168A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2659990C1 (en) | Digital four-channel relay with the reconstructive diagnostics function | |
SU1644168A1 (en) | Self-diagnosing paraphase asynchronous device | |
SU1003338A2 (en) | Multichannel switching device | |
RU2706198C1 (en) | Digital five-channel relay with reconstructive diagnostic function | |
SU853814A1 (en) | Device for monitoring pulse distributor | |
SU993168A1 (en) | Logic assembly checking device | |
SU388288A1 (en) | ALL-UNION | |
SU1177816A1 (en) | Device for simulating computer failures | |
SU1354195A1 (en) | Device for checking digital units | |
SU579658A1 (en) | Device for checking memory units | |
SU1332322A1 (en) | Device for controlling logical units | |
RU1829037C (en) | Device for testing digital units | |
SU1485249A1 (en) | Logic circuit check unit | |
SU1554139A2 (en) | Counter with self-diagnosis | |
SU1175022A1 (en) | Device for checking pulse trains | |
SU1640822A1 (en) | Frequency-to-code converter | |
RU1354989C (en) | Device for checking numeric units | |
SU1160414A1 (en) | Device for checking logic units | |
SU970281A1 (en) | Logic probe | |
SU1179348A1 (en) | Device for automatic checking of units | |
RU1784981C (en) | Device for signal consequence testing | |
SU907547A1 (en) | Pseudo-random number generator | |
SU842792A1 (en) | Number comparing device | |
SU1534461A1 (en) | Device for checking group of digital units | |
SU955072A1 (en) | Logic circuit functioning checking device |