SU1615885A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь Download PDF

Info

Publication number
SU1615885A1
SU1615885A1 SU884427131A SU4427131A SU1615885A1 SU 1615885 A1 SU1615885 A1 SU 1615885A1 SU 884427131 A SU884427131 A SU 884427131A SU 4427131 A SU4427131 A SU 4427131A SU 1615885 A1 SU1615885 A1 SU 1615885A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
register
outputs
Prior art date
Application number
SU884427131A
Other languages
English (en)
Inventor
Петр Степанович Клочан
Василий Николаевич Лаврентьев
Original Assignee
Институт кибернетики им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт кибернетики им.В.М.Глушкова filed Critical Институт кибернетики им.В.М.Глушкова
Priority to SU884427131A priority Critical patent/SU1615885A1/ru
Application granted granted Critical
Publication of SU1615885A1 publication Critical patent/SU1615885A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах преобразовани  формы информации. Изобретение позвол ет повысить точность. Это достигаетс  тем, что в устройство, содержащее блок 6 формировани  уровней квантовани , квантователь 8, регистр 13, преобразователь 10 напр жение-код, регистр 18, блок 12 управлени , генератор 1 парафазных сигналов введены коммутаторы 4, 5, блоки 2, 3 задержки, блок 7 формировани  уровней квантовани , квантователь 9, преобразователь 11 напр жение - код, регистр 14, блоки элементов И 15, 16, элемент ИЛИ 17. 1 з.п. ф-лы, 4 ил.

Description

20
л5 Юо
У1
Изобретение откоситс  к вьмисли- татиьной технике и может быть исполь- зозако 3 системах преобразовани  формь информации,
Цель изобретени  - повьшение точности
На фиг., 1 приведена функциональна  схема преобразовател , на фиг о 2 функциональна  схема блока -управлени ; на фиг о 3 и 4 - временны диаграммы работы преобразоват ел .
Преобразователь (фиг.1) содержит генератор 1 парафазных сигналов, блоки 2 и 3 задержки, коммутаторы 4 и 5, блоки 6 и 7 формировани  уровней квантовани ,, квантователи 8 и 9 преобразователи 10 и 11 напр жение - код, блок 1-2 управлени , регистры 13 и 14, блоки 15 и 16 элементов И, элемент ИЛИ 17,. регистр 18, шину 19 преобразуемого сигнала, выходную шину 20.
Блок управлени  (фиг, 2) содержит .цифровые компараторы 21 и 22, инвер- торы 23 и 24, элементы И 25 и 26, RS-триггеры 27 и 28, формирователи 29 и 30 коротких импульсов, элемент
-ИЛИ 31.
{ На диаграммах (фиг 3 и 4) обозначено: q и q;2. уровни квантовани  квантовател  8°, q j,, . ква товани  квантовател  9 1, 1 - па- рафазные сигналы генератора 1 1, la,q - эти же задержанные сигналы.
Аналого-цифровой преобразовател;ь
работает следуюно м образом,
В исходном состо нии на выходах
генератора 1 сигналы отсутствуют, на выходах блоков б и 7 установлены уровни квантовани , которые воздей- ствуют на первые входы соответственно квантователей 8 и 9„ На вторые входы квантователей 8 и 9 воздействует преобразуемьш сигнал.
Преобразование начинаетс  с по в лением сигналов на выходах генератора 1, Сигнал с первого выхода генератора 1 поступает через первый канал коммутатора 4 на вход блока 6 и вход преобразоват(2л  10, Этим
сигналом модулируютс  уровни квантовани  квантовател  8, Одновременно с этим с второго выхода генератора через первьй канал коммутатора 5 на вход блока 7 и вход преобразовател  11 поступает сигнал, парафазный сигналу на первом выходе генератора 1. Этим сигнапом модулируютс , зфовни квантовател  9
В момент равенства преобразуемого сигнала с одним из модулированных уровней происходит переключение соответствующего компаратора квантовател  8 или квантовател  9. На выходе соответств .тощего .квантовател , например на выходе квантовател  8, измен етс  сигнал. Этот сигнал воздействует на первьй вход блока 12. Под воздействием этого сигнала на первом выходе блока 12 по вл етс  импульс, стробирующий преобразователь 10 и регистр 13, в результате чего цифровое значение квантованной величины преобразуемого сигнала считываетс  из квантовател  8.и записываетс  в регистр 13, где осуществл етс  также дешифраци  унитарного кода в параллельный двоичньн КОД . Одновременно с этим преобразователем 10 определ етс  цифровое значение вспомогательного сигнала, соответствующее его величине в момент срабатывани  компаратора кв.антовател  8. Под воздействием импульса с третьего выхода блока 12 на третий вход блока 15 цифровые значени  с выхода преобразовател  10 и регистра 13 поступают через блок 15 и элемент ИЛИ 17 на регистр 18, Запись результата аналого-цифрового преобразовани  в регистр 18 осугчествл етс  при по влении импульса на седьмом выходе блока 12.
Перед по ктением импульса на седьмом выходе блока 12 импульсом на п том выходе этого блока коммутатор 4 переключаетс  на второй канал. Начинаетс  .новьн цикл аналого-цифрового преобразовани , в котором аналого- цифровой преобразователь работает iаналогично рассмотренному.
В случае, если-в первом цикле аналого-цифрового преобразовани  переключение соответствующего компаратора квантовател  9 происходит раньше, чем переключение соответствующего компаратора квантовател  8, то отличием от рассмотренного в работе аналого-цифрового преобразовател  будет лишь то., что управп кщие сигналы будут по вл тьс  соответственно на втором входе, втором, четвертом и шестом выходах блока 12 и воздействовать на соответствуюп е входы соответственно преобразовател  11, регистра 14j блока 16 и коммутатора 5 о
После окончани  второго цикла начинаетс  третий цикл аналого-цифрового преобразовател  и т.д. В кон- це каждого цикла осуществл етс  переключение каналов коммутатора 4 последовательно с первого канала на второй, с второго на третий и т.д. и, наконец, в последнем цикле п-го канала на первьй канал после каждого срабатывани  компараторов квантовател  8 и аналогичное переключение каналов коммутатора 5 после каждого срабатывани  компараторов квантовател  9. За период изменени  вспомогательных сигналов генератора 1 на выходе аналого-цифрового преобразовател  будет получено п цифровых .отсчетов, где п - число сдвинутых по фазе вспомогательных сигналов или, что то же самое, количество каналов коммутатора 4 или 5,

Claims (2)

1. Аналого-цифровой преобразователь , содержащий первьй блок формировани  уровней квантовани , выход которого соединен с первым входом пжрвого квантовател , второй вход которого  вл етс  шиной преобразуемого сигнала, а выход соединен с информационным входом первого регистра и первым входом блока управлени , первый выход которого соединен со стробирующим входом первого регистра, второй регистр, выходы которого  вл ютс  выходной шиной, генератор парафазных сигналов, пер-вый преобразователь напр жение - код, о т - личающийс трм, что, с целью повышени  точности, в него введены два секционированных блока задержки , два коммутатора, второй блок формировани  уровней квантовани , второй квантователь, второй преобразователь напр жегае - код, два
16
блока элементов И, элемент ИЛИ и третий регистр, причем первый выход генератора парафазных сигналов соединен с первым информационным входом первого коммутатора и входом первого блока задержки, выходы которого соединены с соответствующими вторьгми информационными входами первого коммутатора , второй выход генератора парафазных сигналов соединен с первым информационным входом второго коммутатора и входом второго блока задержки, выходы которого соединены
1615885
с соответствукщими вторымт-t информационными входами ВТОРОГО коммутатора, выход которого через второй блок формировани  уровней квантовани  соединен с первым входом второго квантовател  и непосредственно с информационным входом первого преобразовател  напр жение - код, выход пер- д вого коммутатора соединен с входом первого формировател  уровней квантовани  и информационным входом второго преобразовател  напр жение - код, стробирующий вход которого соед,инен с первым выходом блока управлени , а выходы соединены соответственно с первыми входами первого блока элемента И, второй вход блока - тграштнни  объединен с информацион- 0 ньм входом третьего регистра и соединен с выходом второго квантовател , второй вход которого объединен с вторым входом первого квантовател , второй выход блока управлени  соеди - 5 нен со стробируемыми входами первого преобразовател  напр жение - код и третьего регистра, выход которого и выходы первого преобразовател  напр жение - код соединены соответст- с первыми и вторыми входами второго блока элементов И, выходы первого регистра соединены с соответ- ствуюЕцими вторыми входами первого блока элементов И, третьи входы первого и второго блоков элементов И соединены соответственно с третьим к четвертым выходами блока управлени , .п тый и шестой выходы которого сое.цинены соответственно с управл ющими входами первого и второго коммутаторов , выходы первого и второго блоков элементов И соединены через элемент ИЛИ с информационным входом второго регистра, стробирун ций вход которого соединен с седьмьв выходом
0
5
0
5
блока управлени .
2. Преобразователь по п.1, о т- личающийс  тем, что блок управлени  выполнен на элементе ИЛИ,
двух формировател х коротких им- пульсов, двух RS-триггерах, двух элементах И,двух цифровых компараторах и двух инверторах, первьй зход первого инвертора объединен
с первым входом первого цифрового компаратора и  вл етс  первым входом блока, а выход инвертора соединен с вторым входом цифрового компаратора , выход которого соединен г
п1ервым входом первого элемента И и  |вл етс  первым выходом блока, вто- вход первого элемента И. соединен с инвщзсным выходом первого RSr-триг- гера, а выход со.единен с S-входом в горого RS-триггера, R-втод которого оръе,цинен с R-вхрдом первого RS-триггера и соединен с выходом элемента ЙПИ, который  вл етс  седьмым выходом блока, инверсный выход второго Е8 триггера соединен с первым входом второго элемента И, пр мой выход  вл етс  третьим выходом блока и соединен с входом первого формирова- т1ел  коротких импульсов, выход кото- рЬго  вл етс  п тым в жодом блока и соединен с первьм входом элемента
ИЛИ, второй вход, которого соединен с выходом второго формировател  коротких импульсов, которьй  вл етс  шестым выходом блока, вход второго формировател  коротких импульсов соединен с пр мым выходом первого RS-триггера, который  вл етс  четвертым выходом блока, S-вход первого RS-триггера соединен с выходом вто- рого элемента И, второй вход которого соединен с вькодом второго цифрового компаратора, которьш  вл етс  вторым выходом блока, первьй вход цифрового компаратора объединен с входом второго и  вл етс  вторым входом блока, а второй вход соединен с выходом второго инвертора,
1
Физ.Ь
SU884427131A 1988-05-16 1988-05-16 Аналого-цифровой преобразователь SU1615885A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884427131A SU1615885A1 (ru) 1988-05-16 1988-05-16 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884427131A SU1615885A1 (ru) 1988-05-16 1988-05-16 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU1615885A1 true SU1615885A1 (ru) 1990-12-23

Family

ID=21375742

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884427131A SU1615885A1 (ru) 1988-05-16 1988-05-16 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU1615885A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 762170, кп. Н 03 М 1/52, 1976. Авторское свидетельство,СССР № 892704, кл. Н 03 М 1/52, 1977. *

Similar Documents

Publication Publication Date Title
US3781871A (en) Analog to digital converter
SU1615885A1 (ru) Аналого-цифровой преобразователь
SU653741A1 (ru) Преобразователь широтно-модулированного сигнала в напр жение
SU1501273A1 (ru) Преобразователь биимпульсного кода в код "без возврата к нулю
SU738143A1 (ru) Преобразователь код-временной интервал
SU1674364A1 (ru) Аналого-цифровой преобразователь
SU1503060A1 (ru) Генератор импульсов с измен ющейс частотой
SU1324113A1 (ru) Преобразователь тока в частоту следовани импульсов
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU1751845A1 (ru) Широтно-импульсный модул тор
SU412615A1 (ru)
SU1272257A1 (ru) Устройство дл измерени длительности импульсных сигналов
RU2019030C1 (ru) Устройство преобразования напряжения в код
SU1508343A1 (ru) Преобразователь напр жение-код
SU442489A1 (ru) Функциональный преобразователь напр жени посто нного тока в длительность периода колебаний с запоминанием
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU1510081A1 (ru) Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей
SU1357914A1 (ru) Устройство дл измерени временных интервалов
SU1170605A1 (ru) Реверсивный цифровой широтно-импульсный модул тор
SU1149791A1 (ru) Регистр последовательного приближени
SU1187275A1 (ru) ПРЕОБРАЗОВАТЕЛЬ КОД — ШИРОТНО-ИМПУЛЬСНЫЙ СИГНАЛ, содержащий ОК
SU394830A1 (ru) Преобразователь фаза—интервал времени
SU1522399A1 (ru) Реверсивное пересчетное устройство
SU624364A1 (ru) Аналого-цифровой преобразователь
SU1750043A1 (ru) Устройство дл сравнени напр жений