SU1571677A1 - Устройство дл программировани ПЗУ - Google Patents
Устройство дл программировани ПЗУ Download PDFInfo
- Publication number
- SU1571677A1 SU1571677A1 SU884440264A SU4440264A SU1571677A1 SU 1571677 A1 SU1571677 A1 SU 1571677A1 SU 884440264 A SU884440264 A SU 884440264A SU 4440264 A SU4440264 A SU 4440264A SU 1571677 A1 SU1571677 A1 SU 1571677A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- register
- outputs
- address
- input
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Abstract
Изобретение относитс к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано дл программировани ПЗУ различных типов. Целью изобретени вл етс упрощение устройства и расширение области его применени за счет обеспечени режима копировани . Цель достигаетс за счет введени дешифратора адреса 9, формирователей 10, 11, 12 сигналов записи и блока пам ти 13. 1 ил.
Description
w
&
/4
сл VI
а
Os vl
VI
Изобретение относитс к вычислительой технике, а именно к запоминающим усройствам ,.и может быть использойано дл программировани ПЗУ различных типов.
Целью изобретений вл етс упрощение устройства и расширение его области применени за счет осуществлени режима копировани .
Функциональна схема предлагаемого стройства приведена на чертеже.
Устройство содержит блок 1 индикации, регистр 2 управлени режимами, регистр 3 адреса, регистр 4 ввода-вывода данных, программируемое ПЗУ 5, источник 6 питани , блок 7 ключей, блок 8 согласовани , дешифратор 9 адреса, формирователи 10- 12 сигналов записи, блок пам ти 13 и шину 14 обмена.
Формирователи 10-12 сигналов записи могут быть выполнены в виде набора ждущих одновибраторов, формирующих фиксированные и различные длительности выходного импульса, дл заданного вида микросхемы данного типа. Количество.одновибраторов в каждом формирователе оп- редел етс количеством видов этих микросхем.
Формирователи 10-12 могут быть выполнены также с мультиплексором, подключенным входами управлени к регистру 2 управлени режимами, а информационными входами - к объединенным первым вхо- дам набора врем задающих элементов (например, конденсаторов), которые, а также выход мультиплексора, подключены к врем задающим входам ждущего одновиб- ратора 16, входом запуска соединенного с регистром 2 управлени режимами, а выходом - с блоком 7 ключей.
Устройство работает следующим образом .
Через блок 8, выполн ющий функцию согласовани источников программ и данных (ЭВМ, внешнего интерфейса) с шиной обмена на нее поступают адрес и слово-состо ние , определ ющее текущий режим работы программатора. Дешифратор 9 адреса опознает адрес регистра 2 управлени режимами , и в него заноситс слово-состо ние . В зависимости от выбранного режима этот регистр подключает программируемое ПЗУ 5 и, в соответствии с установленной на нем конкретной микросхемой типа РТ, РЕ, РФилиРР, подключает еек выходу первого, второго или третьего формировател 10, 11 или 12 сигналов записи через соответствующие ключи блока 7. Если программирование осуществл етс по внешней программе, то отключаютс при этом св зи блока 13. Выбранный режим и тип программируемой микросхемы (в случае соответстви установленной микросхемы данного типа ,и вида отведенному дл нее месту на ПЗУ 5 либо, в случае сменных плат, плате данного типа) индицируютс в блоке 1 индикации. Затем по поступающим через блок 8 и шину 1 адресам, опознаваемым дешифратором 9, адреса занос тс в регистр адреса ПЗУ 5, а данные - в регистр 4 ввода-вывода данных,
0 Регистр 2 управлени режимами подключает к программируемой микросхеме ПЗУ 5 один из формирователей 10-12, формирующих дл данной микросхемы импульсы записи (прожига) соответствующей дл нее
5 длительности по заданной этим регистром временной диаграмме (количеству импульсов и их длительности). Эти импульсы через блок 7 ключей поступают на программируемую микросхему ПЗУ 5 и по заданному эд0 ресу ее чейки формируют в ней данные. После импульса (или нескольких таких импульсов ) записи регистр 2 управлени режимами осуществл ет чтение записанной информации, котора через регистр 4 ввода5 вывода выводитс дл контрол в источник информации (ЭВМ). Если результаты контрол показывают, что считанное слово соответствует поступившему на запись, в регистры 3 и 4 занос тс соответственно
0 новый адрес и новое слово данных, после чего процесс повтор етс .
Если результаты контрол отрицательные , осуществл ют повторную запись ранее установленных данных и их повторное кон5 трольное считывание. После определенного , задаваемого программой дл данного типа микросхем, количества попыток записи делаетс вывод о годности или неисправности (браке) данной микросхемы с
0 соответствующей индикацией на блоке 1.
В режиме копировани источником адресов и данных вл етс блок 13 (эталонна микросхема). Регистр 2 управлени режимами активизирует эталонную микросхему и
5 управл ет процессами записи-считывани аналогично описанному выше.
Формирователи 10-12 обеспечивают соответствующую редусмотренную техническими услови ми на данную микросхему
0 ПЗУ)длительность импульсов записи, управл ющих соответствующими ключами блока 7 ключей, получающих питание соответствующих номиналов и пол рности от источника 6 питани . При выполнении формировател
5 в виде набора одновибраторов каждый мз них формирует определенную длительность импульса дл конкретной микросхемы и определенные параметры этого импульса. Если параметры импульсов записи (прожига) дл р да микросхем в пределах
данного типа отличаютс только по длительности , а остальные параметры (амплитуда, пол рность, количество импульсов и т.д) одинаковы, формирователь может быть вы- .полней на мультиплексоре типа 564КП1 и микросхеме 13ЗАГ1, т.е. с одним одновибра- тором, посто нна времени которого измен етс путем подключени различных номиналов врем задающих элементов (конденсаторов ) мультиплексором, управл емым регистром 2 управлени режимами.
Источник 6 питани может содержать обычные (непрограммируемые) источники питани . Блок 1 индикации может быть выполнен на отдельных светодиодах или зна- косинтезирующих светодиодных матрицах с соответствующими элементами-дешифраторами .
Технико-экономический эффект и преимущества предложенного устройства по сравнению с прототипом (прин тым также за базовый образец) заключаютс в повышении надежности работы устройства и в снижении при этом его стоимости за счет исключени сложного и дорогосто щего программируемого источника питани , имеющего в составе таймеры, собственные элементы пам ти и формирователи временных диаграмм, и замены их на простые формирователи , выполненные на основе одновиб- раторов. Кроме того, расширение области применени за счет введени нового режима - режима копировани с эталонной микросхемы - дает возможность осуществл ть режим копировани при отсутствии полных рабочих программ записи (прожига), что позвол ет ограничить набор внешних устройств , используемых дл записи данных в ПЗУ.
Claims (1)
- Формула изобретени Устройство дл программировани ПЗУ, содержащее регистр управлени режимами , вход данных которого соединен с входами данных регистра адреса и регистра ввода-вывода данных, блок ключей, управл ющий вход которого соединен с первым выходом регистра управлени режимами, источник питани , первый выход которого соединен с входом питани блока ключей, выходы которого вл ютс информационными выходами устройства, выходы регистра адреса вл ютс первой группой адресных выходов устройства, второй выход регистра управлени режимами вл ет- 5 с выходом разрешени программировани устройства, а первый информационный вход вл етс первым информационным входом устройства, перва группа выходов регистра ввода-вывода данных вл етс10 второй группой адресных выходов устройства , перва группа информационных входов регистра ввода-вывода данных вл етс первой группой информационных входов устройства, блок индикации, отличаю15 щ е е с тем, что, с целью упрощени устройства и расширени области его применени за счет обеспечени режима копировани , в устройство введены дешифратор адреса, формирователи сигналов записи и0 блок пам ти, адресные входы которого соединены с выходами регистра адреса, выходы первой группы блока пам ти соединены с информационными входами второй группы регистра ввода-вывода данных, управ5 л ющий вход которого соединен с первым выходом дешифратора адреса, вход разрешени записи блока пам ти соединен с третьим выходом регистра управлени режимами , вторрй информационный вход ко0 торого соединен с вторым выходом блока пам ти, второй, третий и четвертый выходы источника питани соединены соответственно с информационными входами формирователей сигналов записи,5 управл ющие входы которых соединены с первым выходом регистра управлени режимами , выходы формирователей сигналов записи соединены с информационными входами блока ключей, третий выход блока па0 м ти соединен с информационными входами бтока индикации, управл ющий вход которого соединен с четвертым выходом регистра управлени режимами, третий информационный вход которого соединен с5 выходом блока индикации, управл ющие входы регистра управлени режимами и регистром адреса соединены соответственно с вторым и с третьим выходами дешифратора адреса, информационные входы регист0 ров вл ютс информационными входами устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884440264A SU1571677A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство дл программировани ПЗУ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884440264A SU1571677A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство дл программировани ПЗУ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1571677A1 true SU1571677A1 (ru) | 1990-06-15 |
Family
ID=21381184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884440264A SU1571677A1 (ru) | 1988-06-13 | 1988-06-13 | Устройство дл программировани ПЗУ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1571677A1 (ru) |
-
1988
- 1988-06-13 SU SU884440264A patent/SU1571677A1/ru active
Non-Patent Citations (1)
Title |
---|
Баранов В.В. и др. Полупроводниковые БИС запоминающих устройств. М.: Радио и св зь. 1987. Микропроцессорные средства и системы. 1985. №3. с. 84-88. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1571677A1 (ru) | Устройство дл программировани ПЗУ | |
EP0215455B1 (en) | Write circuit for an erasable programmable read only memory device of a microcomputer | |
JPS63124298A (ja) | メモリ装置 | |
SU1564689A1 (ru) | Устройство дл программировани микросхем посто нной пам ти | |
SU1347097A1 (ru) | Запоминающее устройство с коррекцией программы | |
SU1277091A1 (ru) | Устройство дл сортировки чисел | |
US5542063A (en) | Digital data processing system with facility for changing individual bits | |
SU1439677A1 (ru) | Программатор | |
RU2047920C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
SU1531156A1 (ru) | Программатор | |
SU1179356A1 (ru) | Устройство дл ввода-вывода информации | |
SU1645999A1 (ru) | Посто нное запоминающее устройство | |
SU1327110A1 (ru) | Устройство дл задани тестов | |
SU1539788A2 (ru) | Устройство дл сопр жени двух магистралей | |
SU1571786A1 (ru) | Датчик испытательных текстов | |
SU1288705A1 (ru) | Устройство дл распределени ресурсов пам ти в вычислительном комплексе | |
SU1166177A1 (ru) | Динамическое запоминающее устройство | |
SU1277120A1 (ru) | Устройство дл коммутации периферийных устройств | |
RU2047918C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
SU1543410A1 (ru) | Устройство доступа к общей пам ти | |
SU1260955A1 (ru) | Устройство дл адресации пам ти | |
SU1425693A1 (ru) | Запоминающее устройство | |
SU1278978A1 (ru) | Посто нное запоминающее устройство с перезаписью информации | |
SU1456994A1 (ru) | Программатор дл посто нных запоминающих устройств | |
SU1425789A1 (ru) | Устройство дл формировани теста оперативной пам ти |