SU1538263A1 - Устройство дл контрол канала св зи с импульсно-кодовой модул цией - Google Patents
Устройство дл контрол канала св зи с импульсно-кодовой модул цией Download PDFInfo
- Publication number
- SU1538263A1 SU1538263A1 SU874334109A SU4334109A SU1538263A1 SU 1538263 A1 SU1538263 A1 SU 1538263A1 SU 874334109 A SU874334109 A SU 874334109A SU 4334109 A SU4334109 A SU 4334109A SU 1538263 A1 SU1538263 A1 SU 1538263A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- signal
- encoder
- parameter
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - повышение точности контрол . Устройство содержит на передающей стороне кодер 1, блок 2 объединени сигналов, фильтр 3, компаратор 4, кодер 5 сигнал-параметра и эл-т И 6, а на приемной стороне блок 7 разделени сигналов, декодер 8, фильтр 9, компаратор 10, эл-ты И 11 и 14, инвертор 12, кодер 13 сигнал-параметра и регистрирующий блок 15. На передающей стороне из входного аналогового сигнала формируетс "эталонный" сигнал-параметр, который через канал св зи поступает на приемную сторону. Здесь происходит формирование "выходного" сигнал-параметра и сравнение его с "эталонным". При несовпадении значений этих двух импульсных последовательностей на регистрирующем блоке 15 фиксируетс сигнал ошибки. 1 з.п. ф-лы, 2 ил.
Description
фиг.1
Изобретение относитс к электросв зи и может быть использовано при контроле каналов св зи с импульсно- кодовой модул цией (ИКМ).
Цель изобретени - повьипение точности контрол ,,
На фиг.1 представлена структурна электрическа схема устройства дл контрол канала св зи с ИКМ; на фиг„2 - структурна электрическа схема кодера сигнал-параметра
Устройство дл контрол канала св зи с ИКМ содержит на передающей стороне кодер 1, блок 2 объединени сигналов, фильтр 3, компаратор 4, кодер 5 сигнал-параметра, элемент И 6, а на приемной стороне - блок 7 разделени сигналов, декодер 8, фильтр 9, компаратор 10, первый элемент И 11 ., инвертор 12, кодер 13 сигнал- параметра, второй элемент И 14, регистрирующий блок 15.
Кодер сигнал-параметра содержит делитель 16 частоты, счетно-регистровый блок 17, элемент И 18, коммутатор 19, элемент И 20„
Устройство работает следующим образом .
На передающей стороне входной аналоговый сигнал параллельно поступает на вход кодера }, последовательно соединенного с блоком 2 объединени сигналов, и на вход фильтра 3. Ана- оговый сигнал с выхода Фильто 3 подаетс на вход компаратора 4 с нулевым уровнем, с выхода которого им- пульсна последовательность, несуща информацию о количестве переходов через нулевой уровень входного сигнала, поступает на вход первого кодера-5 сигнал-параметра, на выходе которого формируетс эталонный сигнал-параметр , который через элемент И 6, св занный с выходом кодера 1, и блок 2 объединени сигналов поступают в канал св зи.
На приемной стороне с первого выхода блока 7 разделени сигналов через декодер 8 выходной аналоговый сигнал поступает на вход фильтра 9 и далее на вход компаратора 10 с нулевым уровнем, на выходе которого формируетс импульсна последовательность , несуща информацию о количестве переходов через нулевой уровень выходного сигнала, поступающа через элемент И 11, второй вход которого св зан с выходом декодера 8,
на вход кодера 13 сигнал-параметра, на выходе которого формируетс выходной сигнал-параметр и подаетс на первый вход элемента И 14, На второй вход элемента И 14 с выхода блока 7 разделени сигналов через инвертор 12 поступает эталонный сигнал-параметр , где происходит сравнение
двух импульсных последовательностей: эталонной и выходной -.- При несовпадении значений импульсных последовательностей на регистрирующем бло.- ке 15 фиксируетс сигнал ошибки.
5 Кодер 5, 13 сигнал-параметра работает следующим образом
Тактовые импульсы поступают на вход делител 16 и коммутатора -19. В течение п тактов импульсна после0 довательность с выхода элемента И 18 через коммутатор 19 поступает на второй вход счетно-регистрового блока 17, на первый вход которого от делител J6 поступает импульс, обеспе5 чивающий работу счетно-регистрового блока 17 в режиме счета, и осуществл етс определение количества переходов через нуль за п тактов 0 В течение следующих п тактов с делитеQ л 16 на первый вход счетно-регистрового блока 17 поступает импульс, обеспечивающий его работу в режиме регистра сдвига, и импульсна последовательность с выхода счетно-ре5 гистрового блока 17 считываетс через элемент И 20.
Claims (2)
- Формула изобретени0 1. Устройство дл контрол канала св зи с импульсно-кодовой модул цией , содержащее на передающей стороне последовательно соединенные кодер и блок объединени сигналов, по5 следовательно соединенные фильтр и компаратор, первый элемент И, выход которого подключен к другому входу блока объединени сигналов, а первый вход соединен с выходом кодера , вход которого соединен с входом фильтра, а на приемной стороне - последовательно соединенные блок разделени сигналов, декодер, фильтр, компаратор и первый элемент И, второй вход которого соединен с другим выходом декодера, последовательно соединенные инвертор, вход которого соединен с другим выходом блока разделени сигналов, второй элемент И055и регистрирующий блок, отличающеес тем, что, с целью повышени точности контрол , введены на передающей стороне кодер сигнал-параметра , вход которого соединен с выходом компаратора, а выход подключен к второму входу элемента И, на приемной стороне - кодер сигнал-параметра , вход которого соединен с выходом первого элемента И, а выход подключен к второму входу второго элемента И.
- 2. Устройство по п.1, о т л и ч а ю щ е е с тем, что каждый кодерсигнал-параметра выполнен в виде последовательно соединенных делител ча- частоты, первого элемента И, коммутатора , счетно-регистрового блока и . второго элемента И, другой вход которого соединен с вторым выходом коммутатора , а выход вл етс выходом кодера сигнал-параметра, входом которого вл етс второй вход первого элемента И, при этом второй вход коммутатора соединен с выходом делител частоты, вход которого соединен с третьим входом коммутатора и вл етс входом тактовых импульсов.Фие.г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874334109A SU1538263A1 (ru) | 1987-11-26 | 1987-11-26 | Устройство дл контрол канала св зи с импульсно-кодовой модул цией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874334109A SU1538263A1 (ru) | 1987-11-26 | 1987-11-26 | Устройство дл контрол канала св зи с импульсно-кодовой модул цией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1538263A1 true SU1538263A1 (ru) | 1990-01-23 |
Family
ID=21338578
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874334109A SU1538263A1 (ru) | 1987-11-26 | 1987-11-26 | Устройство дл контрол канала св зи с импульсно-кодовой модул цией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1538263A1 (ru) |
-
1987
- 1987-11-26 SU SU874334109A patent/SU1538263A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 803826, кл. Н 04 J 3/14, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1538263A1 (ru) | Устройство дл контрол канала св зи с импульсно-кодовой модул цией | |
US2929051A (en) | Fm/fm-pwm telemetering decommutator | |
SU959289A1 (ru) | Устройство дл обнаружени ошибок цифрового сигнала в контролируемых кодах | |
SU892700A1 (ru) | Многоканальное устройство с импульсно-кодовой модул цией и временным делением каналов | |
SU1280447A1 (ru) | Устройство дл контрол каналов записи аппарата магнитной записи | |
SU1157569A1 (ru) | Устройство дл записи цифровой информации | |
SU1283990A1 (ru) | Система передачи дискретной информации с исправлением ошибок | |
SU831092A3 (ru) | Устройство синхронизации цифровыхСигНАлОВ | |
SU822298A1 (ru) | Устройство дл контрол блокапОСТО ННОй пАМ Ти | |
SU1559431A1 (ru) | Цифровой групповой приемник многочастотного кода | |
SU1420547A1 (ru) | Цифровой фазометр | |
SU900214A1 (ru) | Двухканальный фазовый компаратор | |
SU1439746A1 (ru) | Преобразователь информации | |
SU448393A1 (ru) | Приемное телеметрическое устройство | |
SU987837A1 (ru) | Устройство дл контрол искажений регенерированного биимпульсного сигнала | |
SU1072278A1 (ru) | Устройство асинхронного сопр жени синхронных двоичных сигналов | |
SU714475A1 (ru) | Устройство дл воспроизведени фазомодулированных сигналов | |
SU1575146A1 (ru) | Устройство дл регистрации сейсмической информации | |
SU1162956A1 (ru) | Глубинный прибор дл измерени и регистрации скважинных параметров | |
SU1429321A1 (ru) | Дельта-кодер | |
SU946005A1 (ru) | Устройство дл измерени характеристики квантовани передатчика сигналов с импульсно-кодовой модул цией | |
SU1163352A2 (ru) | Устройство дл воспроизведени частотно-модулированных сигналов | |
SU1285408A1 (ru) | Устройство дл контрол и маркировки жил кабел | |
SU834747A1 (ru) | Устройство дл магнитной записи иВОСпРОизВЕдЕНи иНфОРМАции | |
SU1580581A1 (ru) | Система передачи двоичной информации |