SU1533011A1 - Устройство дл синхронизации по задержке псевдослучайной последовательности - Google Patents
Устройство дл синхронизации по задержке псевдослучайной последовательности Download PDFInfo
- Publication number
- SU1533011A1 SU1533011A1 SU874314764A SU4314764A SU1533011A1 SU 1533011 A1 SU1533011 A1 SU 1533011A1 SU 874314764 A SU874314764 A SU 874314764A SU 4314764 A SU4314764 A SU 4314764A SU 1533011 A1 SU1533011 A1 SU 1533011A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- psp
- phase
- unit
- input
- installation
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к радиосв зи. Цель изобретени - уменьшение среднего времени вхождени в синхронизм по задержке при кратковременных перерывах св зи. Устройство содержит блок режекции 1, г-р 2 псевдослучайной последовательности (ПСП), коррел тор 3, пороговый блок 4, дешифратор 5 конца ПСП, формирователь 6 комбинации ПСП и блок установки 7 фазы. При нарушении св зи запускаетс блок установки 7, управл ющий формирователем 6, который обеспечивает запись в г-р 2 комбинаций, соответствующих сдвигу фазы ПСП в сторону опережени . Установка опережающей фазы и последующее сканирование обеспечивают поиск эл-тов в интервале неопределенности. Цель достигаетс за счет того, что веро тность опережени и отставани фазы опорного г-ра 2 при выходе из синхронизма при кратковременных перерывах св зи одинаковы и равны. При этом устройство обеспечивает тем больший выигрыш, чем больше длина ПСП. Даны ил.выполнени блока режекции 1 и блока установки 7 фазы. 4 ил.
Description
СЛ
СО СО
Изобретение относитс к радиосв з и может быть использовано D системах синхронизации с использованием шумо- подобных сигналов на основе в ПСП.
Цель изобретени - уменьшение сренего времени вхождени в синхронизм по задержке при кратковременных перерывах св зи.
Па фиг.1 представлена структурна электрическа схема устройства дл синхронизации по задержке псевдослучайной последовательностиj на фиг.2 и 3 - варианты реализации блока ре- жекции и блока установки фазы; и на фиг.4 - временные диаграммы, по сн ющие работу устройства дл синхронизации по задержке ПСП.
Устройство дл синхронизации по здержке ПСП содержит блок 1 режекции, генератор 2 ПСП, коррел тор 3, пороговый блок 4, дешифратор 5 конца ПСП формирователь 6 комбинации ПСП и блок 7 установки фазы. Причем в состав блока 1 режекции ход т элемент И 8, блок 9 задержки на один такт и элемент }0 запрета, а ч состав блока 7 установки фазы вход т первый блок 11 выделени фронтов, первый элемент ШШ 12, регистр 13 сдвига, счетчик 14, второй элемент ИЛИ 15 и второй блок 16 выделени фронтов.
Устройство дл синхронизации по задержке ПСП работает следующим образом .
При отсутгтвчи инхронизма по задержке ПСП устройстго посто нно находитс в режиме поиска ПСП, при котором генератор 2 ПСП на выходе формирует ПСП, поступающую на первый (опорный) вход коррел тора 3. По окочании ПСП дешифратор 5 формирует импульсный сигнал, который, поступа в блок 1 режекции, исключает из гак- товой последсчателмюгти один импульс , что обеспечнчает задержку начала формировани ПСП на Јэл , т.е. сдвиг фазы ПСП к,ч ди так г в сторону отставани (фиг . 4б) , Устройство в таком режиме находитс до тех пор, пока в результате н.нчл ческого изменени фазы опорной ПС фазы принимаемой и опорной ПГП не совпадают (фиг.4 а,б) в момент . В этом случае на выходе коррел тора 3 напр жение достигает порогл срабатывани порогового блока 4, ча первом выходе которого в этот момент по вл етс сигнал (фиг.4в). Этим сигналом блок
0
установки фазы устанавливаетс в исходное (нулевое) состо ние, а блок 1 режекции устанавливаетс в состо ние , при котором прекращаетс исключение одного импульса из тактовой последовательности после окончани ПСП и генератор 2 ПСП осуществл ет генерацию ПСП с посто нной фазой с момента Тсо&п (фиг.4б).
При нарушении св зи напр жение на выходе коррел тора 3 уменьшаетс ниже порога срабатывани и сигналы на выходах порогового блока 4 иэмен ют- 5 с , т.е. по вл етс сигнал на втором выходе и пропадает на первом. Сигнал, по вившийс на втором выходе порогового блока 4 в момент времени t,, (фиг.4г), запускает блок 7 установки фазы, который по этому сигналу обеспечивает выдачу К управл ющих сигналов на формирователь 6 с периодом m Tncn . По каждому из этих сигналов формирователь 6 обеспечивает за- пись в генератор 2 ПСП Комбинации, соответствующей генерации ПСП с (В-п)-го элемента (где ), что соответствует сдвигу фазы ПСП на п Јэл в сторону опережени .
Установка опережающей фазы и последующее сканирование в течение m-Т обеспечивает поиск в интервале неопределенности m элементов (фиг.4д,е,ж,з). К-кратное повторение установки опережающей фазы генератора 2 ПСП обеспечивает К-кратное сканирование ПСП на интервале + п Сэл элементов в течение веро тного времени нарушени св зи tj ЈК тп Т .
Если в процессе К-кратного сканировани на интервале ±п ( обнаружено совпадение фаз принимаемой (фиг.4а) и опорной ПСП, пороговый блок 4 обнаруживает превышение порога на выходе коррел тора 3 и, снима сигнал с первого выхода и устанавлива сигнал на втором выходе, прекращает сканирование , а генератор 2 ПСП начинает генерацию ПСП с посто нной фазой (фиг.4б).
Если в процессе К-кратного сканировани на интервале ±пСЭА совпадение фаз не обнаружено, то блок 7 установки фазы переводитс в исходное состо ние , а устройство переходит в режим сканировани на интервале Тпсп , как в исходном состо нии работы устройства.
Учитыва , что веро тности опережени и отставани фазы опорного генератора при выходе из синхронизма при
0
5
0
5
0
5
кратковременных перерывах св зи одинаковы и равны, устройство обеспечивает тем больший выигрыш, чем больше длина ПСП.
Claims (1)
- Формула изобретениУстройство дл синхронизации по задержке псевдослучайной последовательности , содержащее последовательно соединенные блок режекции, генератор псевдослучайной последовательности (ПСП), коррел тор и пороговый блок, а также дешифратор конца ПСП, к входам которого подключены выходы соответствующих разр дов генератора ПСП, а выход дешифратора конца ПСП подключен к цикловому входу блока режекции, другой вход которого вл етс тактовым входом устройства, а другой вход коррел тора - сигнальным входом устройства, отличающеес тем, что, с целью уменьшени среднего времени вхождени в синхронизм по задержке при кратковременных перерывах св зи, введены последовательно соединенные блок установки фазы и Q формирователь комбинации ПСП, при этом выходы формировател комбинации ПСП подключены к установочным входам генератора ПСП, первый и второй выходы порогового блока подключены к соответствующим входам блока установки фазы, к цикловому входу которого подключен выход дешифратора конца ПСП, а к управл ющему входу блока режекции подключен второй выход порого- 0 вого блока.5От 5л. V ВхлIT115/37k MЦПФм.гЦПно8л.гО й.Ч Bf.1I146Л„0ТФиг. 51 ЬФик.Ь
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874314764A SU1533011A1 (ru) | 1987-07-28 | 1987-07-28 | Устройство дл синхронизации по задержке псевдослучайной последовательности |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874314764A SU1533011A1 (ru) | 1987-07-28 | 1987-07-28 | Устройство дл синхронизации по задержке псевдослучайной последовательности |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1533011A1 true SU1533011A1 (ru) | 1989-12-30 |
Family
ID=21331114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874314764A SU1533011A1 (ru) | 1987-07-28 | 1987-07-28 | Устройство дл синхронизации по задержке псевдослучайной последовательности |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1533011A1 (ru) |
-
1987
- 1987-07-28 SU SU874314764A patent/SU1533011A1/ru active
Non-Patent Citations (1)
Title |
---|
Тузов Г.И. Статистическа теори приема сложных сигналов. Н.: Советское радио, 1977, с. 326-327,рис.7.2в. Зарубежна радиоэлектроника, Р 10, 1967, с. 47-49. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3953674A (en) | Telemetry Synchronizer | |
US5175868A (en) | Portable transmitter/receiver apparatus with coded data transmission for reduced interference | |
SU1533011A1 (ru) | Устройство дл синхронизации по задержке псевдослучайной последовательности | |
KR940012925A (ko) | 프레임 비동기의 경우에 무선 선택 호출 수신기에서 최상의 코드 탐색 모드를 선택하는 방법 | |
SU1193835A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU703900A1 (ru) | Устройство синхронизации | |
SU617856A2 (ru) | Устройство тактовой синхронизации | |
JPS62254619A (ja) | サンプリング時刻同期方式 | |
RU1807426C (ru) | Способ определени рассто ни до места повреждени на лини х электропередачи и устройство дл его осуществлени | |
SU1533012A1 (ru) | Устройство дл передачи сигналов начальной синхронизации | |
SU1352662A1 (ru) | Устройство поиска по задержке комбинированных псевдослучайных последовательностей | |
SU1741283A1 (ru) | Устройство дл приема биимпульсного сигнала | |
SU1578828A1 (ru) | Устройство поиска сложного сигнала | |
SU553753A1 (ru) | Устройство дл выделени д-последовательностей | |
SU1707734A1 (ru) | Умножитель частоты следовани импульсов | |
SU1406786A2 (ru) | Кольцевой делитель частоты на три | |
JP2537634B2 (ja) | 拡散スペクトル受信器の同期保持方式 | |
RU2020764C1 (ru) | Устройство для приема цифровых сигналов | |
SU777882A1 (ru) | Устройство коррекции фазы | |
SU1338098A1 (ru) | Устройство дл синхронизации псевдослучайных сигналов | |
RU1791942C (ru) | Устройство дл управлени автономным инвертором тока, синхронизированного с сетью переменного тока | |
SU1734226A1 (ru) | Устройство синхронизации М-последовательности | |
SU1352664A1 (ru) | Устройство слежени за задержкой псевдослучайной последовательности | |
SU1160551A2 (ru) | Устройство дл синхронизации импульсных последовательностей | |
SU696616A1 (ru) | Устройство дл поиска псевдошумовых сигналов |