SU1508341A1 - Устройство фиксации временных положений сигналов с флуктуирующими параметрами - Google Patents

Устройство фиксации временных положений сигналов с флуктуирующими параметрами Download PDF

Info

Publication number
SU1508341A1
SU1508341A1 SU874294582A SU4294582A SU1508341A1 SU 1508341 A1 SU1508341 A1 SU 1508341A1 SU 874294582 A SU874294582 A SU 874294582A SU 4294582 A SU4294582 A SU 4294582A SU 1508341 A1 SU1508341 A1 SU 1508341A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
comparators
input
outputs
Prior art date
Application number
SU874294582A
Other languages
English (en)
Inventor
Генрих Семенович Вартанян
Ара Рубенович Багдасарян
Original Assignee
Предприятие П/Я М-5629
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5629 filed Critical Предприятие П/Я М-5629
Priority to SU874294582A priority Critical patent/SU1508341A1/ru
Application granted granted Critical
Publication of SU1508341A1 publication Critical patent/SU1508341A1/ru

Links

Abstract

Изобретение относитс  к информационно-измерительной технике и может быть использовано в импульсной и вычислительной технике. Целью изобретени   вл етс  упрощение устройства и повышение точности фиксации временного положени  флуктуирующих по амплитуде импульсов. Устройство содержит резистивный делитель 1, группу компараторов 2, элементы 3 задержки, элементы И 4, выходной элемент ИЛИ-НЕ 5,инвертор 6, шину 7 эталонного напр жени  и входную шину 8. Выходы компараторов 2 включены во взаимоисключающем режиме по ходу нарастани  фронта входного сигнала, что обеспечивает прив зку к переднему фронту входного импульса и увеличение динамического диапазона метода быстромедленных совпадений. 1 ил.

Description

tti
ГЛ Lj-i
, 31508
Изобретение относитс  к информационно-измерительной технике и может быть использовано в экспериментальной физике дл  фиксации временного положени  электрических сигналов с флуктуирующими параметрами.
Целью изобретени   вл етс  упрощение устройства и повышение точности фиксации временного положени  флук- туирующих по а:мплитуде иг-шульсов.
На чертеже изображена схема устройства .
Устройство содержит резистивный делитель 1 напр жени , п компарато- ров 2, п элементов 3 задержки, п-1 элементов Н 4, элемент ШШ-НЕ 5, инвертор 6, шину 7 эталонного напр жени , шину 8 подачи сигнала. Выход элемента 1ШН-НЕ 5  вл етс  выходом уст- ройства, причем входна  шина 8 соединена с первыми входами п компараторов 2, резистивный делитель 1 соединен с вторыми входами п компараторов 2, выходы п-1 элементов И 4 соеди нены с входами элемента Ш1И-НЕ 5, а пр мые выходы всех компаратороб 2,
кроме самого старшего по разр ду, через элемент 3 задержки соединены с вторым входом элементов И 4, первые . входы которых соединены с инверсными выходами более старшего по разр ду компаратора, а пр мой вход самого старшего по разр ду компаратора через последовательно соединенные элемент 3 задержки и инвертор 6 соединен с соответствующим входом элемента ИЛИ-НЕ 5.
Устройство работает следуювщм образом . . .
Сигнал поступает по шине 8 на пр - мые входы KONmapaTOpoB 2, которые сравнивают его с эта.лонными напр жени ми , поступающими с соответствующих выходов резистивного делител . При увеличении амплитуды сигнала, т.е. при последовательном срабатывании компараторов 2 в сторону старшего разр да, логическа  единица, котора  по вл етс  на пр мом выходе сработавшего компаратора 2, задерживаетс  элементом 3 на врем  которое пропорционально шагу квантовани  дл  прохождени  фронта импульса до следующего по величине уровн  квантовани  и включению еоответствующего ком- паратора, старшего по разр ду. В том случае, если сработал следующий по разр ду компаратор 2 в течение времени , то логический нуль с его инверсного выхода запирает прохождение логической единицы с пр мого выхода предыдущего сработавшего компаратора 2 через элемент И и на выходе ИЛИ-НЕ 5 уровень останетс  неизменным. Если за врем  с зад на первый вход элемента И 4, второй вход которого подключен через элемент 3 задержки к пр мому выходу сработавшего компаратора 2 не поступил логический нуль, т.е. не сработал следующий по разр ду компаратор 2, то на выходе устройства вырабатываетс  импульс, рав-ный по длительности превышени  входным сигналом соответствующего порогового напр жени . При другой амплитуде входного импульса срабатывает другой компаратор 2, уровень включени  которого соответствует данной амплитуде импульса, флуктуации получаютс  в узком интервале, равные по величине шагу квантовани , и прив зка к переднему фронту импульса всегда лолуча- етс  в узкой области его вершины, по всему диапазону изменени  амплитуды импульса. При соответствующем выборе количества компараторов и шага квантовани , соответствующем необходимому диапазону изменени  амплитуды фронт выходного импульса от устройства фиксирован и не зависит от амплитудных флуктуации входного импульса .
i.

Claims (1)

  1. Формула изобретени 
    Устройство фиксации временных положений сигналов с флуктуирующими параметрами, содержащее входную шину , соединенную с первыми входами п компараторов, резистивный делитель, соединенный с вторьми входами п компараторов , п-1 элементов И, выходы которых соединены с соответствующими входами элемента ИЛИ-НЕ, п элементов задержки, выходы которых, кроме первого , соединены с первыми входами соответствующих элементов И, о т л и- чающеес  тем, что, с целью упрощени  и повышени  точности фиксации путем прив зки к переднему фронту флуктуирующих по амплитуде импульсов , в него введен инвертор, а пр мые выходь всех .компараторов, кроме самого старшего по разр ду, соединены с входами элементов задержки, вторые входы элементов И соединены с инверсными выходами более старшего по раз51508341
    р ду компаратора, пр мой выход само- мент задержки и инвертор со единен с го старшего по разр ду компаратора соответствук цим входом злемента через последовательно соединенные эле - ШШ-НЕ.
    Ч
SU874294582A 1987-08-07 1987-08-07 Устройство фиксации временных положений сигналов с флуктуирующими параметрами SU1508341A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874294582A SU1508341A1 (ru) 1987-08-07 1987-08-07 Устройство фиксации временных положений сигналов с флуктуирующими параметрами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874294582A SU1508341A1 (ru) 1987-08-07 1987-08-07 Устройство фиксации временных положений сигналов с флуктуирующими параметрами

Publications (1)

Publication Number Publication Date
SU1508341A1 true SU1508341A1 (ru) 1989-09-15

Family

ID=21323375

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874294582A SU1508341A1 (ru) 1987-08-07 1987-08-07 Устройство фиксации временных положений сигналов с флуктуирующими параметрами

Country Status (1)

Country Link
SU (1) SU1508341A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1095379, кл. Н 03 К 5/153, 1984. Авторское свидетельство СССР № 1264319, кл. Н 03 К 5/153, 1986. *

Similar Documents

Publication Publication Date Title
SU1508341A1 (ru) Устройство фиксации временных положений сигналов с флуктуирующими параметрами
JP2012500978A (ja) 電子部品に印加された電圧の少なくとも一つの値を測定する装置
SU1626247A1 (ru) Измеритель длительности переходного процесса
SU1242853A1 (ru) Устройство дл фиксации момента прохождени заданного уровн задним фронтом импульса
RU2071170C1 (ru) Устройство фиксации временных положений сигналов с флуктуирующими параметрами
SU785799A1 (ru) Устройство дл измерени длительности импульса
SU1088143A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
SU1269039A1 (ru) Преобразователь мгновенного значени периодического сигнала в посто нное напр жение
SU1023646A1 (ru) Пороговое устройство
SU584435A1 (ru) Устройство дл периодического сравнени напр жений
SU877619A1 (ru) Аналоговое запоминающее устройство
SU1115218A1 (ru) Амплитудно-временной анализатор
JPS6364700A (ja) 振幅記憶回路
SU1358089A1 (ru) Устройство совпадений
SU1264319A1 (ru) Устройство дл выделени моментов экстремумов сигнала
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1622926A2 (ru) Формирователь временных интервалов
SU1221726A1 (ru) Устройство дл задержки импульсов
SU418792A1 (ru)
SU553587A1 (ru) Способ определени момента формировани стандартного импульса и устройство дл его осуществлени
SU902030A2 (ru) Логарифмический преобразователь
SU1420547A1 (ru) Цифровой фазометр
SU917329A1 (ru) Селектор пар импульсов
SU631976A1 (ru) Устройство дл распознавани речевых сигналов
SU1140060A2 (ru) Устройство дл цифрового отображени формы электрического импульса