SU1508281A1 - Запоминающа система дл выборочного замещени чеек блока пам ти - Google Patents
Запоминающа система дл выборочного замещени чеек блока пам ти Download PDFInfo
- Publication number
- SU1508281A1 SU1508281A1 SU874271281A SU4271281A SU1508281A1 SU 1508281 A1 SU1508281 A1 SU 1508281A1 SU 874271281 A SU874271281 A SU 874271281A SU 4271281 A SU4271281 A SU 4271281A SU 1508281 A1 SU1508281 A1 SU 1508281A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- address
- inputs
- memory
- block
- information
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл выборочного замещени чеек блока пам ти чейками запоминающего устройства с электрической перезаписью и без разрушени информации. Целью изобретени вл етс повышение надежности системы. Это достигаетс за счет того, что система содержит перепрограммируемый блок пам ти управлени коммутатором, адресные входы первой и второй групп которого соединены соответственно с адресными входами первой и второй групп электрически перепрограммируемого блока пам ти замещени чеек, а выход соединен с входом управлени коммутацией информационных входов коммутатора. 2 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл выборочного замещени чеек блока пам ти чейками запоминающего устройства с электрической перезаписью и без разрушени информации. д
Целью изобретени вл етс повышение надежности системы.
На фиг.1 приведена схема, по сн юща структуру и принцип действи системы; на фиг.2 - распределение адресных вводов.
В состав системы вход т перва группа 1 адресных входов, электрически перепрограммируемый блок 2 пам ти замещени чеек, электрически перепрограммируемый блок 3 пам ти управлени , группа 4 входов адреса системы, перва группа 5 адресных входов блока 2 пам ти, блок 6 распределени адресных входов старших
разр дов, блок 7 запоминающего устройства блока пам ти замещени чеек, блок 8 запоминающего устройства блока пам ти управлени , коммутатор 9, группа адресных входов 10 блока 6 распределени , вход И i обращени к блоку пам ти замещени ; чеек, информационные входы 12 системы , информационные выходы 13 систе мы, втора группа 14 адресных вхо- дов блока пам ти управлени , преобразователь 15 кода адреса, блок
16бистабильньос переключателей, блок
17совпадени , адресный выход 18 блока совпадени ..
Дл того, чтобы система, обеспечивала , замещение требуемых чеек блока пам ти ЭВМ, необходимо подключить адресные входы системы к адресным шинам ЭВМ, соединить вход обращени системы с входом сигнала обращени к блоку пам ти ЭВМ, информационные
С
птны блока пам ти ЭВМ отсоединить от информационных входов ЭВМ и сое- динить с информаицоннь1ми входами системы, информационные выходы системы соединить с информационными входами ЭВМ; установить группу 16 би- стабильных переключателей в положени , соответствующие кодам адресов участков блока пам ти ЭВМ, в пределах которых расположены чейки пам ти , требующие замещений; записать в блоки 7,8 по адр-есам (з пределах участков) корректируемых чеек пам ти; в бЬоки 7 - откорректированную информацию, в блоки 8 - код информации , разрешающий передачу информации в слуг1ае необходимости замещени чейки и не разреЕШЮщий Пе редачу информации.
I
Запоминающа система функционирует следуклцим образом.
Во врем работы ЭВМ при каждом обращении к ее блокам пам ти часть кода адреса (например, младшие разр ды адреса поступают на первую группу адресных входов блока 2 пам ти замещени чеек и блока 3 пам ти управлени , где подготавливают информацию к считыванию. Друга часть адреса системы, например старшие разр ды, поступают на адресные входы преобразовател 15 кода распределител 6 и через группы бистабильных переключателей на вход блока совпадени 17. На один из входов каждого из этих блоков поступает сигнал обращени .
Если поступивший код адреса соот- ветствует коду,.установленному на одной-ИЗ групц блока 16 переключа-, телей, то в момент поступлени сигнала обращени на входе одной из схем блока 17, соединенной с этой группой блока 16 переключателей,- имеет место совпадение сигналов, В результате этого на выходе блока 17 вырабатьгааетс сигнал совпадени , который поступает на вторую группу адресных входов блоков 2 пам ти замещени и блоков 3 пам ти-управлени , вызы вал считьшание необходимой информ;адии из блока 2 пам ти замещени , а с . выхода блока 8 - кода информации,. разрешающего передачу информации через коммутатор 9 на информационную шину ЭВМ.
Преимущества системы заклю.чаютс в повышении надежности и в удобстве эксплуатации.
Формула изобретени
Claims (2)
1,Запоминающа система дл выборочного замещени чеек блока пам ти,
Q содержаща электрически перепрограммируемый блок пам ти замещени чеек, перва группа адресных входов которого вл етс группой входов младших разр дов адреса системы, ком5 мутатор, перва группа информационных входов которого Явл етс группой информационных входов системы, втора группа информационных входов коммутатора соединена с информацион0 ными выходами электрически перепрограммируемого блока пам ти, блок распределени адресных входов старших разр дов системы, информационные входы которого вл ютс входами
5 адреса, старших разр дов системы, а вход обращени к электрически перепрограммируемому блоку пам ти замещени чеек блока распределени вл етс входом обращени системы,
0 адресные выходы б ока распределени соединены с адресными входами второй группы блока пам ти замещени чеек, отличающа с тем, чта, с целью повьш1ени надежности систее мы, она содержит электрически перепрограммируемый блок пам ти управлени коммутатором, перва и втора группы адресных входов которого соединены соответственно с адресными
0 входами первой и второй групп электрически перепрограммируемого блока пам ти замещени чеек, а вьтход соединен с входом управлени коммутацией -информационных входов комму5 татора.
2.Система поп.1, отличающа с тем, что блок распределени адресных входов состоит из преобразовател кода адреса, адресные входы которого вл ютс адресными входами блока распределени , блоков бистабильных переключателей, адресные входы которых соединены с адрес- нь1ми входами преобразовател кода адреса,.блоков.совпадени , адресные
0
5
входы которых соединены с адресными выходами, блоков бистабильных пере- ключателей, а адресные выходы вл ютс адресными выходами блока рас
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874271281A SU1508281A1 (ru) | 1987-06-30 | 1987-06-30 | Запоминающа система дл выборочного замещени чеек блока пам ти |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874271281A SU1508281A1 (ru) | 1987-06-30 | 1987-06-30 | Запоминающа система дл выборочного замещени чеек блока пам ти |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1508281A1 true SU1508281A1 (ru) | 1989-09-15 |
Family
ID=21314426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874271281A SU1508281A1 (ru) | 1987-06-30 | 1987-06-30 | Запоминающа система дл выборочного замещени чеек блока пам ти |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1508281A1 (ru) |
-
1987
- 1987-06-30 SU SU874271281A patent/SU1508281A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 3585607, кл. 340-179, опублик. 1971. Авторское свидетельство.СССР № 489107, кл. G 06 F П/00, 1972. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4158227A (en) | Paged memory mapping with elimination of recurrent decoding | |
US4415973A (en) | Array processor with stand-by for replacing failed section | |
GB2091008A (en) | A semiconductor memory | |
SU1388877A1 (ru) | Устройство дл адресации блоков пам ти | |
SU1686449A2 (ru) | Устройство дл адресации | |
SU1508281A1 (ru) | Запоминающа система дл выборочного замещени чеек блока пам ти | |
US4777622A (en) | Associative data storage system | |
US4411009A (en) | Digital dual half word or single word position scaler | |
IE840090L (en) | Electronic switching system | |
SU711566A1 (ru) | Коммутатор | |
SU1177820A1 (ru) | Устройство для сопряжения процессора с группой блоков памяти | |
SU1023394A1 (ru) | Двухканальное запоминающее устройство | |
SU1552191A2 (ru) | Устройство дл адресации пам ти | |
SU1084802A1 (ru) | Резервированна система | |
SU970462A1 (ru) | Оперативное запоминающее устройство | |
SU972599A1 (ru) | Запоминающее устройство с блокировкой неисправных чеек | |
SU1265788A1 (ru) | Устройство дл сопр жени каналов ввода-вывода с устройством управлени оперативной пам тью | |
SU991405A1 (ru) | Устройство дл вывода информации | |
SU1580373A1 (ru) | Устройство дл адресации блоков пам ти | |
KR930003415B1 (ko) | 병렬 데이타 출력회로 | |
SU1388876A2 (ru) | Устройство дл адресации пам ти | |
SU1264160A1 (ru) | Устройство дл вычислени систем логических функций | |
SU966699A1 (ru) | Устройство дл контрол интегральных схем | |
SU1487056A1 (ru) | Система связи эвм с дистанционно распределенными объектами измерения, контроля и управления | |
RU1798914C (ru) | Матричный коммутатор с контролем |