SU1508220A1 - Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств - Google Patents

Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств Download PDF

Info

Publication number
SU1508220A1
SU1508220A1 SU884364701A SU4364701A SU1508220A1 SU 1508220 A1 SU1508220 A1 SU 1508220A1 SU 884364701 A SU884364701 A SU 884364701A SU 4364701 A SU4364701 A SU 4364701A SU 1508220 A1 SU1508220 A1 SU 1508220A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
microcomputer
inputs
trunk
output
Prior art date
Application number
SU884364701A
Other languages
English (en)
Inventor
Семем Исакович Горкер
Александр Анатольевич Дворников
Алексей Михайлович Ткаченко
Вячеслав Михайлович Ульянов
Original Assignee
Предприятие П/Я В-8893
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8893 filed Critical Предприятие П/Я В-8893
Priority to SU884364701A priority Critical patent/SU1508220A1/ru
Application granted granted Critical
Publication of SU1508220A1 publication Critical patent/SU1508220A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике, непосредственно к устройствам дл  передачи информации в магистрали микроЭВМ. Преимущественна  область использовани  - создание мультипроцессорных систем и сетей ЭВМ на базе микроЭВМ с магистральным параллельным интерфейсом. Целью изобретени   вл етс  расширение функциональных возможностей устройства путем обеспечени  режима пр мого доступа к пам ти микроЭВМ. Дл  этого в устройство дл  сопр жени  магистрали микроЭВМ с магистралью периферийных устройств, содержащее коммутатор информационных сигналов, узел усилителей управл ющих сигналов, элемент НЕ и триггер управлени , введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, коммутатор управл ющих сигналов и триггер захвата магистрали. 1 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в многопроцессорных вычислительных комплексах.
Цель изобретени  - расширение функциональных возможностей устройства путем обеспечени  работы периферийных устройств в режиме пр мого доступа к пам ти (ПДП). .
На чертеже представлена функциональна  схема устройства.
Устройство содержит коммутатор 1 информационных сигналов, каждый элемент коммутации которого состоит из шинных формирователей 2,,узсш 3-усилителей з равл ющих сигналов, состо щий из приемников 4 и передатчиков 5, магистраль 6 микроЭВМ, элемент
НЕ 7, триггер 8 управлени , коммута - тор 9 управл ющих сигналов, каждый элемент 10 коммутации которого сос- тоит из шинных формирователей 2, магистраль 11 периферийных устройств, элемент ИСКЛЮЧАК1 ЕЕ ИЛИ 12 и триггер 13 захвата магистрали.
На чертеже обозначены также двунаправленные линии (шины) 14 и 15 информационных сигналов, однонаправленные линии (шины) J6 и 17, проход щие -через узел 3 между магистрал ми 6 и 13, двунаправленные линии (шины) 18. и 19, коммутируемые коммутатором 9, вход 20 пуска устройства, линии 21 и 22 входов и линии 23 и 24 выходов триггера 13, лини  25 выхода триггера 8, лини  (шины) 26 чтени  данных маю
31508
гистрали б и лини  27 выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12.
Информационные входы приемников 4 подключены к выходным лини м Выбор устройства, Разрешение захвата магистрали , Разрешение прерывани , Установка магистрали 6 микроЭВМ и .выходным лини м Запрос магистрали, .Подтверждение запроса, 3anpqc пре- рыванй , Прерывание по внешнему событию,.Авари  источника питани , Останов, магистрали 11 периферийных устройств; выходы передатчиков 5 подключены к входным лини м Выбор уст- ройства, Разрешение захвата магистрали , Разрешение прерывани , Установка магистрали 11 периферийных устройств и входным лини м Запрос магистрали, Подтверждение за- проса, Запрос прерьгоани , Прерывание по внешнему событию, Авари  источника питани , Останов магистрали 6 микроэвм.
Установочный вход и синхровход триггера 8 подключены к лини м Установка и Синхронизаци  обмена магистрали 6 микроэвм, а информационный вход триггера 8 - к линии 20 пуска устройства, причем шины 18 Синхрони- заци  обмена, Чтение данных, Запись данных, Ответ устройства, Признак записи байта Регенераци  магистрали 6 микроЭВМ подключены к одноименным шинам магистрали 11 пери- ферийных устройств через коммутатор 9
Информационный вход 21 и синхровхо 22 триггера 13 подключены к шине Разрешение запроса магистрали магистрали б микроэвм и шине Подтверж- дение запроса магистрали 11 периферийных устройств соответственно, пр мой выход триггера 13 подключен к шине 26 Чтение данных магистрали 6 микроэвм,
Устройство работает следующим образом.
При работе периферийного устройства в программном р ежиме, т.е, когда на входе 20 пуска устройства установ- лен сигнал низкого уровн  и на шине 21 Разрешение запроса магистрали магистрали 6 и шине 17 Подтверждение запроса магистрали П установлены сигналы высокого уровн , на пр мом , и инверсном выходах триггера 13 присутствуют сигналы высокого и низкого уровней соответственно. Эти сигналы, поступа  на входы направлени  передачи шинных формирователейi 2 коммутатора 9, разрешают прохождени сигналов по лини м 18 Синхронизаци  обмена, Чтение данных, Запись данных, Признак записи байта, Регенераци  из магистрали 6 в магистраль 11, а сигнала Ответ устройства - в обратном направлении, мент ИСКЛЮ 1/ ЮЩЕЕ ИПИ 12 при этом работает как повторитель сигнала шины Чтение данных магистрали б, так как шинные формирователи 2 коммутатора 1 управл ютс  только сигналом линии 26 Чтение данных, При работе периферийного устройства в режиме пр мого доступа в пам ти микроЭВМ периферийное устройство выра- батьшает в линии 17,1 Запрос магистрали сигнал, который, поступа  затем обычным образом через соответствующий усилитель узла 3 в магистраль 6 микроэвм, приводит к выработке в линию 2 центральным процессором микроэвм сигнала Разрешение запроса магистрали. Этот сигнал сбрасывает триггер 13, устанавлива  на пр мом выходе триггера 13 сигнал низкого уровн . Устройство подготавливаетс  дл  трансл ции сигналов Синхронизаци  обмена, Чтение данных, Запись данных, Признак записи байта Регенераци  из магистрали 11 периферийного устройства в магистраль 6 микроэвм, ,а сигнала Ответ устройства - в обратном направлении. Процесс подготовки длитс  до поступлени  по линии 22 сигнала Подтверждение запроса из магистрали 11 периферийных устройств, по вление этого сигнала устанавливает триггер 13 на весь цикл пр мого доступа к пам ти микроэвм. Сигнал высокого уровн , поступающий с инверсного выхода триггера 13 на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12, переключает последний в режим инвертора, что позвол ет управл ть направлением передачи шинньрс формирователей 2 коммутатора 1 периферийному устройству, например, в цикле Чтение, организуемом периферийным устройством (режим ПДП), сигнал Чтениелданных, поступа  в магистраль 6 ,микроэвм через шинные формирователи 2 коммутатора 9, приводит к по влению высокого уровн  на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12 и низкого уровн  на выходе элемента НЕ- 7, В результате обеспечи51508220 .6
ваетс  направление передачи сигналов маг истрали периферийных -устройств, Адрес - данные из магистрали 6 триггер управлени , выход которого микроэвм в магистраль 1I периферий- соединен с разрешающими входами ком- ных устройств. По окончании магистраль, Утатора информационных сигналов и
. . чт/ тчо r rrT TirniST-Tri fr ттпп этзгт атлттт TiX / Т1 а гт
него цикла пр мого доступа к пам ти микроэвм, организованного периферийным устройством, последнее снимает с линии 22 сигнал Подтверждение запроса . Так как в линии 21 сигнал Раз- 10 решение запроса магистрали к этому моменту уже сн т процессором микро- ЭВМ, на пр мом и инверсном выходах триггера 13 устанавливаютс  сигналы высокого и низкого уровней соответ- 15 ственно, что приводит к переключению шинных формирователей 2 коммутатора 9 в начальное сос.то ние (т.е. соответствующее программному режиму раузла усилителей управл ющих сигналов, а вход установки, синхровход и информационный вход  вл ютс  соответствующими входами устройства дл  подключени  к шинам установки и синхронизации обмена магистрали микроЭВМ и входу пуска устройства, отличаю щеес  тем, что, с целью расшире ни  функциональных возможностей устройства путем обеспечени  режима пр  мого доступа к пам ти микроЭВМ, в нег введены коммутатор управл ющих сигналов , элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и триггер захвата магистрали, причем перботы микроэвм, когда устройство управ-20 ва  и втора  группы входов-выходов
л етс  сигналом шины Чтение данных
магистрали микроЭВМ).
Форм у.л а изобретени 
Устройство дл  сопр жени  магистрали микроэвм с магистралью перифе- 25 рий.ных устройств, содержащее коммутатор информационных сигналов, перва  и втора  группы информационных входов-, выходов которого  вл ютс  соответствующими группами входов-выходов ЗО устройства дл  подключени  к информа- цонным шинам магистралей микроЭВМ и перифе1 1Йных устройств, элемент НЕ, выход и вход которого соединены с
коммутатора управл ющих сигналов  вл  ютс  соответствующими группами входов выходов устройства дл  подключени  к управл ющим шинам магистрали микро- ЭВМ и магистрали периферийных устройств , а первый и второй входы выбора направлени ,подключены соответственно к инверсному и пр мому выходам триггера захвата магистрали, информапионный вход н синхровход которого, вл ютс  соответственно входами устройства дл  подключени  к шине разрешени  запроса магистрали микроэвм и шине подтверждени  запромаг истрали периферийных -устройств, триггер управлени , выход которого соединен с разрешающими входами ком- Утатора информационных сигналов и
чт/ тчо r rrT TirniST-Tri fr ттпп этзгт атлттт TiX / Т1 а гт
узла усилителей управл ющих сигналов, а вход установки, синхровход и информационный вход  вл ютс  соответствующими входами устройства дл  подключени  к шинам установки и синхронизации обмена магистрали микроЭВМ и входу пуска устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства путем обеспечени  режима пр мого доступа к пам ти микроЭВМ, в него введены коммутатор управл ющих сигналов , элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и триггер захвата магистрали, причем перва  и втора  группы входов-выходов
коммутатора управл ющих сигналов  вл ютс  соответствующими группами входов выходов устройства дл  подключени  к управл ющим шинам магистрали микро- ЭВМ и магистрали периферийных устройств , а первый и второй входы выбора направлени ,подключены соответственно к инверсному и пр мому выходам триггера захвата магистрали, информапионный вход н синхровход которого, вл ютс  соответственно входами устройства дл  подключени  к шине разрешени  запроса магистрали микроэвм и шине подтверждени  запро
пёрвым и вторым входами выбора направ-,- са магистрали периферийных устройств.
лени  коммута тора информационных сигналов , узел усилителей управл ющих сигналов, первые и вторые группы входов и выходов  вл ютс  соответствующи- -,ъм группами входов и выходов устрой- ства дл  подключени  к грзпппам входных и выхрдных шин магистрали микро- ЭВМ и группам выходных и входных шин
40
первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ  вл етс  входом устройства дл  подключени  к шине чтени  данных магистрали микроэвм, инверсный выход триггера захвата магистрали соединен с вторым входом элемента ИСКЛЮЧАКЖЩЕ ИЛИ, выходом соединенного с входом элемента НЕ,
первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ  вл етс  входом устройства дл  подключени  к шине чтени  данных магистрали микроэвм, инверсный выход триггера захвата магистрали соединен с вторым входом элемента ИСКЛЮЧАКЖЩЕ ИЛИ, выходом соединенного с входом элемента НЕ,

Claims (1)

  1. Формула изобретения Устройство для сопряжения магистрали микроЭВМ с магистралью перифе- 25 рий.ных устройств, содержащее коммутатор информационных сигналов, первая и вторая группы информационных входов-, выходов которого являются соответствующими группами ВХОДОВ-ВЫХОДОВ 3Q устройства для подключения к информацонным шинам магистралей микроЭВМ и периферийных устройств, элемент НЕ, выход и вход которого соединены с первым и вторым входами выбора направ-^^ ления коммутатора информационных сигналов, узел усилителей управляющих сигналов, первые и вторые группы входов и выходов являются соответствующи',ми группами входов и выходов устрой- до ства для подключения к группам входных и выхрдных шин‘магистрали микроЭВМ и группам выходных и входных шин магистрали периферийных устройств, триггер управления, выход которого соединен с разрешающими входами коммутатора информационных сигналов и узла усилителей управляющих сигналов, а вход установки, синхровход и информационный вход являются соответствующими /входами устройства для подключения к шинам установки и синхронизации обмена магистрали микроЭВМ и входу пуска устройства, отличающееся тем, что, с целью расширения функциональных возможностей устройства путем обеспечения режима прямого доступа к памяти микроЭВМ, в него введены коммутатор управляющих сигналов, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и триггер захвата магистрали, причем первая и вторая группы входов-выходов коммутатора управляющих сигналов являются соответствующими группами входоввыходов устройства для подключения к управляющим шинам магистрали микроЭВМ и магистрали периферийных устройств, а первый и второй входы выбора направления.подключены соответственно к инверсному и прямому выходам триггера захвата магистрали, информационный вход и синхровход которого.являются соответственно входами устройства для подключения к шине разрешения запроса магистрали микроЭВМ и шине подтверждения запроса магистрали периферийньЕХ устройств, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является входом устройства для подключения к шине чтения данных магистрали микроЭВМ, инверсный выход триггера захвата магистрали соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выходом соединенного с входом элемента НЕ,
SU884364701A 1988-01-13 1988-01-13 Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств SU1508220A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884364701A SU1508220A1 (ru) 1988-01-13 1988-01-13 Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884364701A SU1508220A1 (ru) 1988-01-13 1988-01-13 Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств

Publications (1)

Publication Number Publication Date
SU1508220A1 true SU1508220A1 (ru) 1989-09-15

Family

ID=21350153

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884364701A SU1508220A1 (ru) 1988-01-13 1988-01-13 Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств

Country Status (1)

Country Link
SU (1) SU1508220A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Приборы и техника эксперимента, 1983, № 2, с. 63. Авторское свидетельство СССР по за вке № 4029794, кл. G 06 F 13/00, 1986. *

Similar Documents

Publication Publication Date Title
US4149238A (en) Computer interface
RU97112632A (ru) Компьютерная система, имеющая шинный интерфейс
US5287457A (en) Computer system DMA transfer
SU1508220A1 (ru) Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств
SU1728867A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU769522A1 (ru) Мультиплексный канал
SU1262511A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1532941A1 (ru) Устройство обмена информацией
SU1608681A1 (ru) Устройство дл подключени абонентов к магистрали ЭВМ
SU1413638A1 (ru) Устройство дл сопр жени внешних устройств с магистралью
SU1566359A1 (ru) Устройство дл сопр жени ЭВМ с периферийными устройствами
RU1798798C (ru) Многомашинна вычислительна система
SU1413639A1 (ru) Устройство управлени обменом информацией между ЭВМ и внешним устройством
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1591026A1 (ru) Устройство .сопряжения эвм с каналом общего пользования
SU1179358A1 (ru) Устройство дл сопр жени источников информации с вычислительной машиной
KR940004578B1 (ko) 슬레이브 보드 제어장치
SU1596339A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
SU1456964A1 (ru) Устройство дл сопр жени процессора с устройствами ввода-вывода
SU1483453A1 (ru) Устройство дл формировани адреса источника запроса
SU1587520A1 (ru) Устройство дл ввода-вывода информации
RU2018943C1 (ru) Устройство для сопряжения
SU1434448A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1737460A1 (ru) Устройство дл сопр жени магистралей
JPS60160459A (ja) 直接メモリ・アクセス制御方式