SU1483630A1 - Умножитель частоты следовани импульсов - Google Patents
Умножитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1483630A1 SU1483630A1 SU864137869A SU4137869A SU1483630A1 SU 1483630 A1 SU1483630 A1 SU 1483630A1 SU 864137869 A SU864137869 A SU 864137869A SU 4137869 A SU4137869 A SU 4137869A SU 1483630 A1 SU1483630 A1 SU 1483630A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- pulse
- phase detector
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретениие относитс к импульсной технике и может быть использованов синтезаторах частот, а также в многоканальных системах передачи информации. Целью изобретени вл етс уменьшение времени установлени синхронной работы умножител частоты следовани импульсов. Устройство содержит генератор 1 импульсов, пересчетный блок 2 фазовый детектор 3, элементы И 4, 5, реверсивный счетчик 6, преобразователь 7 код-напр жение, RS - триггеры 8 и 9, входную и выходную шины 10 и 20 устройства, формирователь 11 короткого импульса, элемент 12 задержки, регистр 13 хранени . Фазовый детектор 3 содержит триггеры 14 и 15 и элементы И-НЕ 16-19. Введение дополнительных элементов: формировател 11 короткого импульса, элемента 12 задержки и регистра 13 хранени позвол ет вводить в реверсивный счетчик 6 код средней частоты полосы захвата из регистра 13 при нарушении синхронной работы, что уменьшает врем установлени синхронной работы умножител и обеспечивает на выходе умножител возможность получени выходного сигнала со средней частотой полосы захвата при нарушении синхронной работы. 1 ил.
Description
образователь 7, его выходное напр же- 15 Р°го соединен с общей шиной, С-вход
ние уменьшаетс , что приводит в конечном счете к уменьшению частоты следовани импульсов генератора 1. Указанные циклы повтор ютс до тех пор, пока разность фаз сравниваемых частот не станет равна нулю.
При нарушении синхронизации, например , на С-вход триггера 8 поступают подр д два импульса с входа 10 устройства, тогда триггер 8 переключаетс под воздействием второго импульса в состо ние О и на входах элементов И 4 и 5 формируетс О, обеспечива тем самым разрыв кольца ФАПЧ. При этом по вл етс напр жение на инверсном выходе триггера 8 и на входе формировател 11 короткого импульса формируетс импульс сброса в О реверсивного счетчика 6 и записи исходного кода из регистра 13 хранени в реверсивный счетчик 5 с некоторой задержкой, осуществл емой элементом 12 задержки дл повышени надежности записи кода в реверсивный счетчик 6. При этом выходное напр жение преобразовател 7 код - напр жение обеспечивает формирование генератором 1 средней частоты полосы захвата ФАПЧ. При поступлении на С- вход триггера 9 подр д двух импульсов с выхода блоха 2 переключаютс в состо ние О триггеры 3 и 9. Далее устройство функционирует, как и в первом случае нарушени синхронизации . При по влении синхронной работы триггеры 8 и 9 переключаютс в состо ние 1, замыкаетс кольцо ФАПЧ.
Таким образом, предлагаемое устройство по сравнению с прототипом позвол ет уменьшить врем вхождени в синхронизм за счет формировани частоты управл емого генератора равной средней частоте полосы захвата ФАПЧ при нарушении синхронизации
0
5
0
5
с выводом пересчетного блока и первым входом фазового детектора, D-вход - с первым выходом фазового детектора, а инверсный выход - с R-входом первого D-триггера, С-вход которого соединен с вторым входом фазового детектора и входной шиной устройства, а D-вход - с вторым выходом фазового детектора, третий выход которого соединен с первым входом первого элемента И, а четвертый входом с первым входом второго элемента И, второй вход которого соединен с пр мым выходом первого D-триггера, третий вход соединен с выходом генератора импульсов , входом пересчетного блока и,вто- рык входом первого элемента И, а выход - с входом вычитани реверсивного счетчика, вход суммировани которого соединен с выходом первого элемента И, выход реверсивного счетчика соединен с входом преобразовател код - напр жение, выход которого соединен с управл ющим входом генератора импульсов, отлич чющий- с тем, что, с целью повышени быстродействи путем уменьшени времени установлени синхронной работы устройства, в него введены формирователь короткого импульса, вход которого соединен с инверсным выходом первого D-триггера, а выход - с R-входом реверсивного счетчика, элемент задержки и регистр хранени , информационный выход которого соединен с информационным входом реверсивного счетчика, а вход Считывание - с выходом элемента задержки, вход которого соединен с выходом формировател коротко- С- го импульса, причем третий вход первого элемента И соединен с пр мым выходом первого D-триггера, а выход генератора импульсов соединен с выходной шиной устройства.
0
5
0
Claims (1)
- Формула изобретенияУмножитель частоты следования импульсов, содержащий генератор импульсов, пересчетный блок, фазовый детектор, первый элемент И, второй элемент И, реверсивный счетчик, преобразователь код - напряжение, первый триггер, второй D-триггер, R-вход которого соединен с общей шиной, С-вход с выводом пересчетного блока и первым входом фазового детектора, D-вход с первым выходом фазового детектора, а инверсный выход - с R-входом первого D-триггера, С-вход которого соединен с вторым входом фазового детектора и входной шиной устройства, а D-вход - с вторым выходом фазового детектора, третий выход которого соединен с первым входом первого элемента И, а четвертый входом -с первым входом второго элемента И, второй вход которого соединен с прямым выходом первого D-триггера, третий вход соединен с выходом генератора импульсов, входом пересчетного блока и.вто. рым входом первого элемента И, а выход - с входом вычитания реверсивного счетчика, вход суммирования которого соединен с выходом первого элемента И, выход реверсивного счетчика соединен с входом преобразователя код - напряжение, выход которого соединен с управляющим входом генератора импульсов, отлич ающийс я тем, что, с целью повышения быстродействия путем уменьшения времени установления синхронной работы устройства, в него введены формирователь короткого импульса, вход которого соединен с инверсным выходом первого D-триггера, а выход - с R-входом реверсивного счетчика, элемент задержки и регистр хранения, информационный выход которого соединен с информационным входом реверсивного счетчика, а вход Считывание - с выходом элемента задержки, вход которого соединен с выходом формирователя короткого импульса, причем третий вход первого элемента И соединен с прямым выходом первого D-триггера, а выход генератора импульсов соединен с выходной шиной устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864137869A SU1483630A1 (ru) | 1986-06-13 | 1986-06-13 | Умножитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864137869A SU1483630A1 (ru) | 1986-06-13 | 1986-06-13 | Умножитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1483630A1 true SU1483630A1 (ru) | 1989-05-30 |
Family
ID=21264018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864137869A SU1483630A1 (ru) | 1986-06-13 | 1986-06-13 | Умножитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1483630A1 (ru) |
-
1986
- 1986-06-13 SU SU864137869A patent/SU1483630A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1119165, кл. Н 03 К 23/00, 1983. Авторское свидетельство СССР № 1429316, кл. Н 03 К 23/00. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1483630A1 (ru) | Умножитель частоты следовани импульсов | |
EP1618660B1 (en) | Enabling method to prevent glitches in waveform | |
SU1432754A1 (ru) | Умножитель частоты следовани импульсов | |
RU2090971C1 (ru) | Устройство для выделения первого импульса из серии | |
SU1279058A2 (ru) | Умножитель частоты следовани импульсов | |
SU1411952A1 (ru) | Умножитель частоты следовани импульсов | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1127089A1 (ru) | Декодирующее устройство | |
SU1621154A1 (ru) | Устройство синхронизации | |
SU1734199A1 (ru) | Устройство синхронизации импульсов | |
SU1443154A1 (ru) | Устройство дл контрол импульсов | |
SU509993A1 (ru) | Автоматический переключатель | |
SU1707734A1 (ru) | Умножитель частоты следовани импульсов | |
SU1358063A1 (ru) | Цифровой фазочастотный компаратор | |
SU1338063A2 (ru) | Делитель частоты следовани импульсов | |
SU781801A1 (ru) | Формирователь импульсов,сдвинутых во времени | |
SU1309286A2 (ru) | Устройство дл контрол импульсов | |
SU1429316A1 (ru) | Умножитель частоты следовани импульсов | |
SU1133666A1 (ru) | Делитель частоты импульсной последовательности | |
SU982198A1 (ru) | Реверсивный счетчик | |
RU1798919C (ru) | Устройство дл контрол последовательности импульсов | |
SU1713093A1 (ru) | Устройство дл задержки импульсов | |
SU1218455A1 (ru) | Формирователь импульсов | |
SU485436A1 (ru) | Устройство дл формировани сигналов синхронизации |