SU1476480A1 - Устройство дл сопр жени абонента с каналом ввода-вывода - Google Patents
Устройство дл сопр жени абонента с каналом ввода-вывода Download PDFInfo
- Publication number
- SU1476480A1 SU1476480A1 SU874345996A SU4345996A SU1476480A1 SU 1476480 A1 SU1476480 A1 SU 1476480A1 SU 874345996 A SU874345996 A SU 874345996A SU 4345996 A SU4345996 A SU 4345996A SU 1476480 A1 SU1476480 A1 SU 1476480A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- subscriber
- information
- transceiver
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть применено в блоках сопр жени внешних запоминающих устройств ЕС ЭВМ. Целью изобретени вл етс повышение быстродействи . Устройство содержит приемопередатчик 1, с первого по шестой элементы И 2, 7, элемент 8 задержки, первый и второй счетчики 9, 10, триггер 11, первый и второй элементы ИЛИ 12, 13. Устройство обеспечивает асинхронный обмен информацией между абонентом и каналом ввода-вывода. 1 з.п. ф-лы, 1 ил.
Description
Изобретение относится к вычислительной технике и может быть применено в блоках сопряжения внешних запоминающих устройств ЕС ЭВМ.
' Цель изобретения - повышение быстродействия.
На чертеже представлена структурная схема устройства.
Устройство содержит приемопередатчик 1, с первого по щестой элементы И 2 - 7, элемент 8 задержки, первый 9 и второй 10 счетчики, триггер 11, а также первый 12 и второй 13 элементы ИЛИ.
. . Любой селекторный канал.вводавывода имеет буфер данных на N байтов. Число N равно или кратно ширине выборки информации оперативной памяти ЭВМ. Например, в ЭВМ ЕС-1045 ширина выборки оперативной памяти равна 16 байтам и соответственно буфер данных каждого блок-мультиплексного канала равен 16 байтам, поэтому обмен данными между оперативной памятью и буфером данных канала происходит сразу N байтами. Быстродействие буфера данных канала на порядок выше, чем быстродействие абонента. Следовательно, абонент может обеспечивать синхронное управление обменом информацией с буфером данных канала до момента полного его заполнения (при чтении). Каналу необходимо определенное время для разрешения очередного доступа к оперативной памяти. Это требует асинхронный обмен хотя бы одним байтом данных между каналом и абонентом. После этого абонент может продолжить синхронный обмен данными . до очередного заполнения буфера данных канала.
Устройство работает следующим образом.
В момент начальной выборки абонента сигналами УПР-А или УПР-К производится сброс счетчиков 9 и 10 (на первых выходах единичные уровни) и триггера 11, а сигнал ИНФ-К через элемент ИЗ поступает на вход приемопередатчика 1 „
При обмене данными приемопередатчик 1 устанавливает сигнал ИНФ-А и байт данных на втором информационном входе-выходе 'устройства. Первый сигнал ИНФ-А устанавливает триггер 1 1 и вызывает появление на выходе счетчика 9 уровня ”1, что запрещает прохождение сигнала ИНФ-К через элемент И 3 и задержанного сигнала ИНФ-А через элемент И 2. Ответный сигнал ИНФ-К через элементы И 5 (на $ выходе счетчика 10 разрешающий сигнал) и ИЛИ 12 поступает на вход приемопередатчика 1 и вызывает сброс сигнала ИНФ-А, а затем и сигнала ИНФ-К. Последнее увеличивает значение счетчика 10 на +1, что вызывает появление на его выходе уровня 0 и дальнейший запрет прохождения сигналов ИНФ-К через элемент И 5. Таким 15 образом первый байт передается асинхронно. Последующие (N-1) байтов данных передаются синхронно со скоростью, задаваемой абонентом. Второй сигнал ИНФ-А вызывает появление 0” 2Q на выходе счетчика 9, что разрешает прохождение задержанного сигнала ИНФ-А через элемент И 2, имитирующего сигнал ИНФ-К, на вход приемопередатчика 1. Последнее вызывает 25 сброс сигнала ИНФ-А и т.д. Время [задержки элемента. 8 определяется 'параметрами абонента и выбирается равным половине минимального периода следования сигналов ИНФ-А.
После выдачи абонентом N байтов данных N-й сигнал ИНФ-А сбрасывает счетчик 9, а N-й сигнал ИНФ-К - счетчик 10 (счетчики циклические). На этом первый цикл обмена данными заканчивается. В последующих’ циклах обмена первые байты данных передаются асинхронно, а остальные - синхронно, как и в первом цикле обмена, Для контроля работы устройства в начале каждого цикла обмена осу40 ществляется сравнение количества переданных ИНФ-А и принятых ИНФ-К сигналов в цикле по значению счетчиков 9 и 10 на элементе И 7. Для этого сигнал ИНФ-К на выходе элемен^та И 5 должен сопровождаться присутствием уровня 1 на выходе счетчика-9, в противном случае вырабатывается сигнал Ошибка на выходе элемента И 7, который поступает в
5θ канал ввода-вывода.
Claims (4)
- Формула изобретенияУстройство для сопряжения абонента с каналом ввода-вывода, содержащее приемопередатчик, первый, второй информационные входы-выходы которого соединены с входами-выхода
- 3 1476480'
- 4 ми устройства для подключения соот' для подключения выхода идентификаветственных информационных входов- ции информации абонента соединен с выходов абонента и канала ввода-вы- | вода, первый, второй информационные выходы приемопередатчика соединены с выходами устройства для подключения к входам идентификации информации и синхронизации канала вводавывода, первый информационный вход приемопередатчика соединен с входом устройства для подключения выхода синхронизации абонента, отличающееся тем, что, с целью повышения быстродействия, в него введены первый, второй счетчики, с первого по шестой элементы И, первый, второй элементы ИЛИ, триггер и элемент задержки, причем первый информационный выход приемопередатчика соединен с входом синхронизации первого счетчика, с единичным входом триггера и через элемент задержки с первым входом первого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, выход которого соединен с управляющим входом приемопередатчика, второй информационный выход которого соединен с первым входом второго элемента ИЛИ, выход которого подключен к входам сброса триггера и первого, второго счетчиков, вход устройства первыми входами второго, третьего, четвертого и пятого элементов И,
- 5 третий информационный выход приемопередатчика соединен с вторыми вхо- , дами первого, второго, третьего, четвертого элементов И, вход устройства для подключения выхода синхронизации абонента соединен с вторым входом второго элемента ИЛИ, нулевой и единичный выходы триггера соединены соответственно с третьим ^5 входом второго элементами и вторым входом пятого элемента И, выход которого подключен к входу синхронизации второго счетчика, выход которого соединен с третьим входом чет20 вертого элемента И, выходы второго, третьего элементов И соединены соответственно с вторым, третьим входами первого элемента ИЛИ, четвертый вход которого и первый вход 25 . шестого элемента И соединены с выходом четвертого элемента И, выход первого счетчика соединен с третьим входом первого элемента И и вторым входом шестого элемента И, выход кото30 Рого соединен с выходом устройства для подключения к входу ошибки канала ввода-вывода»
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874345996A SU1476480A1 (ru) | 1987-10-27 | 1987-10-27 | Устройство дл сопр жени абонента с каналом ввода-вывода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874345996A SU1476480A1 (ru) | 1987-10-27 | 1987-10-27 | Устройство дл сопр жени абонента с каналом ввода-вывода |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1476480A1 true SU1476480A1 (ru) | 1989-04-30 |
Family
ID=21343297
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874345996A SU1476480A1 (ru) | 1987-10-27 | 1987-10-27 | Устройство дл сопр жени абонента с каналом ввода-вывода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1476480A1 (ru) |
-
1987
- 1987-10-27 SU SU874345996A patent/SU1476480A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1160422, кл„ G 06 F 13/00, 1983., Устройство управлени накопител ми на магнитных дисках ЕС-5566. Ц53.057.101 ТО. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4390969A (en) | Asynchronous data transmission system with state variable memory and handshaking protocol circuits | |
US3678467A (en) | Multiprocessor with cooperative program execution | |
KR950033856A (ko) | 데이타 전송 제어방법과 이것에 사용하는 주변회로, 데이타 프로세서 및 데이타 처리 시스템 | |
KR900006871A (ko) | 파이프라인 패키트 버스에 요구 및 응답을 구하기 위한 장치 | |
US3599160A (en) | Time division multiplexing | |
JP2021507363A (ja) | シリアル通信装置 | |
CN108197699A (zh) | 针对卷积神经网络硬件加速器的调试模块 | |
CN106708167A (zh) | 一种调整时钟的方法及控制器 | |
CN112988647A (zh) | 一种TileLink总线到AXI4总线转换系统及方法 | |
SU1476480A1 (ru) | Устройство дл сопр жени абонента с каналом ввода-вывода | |
CN114979030A (zh) | 大规模时间敏感网络异步门控的实现方法和系统 | |
US4270180A (en) | Delay line time compression correlation circuit | |
JPS6386630A (ja) | 並列伝送路におけるフレ−ム同期方式 | |
SU1520530A1 (ru) | Устройство дл сопр жени ЭВМ с каналом св зи | |
SU1119020A1 (ru) | Устройство управлени пам тью | |
CN115035929A (zh) | 一种高效实现伪ddr信号跨时钟域的电路、方法和电子设备 | |
SU1718224A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
KR900005452B1 (ko) | 마이크로 프로세서의 데이터 처리속도를 개선한 회로 | |
SU1182534A1 (ru) | Устройство для сопряжения процессора с внешними абонентами | |
SU1056178A1 (ru) | Устройство дл управлени вводом-выводом информации | |
SU1182578A1 (ru) | Устройство дл формировани и хранени адресов команд | |
SU736093A1 (ru) | Устройство дл сравнени дес тичных чисел | |
CN104063351A (zh) | 一种用于乒乓防冲突的高速复接器同步串行接口设计方法 | |
SU771658A1 (ru) | Устройство дл ввода информации | |
SU1481854A1 (ru) | Динамическое запоминающее устройство |