SU1474672A1 - Устройство дл вычислени бета-функции - Google Patents

Устройство дл вычислени бета-функции Download PDF

Info

Publication number
SU1474672A1
SU1474672A1 SU874311837A SU4311837A SU1474672A1 SU 1474672 A1 SU1474672 A1 SU 1474672A1 SU 874311837 A SU874311837 A SU 874311837A SU 4311837 A SU4311837 A SU 4311837A SU 1474672 A1 SU1474672 A1 SU 1474672A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
elements
inputs
control unit
Prior art date
Application number
SU874311837A
Other languages
English (en)
Inventor
Карен Жораевич Цатрян
Гагик Жораевич Цатурян
Original Assignee
Ереванский политехнический институт им.К.Маркса
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ереванский политехнический институт им.К.Маркса filed Critical Ереванский политехнический институт им.К.Маркса
Priority to SU874311837A priority Critical patent/SU1474672A1/ru
Application granted granted Critical
Publication of SU1474672A1 publication Critical patent/SU1474672A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при решении задач математической физики, требующих вычислений бета-функции. Цель изобретени - расширение функциональных возможностей устройства за счет вычислени  бета-функции через гамма-функции. Устройство содержит группы элементов И 1-13, группы элементов ИЛИ 14-16,накапливающий сумматор 17, сумматор 18, блок 19 посто нной пам ти, генератор 20 факториалов, блоки 21,23 умножени , блоки 22, 24 делени , блок 25 управлени . 2 ил.

Description

раторов, второй вход режима блока уп- ,,. четвертого элемента ИЛИ подключен к
равлени  подключен к первому входу первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ и к входу установки в 1 первого триггера, первый выход которого подключен к первым входам второго и третьего элементов И, второй выход первого триггера подключен к первым входам четвертого и п того элементов И, выходы третьего и п того элементов И подключены соответственно к первому и второму выходам блока управлени , первый выход второго триггера подключен к входу первого элемента задержки, к входу установки в О первого триггера, к входу установки в О первого триггера, к входу установки в О первого счетчика и к третьему выходу блока управлени , второй выход второго триггера подключен к входу формировател  импульса, выход которого подключен к входу установки в 1 третьего триггера, выход которого подключен j
40
45
50
55
дев т9му выходу блока управлени , первый выход второго дешифратора по ключен к одиннадцатому выходу блок управлени , второй выход второго де шифратора подключен к входу установ ки в О второго триггера, вход запуска блока управлени  подключен к входу установки в О второго счетчика и к первому входу п того элеме та ИЛИ, выход которого подключен к входу установки в 1 второго триггера , информационный выход второго счетчика подключен к входу четверто го дешифратора, первый выход которо подключен к первому входу шестого элемента И и к четырнадцатому выход блока управлени , второй выход четвертого дешифратора подключен к вто рому входу седьмого элемента И и к п  надцатому выходу блока управлени , третий выход четвертого дешифратора подключен к второму входу восьмого элемента И и к шестнадцатому выходу блока управлени , выход первого эле
0
5
0
5
дев т9му выходу блока управлени , первый выход второго дешифратора подключен к одиннадцатому выходу блока управлени , второй выход второго дешифратора подключен к входу установки в О второго триггера, вход запуска блока управлени  подключен к входу установки в О второго счетчика и к первому входу п того элемента ИЛИ, выход которого подключен к входу установки в 1 второго триггера , информационный выход второго счетчика подключен к входу четвертого дешифратора, первый выход которого подключен к первому входу шестого элемента И и к четырнадцатому выходу блока управлени , второй выход четвертого дешифратора подключен к второму входу седьмого элемента И и к п тнадцатому выходу блока управлени , третий выход четвертого дешифратора подключен к второму входу восьмого элемента И и к шестнадцатому выходу блока управлени , выход первого эле111
мента задержки подключен к вторым входам шестого, седьмого и восьмого элементов И, выходы которых подключены соответственно к дес тому, две- надцатому и тринадцатому выходам блока управлени , четвертый выход четвертого дешифратора подключен к семнадцатому выходу блока управлени  и к первому входу шестого элемента
12
ИЛИ,
выход которого подключен к вход установки в О третьего триггера, выход третьего элемента ИЛИ подключен к второму входу шестого элемента ИЛИ и к входу третьего элемента задержки, выход которого подключен к счетному входу второго счетчика и к второму входу п того элемента ИЛИ.
28 25 30 3; 32 33 ft WW J5 36 37 38
w v чг

Claims (2)

  1. Формула изобретения
    1. Устройство для вычисления бета-функции, содержащее накапливающий 2 сумматор, блок постоянной памяти, блок деления, блок умножения, генератор факториала, блок управления, с первой по восьмую группы элементов И, первую и вторую группы элементов ИЛИ, 3< причем вход запуска устройства подключен к входу запуска блока управления, первый вход аргумента устройства подключен к первым входам элементов И первой группы, первый и второй выходы блока управления подключены соответственно к входам сложения и вычитания накапливающего сумматора, разряды первого информационного выхода которого подключены к первым входам элементов И второй и третьей групп и к разрядам первого входа режима блока управления, третий выход которого подключен к входу установки в 0 накапливающего сумматора и к входу начальной установки генератора факториалов, разряды выхода которого подключены к первым входам элементов И четвертой, пятой и шестой групп, второй информационный выход эд и знаковый выход накапливающего сумматора подключены соответственно к адресному входу блока постоянной памяти и к второму входу режима блока управления, выходы блока постоянной $$ памяти подключены к первым входам элементов И седьмой и восьмой групп, выходы элементов И с второй по восьмую групп подключены соответственно к информационным входам генератора факториала, к первым входам элементов ИЛИ первой группы, к вторым входам элементов ИЛИ первой группы, к !
    первым входам первого блока умножения и к первым входам элементов ИЛИ второй группы, четвертый, пятый, шестой выходы блока управления подq ключены соответственно к вторым входам элементов И второй группы, элементов И третьей группы и элементов И четвертой группы, седьмой выход блока управления подключен к вторым входам элементов И пятой и восьмой групп, входы восьмой группы подключены к вторым входам первого блока умножения, выход которого подключен к вторым входам элементов ИЛИ второй группы, восьмой и девятый выходы блока управления подключены соответственно к вторым входам элементов И шестой и седьмой групп, выходы элементов ИЛИ первой группы и элементов И седьмой группы подключены соответственно к первым и вторым входам первого блока деления, выход ко- . торого подключен к третьим входам элементов ИЛИ второй группы, десятый выход блока управления подключен к вторым входам элементов И первой группы, одиннадцатый выход блока управления подключен к выходу признака ошибки устройства, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет вычисления бетафункции через гамма-функции, в него введены сумматор, второй блок умножения, второй блок деления, третья группа элементов ИЛИ и с девятой по тринадцатую группы элементов И, причем вход первого аргумента устройства подключен к первому информационному входу сумматора, второй вход аргумента устройства подключен к первым входам элементов И девятой группы и к информационному второму входу сумматора, информационный выход которого подключен к первым входам элементов И десятой группы, выходы элементов И первой, девятой и десятой групп подключены соответственно к первым, вторым и третьим входам элементов ИЛИ третьей группы, выходы которых подключены к информационным входам накаливающего сумматора, выход элементов ИЛИ второй группы подключен к первым входам элементов И одиннадца1474672 той, двенадцатой и тринадцатой групп, третий выход блока управления подключен к входу установки в О сумматора, выходы с двенадцатого по семнад- 4 цатый блока управления подключены соответственно к вторым входам элементов И девятой группы, десятой группы, одиннадцатой группы, двенадцатой группы, тринадцатой группы и к - выхо- 1 ду признака окончания работы устройства, выходы элементов И одиннадцатой и двенадцатой групп подключены соответственно к первой и второй группам входов второго блока умноже- 15 ния, выходы которого подключены к первой группе входов второго блока деления, выход элементов И тринадцатой группы подключен к второй группе входов второго блока деления, вы- 20 ход которого подключей к выходу значения бета-функции устройства.
  2. 2. Устройство по· п. ^отличающееся. тем, что блок управления содержит с первого по чет- 25 вертый дешифраторы, с первого по третий триггеры, формирователь импульса,, генератор тактовых импульсов, первый и второй счетчики, с первого по восьмой элементы И, с первой по шестой 30 элементы ИЛИ, первый, второй и тре! тий элементы задержки, причем первый вход режима блока управления подключен к входам первого и второго дешифраторов, второй вход режима блока управления подключен к первому входу первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ и к входу установки в l” первого триггера, первый выход дд которого подключен к первым входам второго и третьего элементов И, второй выход первого триггера подключен к первым входам четвертого и пятого элементов И, выходы третьего и пятого элементов И подключены соответственно к первому и второму выходам блока управления, первый выход второго триггера подключен к входу первого элемента задержки, к входу установки в О первого триггера, к входу установки в 0 первого триггера, к входу установки в 0 первого счет50 чика и к третьему выходу блока управления, второй выход второго триггера подключен к входу формирователя импульса, выход которого подключен к входу установки в 1 третьего триггера, выход которого подключен к входу запуска-останова генератора тактовых импульсов, выход которого подключен- к счетному входу первого счетчика, информационный выход кото рого подключен к входу третьего дешифратора, выход которого подключен к второму входу первого элемента И, группа выходов третьего дешифратора подключена к входам второго элемента ИЛИ, выход которого подключен к входу второго элемента задержки и к вторым входам третьего и пятого элементов И, выход второго элемента задержки подключен к второму входу второго элемента ИЛИ, выход которого подключен к четвертому выходу блока управления, первый выход первого дешифратора подключен к первому входу третьего элемента ИЛИ и к вторым входам второго и четвертого элементов И, выход которого подключен к первому входу четвертого элемента ИЛИ и к. пятому выходу блока управления, выход второго элемента И подключен к второму входу четвертого элемента ИЛИ и к шестому выходу блока управления, второй выход первого дешифратора подключен к второму входу третьего элемента ИЛИ и к седьмому выходу блока управления, третий выход первого дешифратора подключен к восьмому выходу блока управления и к третьему входу третьего элемента ИЛИ, выход четвертого элемента ИЛИ подключен.к девятому выходу блока управления, первый выход второго дешифратора подключен к одиннадцатому выходу блока управления, второй выход второго дешифратора подключен к входу установки в О второго триггера, вход запуска блока управления подключен к входу установки в 0 второго счетчика и к первому входу пятого элемента ИЛИ, выход которого подключен к входу установки в 1 второго триггера, информационный выход второго счетчика подключен к входу четвертого дешифратора, первый выход которого подключен к первому входу шестого элемента И и к четырнадцатому выходу блока управления, второй выход чет- вертого дешифратора подключен к второму входу седьмого элемента Ии к пятнадцатому выходу блока управления, третий выход четвертого дешифратора подключен к второму входу восьмого элемента И и к шестнадцатому выходу блока управления, выход первого эле1474672 ’ мента задержки подключен к вторым входам шестого, седьмого и восьмого элементов И, выходы которых подключены соответственно к десятому, двенадцатому и тринадцатому выходам блока управления, четвертый выход четвертого дешифратора подключен к семнадцатому выходу блока управления и к первому входу шестого элемента
    ИЛИ, выход которого подключен к входу установки в О третьего триггера, выход третьего элемента ИЛИ подключен к второму входу шестого элемен’ та ИЛИ и к входу третьего элемента задержки, выход которого подключен к счетному входу второго счетчика и к второму входу пятого элемен0 та ИЛИ.
SU874311837A 1987-07-13 1987-07-13 Устройство дл вычислени бета-функции SU1474672A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874311837A SU1474672A1 (ru) 1987-07-13 1987-07-13 Устройство дл вычислени бета-функции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874311837A SU1474672A1 (ru) 1987-07-13 1987-07-13 Устройство дл вычислени бета-функции

Publications (1)

Publication Number Publication Date
SU1474672A1 true SU1474672A1 (ru) 1989-04-23

Family

ID=21329955

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874311837A SU1474672A1 (ru) 1987-07-13 1987-07-13 Устройство дл вычислени бета-функции

Country Status (1)

Country Link
SU (1) SU1474672A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 922759, кл. 5 06 F 15/31, 1982. Авторское свидетельство СССР № П 24321, кл. G 06 F 15/31; 1984. *

Similar Documents

Publication Publication Date Title
US4160154A (en) High speed multiple event timer
Smith et al. Analysis and synthesis of asynchronous sequential networks using edge-sensitive flip-flops
SU1474672A1 (ru) Устройство дл вычислени бета-функции
US3350708A (en) Digital code converter
US3826901A (en) Time multiplexed rate multiplier
GB1323162A (en) Mean-rate indicating apparatus
SU658566A1 (ru) Кусочно-линейный функциональный преобразователь
SU451190A1 (ru) Преобразователь напр жени в код
SU1048487A1 (ru) Устройство дл вычислени отношени временных интервалов
SU739566A1 (ru) Цифровой интегратор
SU397942A1 (ru)
SU1552175A1 (ru) Устройство дл делени
SU1298744A1 (ru) Вычислительное устройство
SU259492A1 (ru) Цифровой линейный интерполятор
RU2210102C1 (ru) Множительно-делительное устройство
SU938280A1 (ru) Устройство дл сравнени чисел
SU395989A1 (ru) Накапливающий двоичный счетчик
SU756632A1 (ru) Преобразователь двоичного кода во временной интервал 1
SU1254479A1 (ru) Умножитель числа импульсов
SU694860A1 (ru) Устройство дл вычислени логарифмов чисел, представленных единичными кодами
SU752797A1 (ru) Программируемый преобразователь код-временной интервал
SU1229956A1 (ru) Преобразователь интервала времени в код
SU690405A2 (ru) Цифровой процентный частотомер
SU680177A1 (ru) Функциональный счетчик
SU1554142A1 (ru) Преобразователь частоты в код