SU1298744A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU1298744A1
SU1298744A1 SU853975778A SU3975778A SU1298744A1 SU 1298744 A1 SU1298744 A1 SU 1298744A1 SU 853975778 A SU853975778 A SU 853975778A SU 3975778 A SU3975778 A SU 3975778A SU 1298744 A1 SU1298744 A1 SU 1298744A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
control
time
Prior art date
Application number
SU853975778A
Other languages
English (en)
Inventor
Вагиф Багирович Ибрагимов
Original Assignee
Специальное Конструкторское Бюро Геофизического Приборостроения Института Геологии Ан Азсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Геофизического Приборостроения Института Геологии Ан Азсср filed Critical Специальное Конструкторское Бюро Геофизического Приборостроения Института Геологии Ан Азсср
Priority to SU853975778A priority Critical patent/SU1298744A1/ru
Application granted granted Critical
Publication of SU1298744A1 publication Critical patent/SU1298744A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использ овано в информационно-измерительных системах дал вьшол- нени  арифметических операций над врем импульсными сигналами. Цель - увеличение быстродействи  в режиме сложени  временных интервалов. Устройство работает в режимах выполнени  операций делени , умножени , сложени  и вычитани  временных интерва (Л с Уст.О

Description

лов. Тот или иной режим задаетс  путем подачи разрешающего потенциала на соответствующие, управл ющие входы 6, 16, 20, 25, 26 и 29 устройства. При вьтолненйи операции делени  указанный потенциал подаетс  на управл ющие входы 6 и 20 (подготавливаютс  элементы И 19. 21 и элемент И-НЕ 4). За врем , равное длительности меньшего временного интервала Т,, в счетчике 10 формируетс  код N Т,- fo , где fg - частота такто- вых импульсов (ТИ) генератора 1. После окончани  этого временного интервала начинаетс  заполнение реверсивного счетчика (РС) 8 тактовыми импульсами, проход щими на суммирующий вход PC - до момента времени, соответствующего достижению в PC кода N , что фиксируетс  схемой 9 сравнени , импульс с выхода которой, пройд  через элемент И 19, сбрасывает PC в нуль, и, пройд  через элементы ШМ 12, И 21 и ИЛИ 17, заноситс  в счетчик 22. Далее PC начинает заполн тьс  вновь, срабатывает схема 9 и т.д. Процесс вычислени  в данном режиме заканчиваетс  в момент времени, соответствующий окончанию большего временного интервала Т. При этом в счетчике 22 образуетс  код, отображающий Е„ (, ) , При ыполнении операции умножени  разреающий потенциал подаетс  на управ ющие входы 16 и 26 (подготавливаютс  элементы И 15, 24). За врем  Tj
. Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в информационно-измерительных системах дл  выполнени  арифметических операций под врем импульс- ными сигналами.
Цель изобретени  - увеличение быстродействи  устройства в режиме сложени  временных интервалов.
На чертеже представлена функцио- нальна  схема вычислительного устрой ства.
Вычислительное устройство содержит генератор 1 тактовых импульс ов.
и Т в счетчике 10 и PC 8 формируютс  коды N. и NT. Т f .После окон чани  Т триггер 14 устанавливаетс  в положение 1, открываетс  элемент И 15 и ТИ поступают на счетчик 22 (через элемент ИЛИ 17), а импульсы с выхода делител  частоты 18, следующие с 1астотой fg /N на вычитающий вход PC (чер Ез элементы И 24 и ШШ 27) до момента обнулени  PC, фиксирующего результат искомой операции в счетчике 22. При выполнении операции сложени  разрешающий потенциал подаетс  на управ.п ющие входы 16, 25 и 29 (подготавливаютс  элементы. И 15, 23, 28 и 30, а элемент ЗАПРЕТ 31 блокирует цепь подачи на суммирующий вход PC 8 импульсов с выхода ИЗ). За вре-м  T и Т в PC 8 и счетчике 22 формируютс  коды NT- и N. , после чего процесс вычислени  продолжаетс  анало№чно режиму умножени  (за исключе шем того, что- содержимое PC 8 теперь списываетс  тактовыми импульсами, проход щими через элементы И 15, 23 и ИЛИ 27) и в счетчике 22 образуетс  код, пропорциональный Т + Т,. При выполнении операции вычитани  разрешающий потенциал подаетс  на управл ющие входы 6 и 29 (подготавливаютс  элементы И 28 и И-НЕ 4) и ТИ проход т за врем  (, ) через элементы И 3, .28 и ИЛИ 17 на счетчик 22, формиру  в нем код, отображающий результат искомой операции. 1 иЛ., 1 табл.
2
выход которого подключен к первым входам первого и второго элементов И 2 и 3, элемент J-HE 4, один из входов которого подключен к первому информационному входу 5 устройства и к второму входу первого элемента И, другой вход - к первому управл ющему входу 6 устройства, а выход к .второму входу второго элемента И, третий вход которого подключен к второму информационному входу 7 устройства , реверсивньй счетчик 8, выходы которого соединены с первой группой входов схемы 9 сравнени , втора 
группа входов которой соединена с выходами первого счетчика 10, счетный вход которого подключен к выходу первого элемента И, одновибратор 11, вход которого подключен к первому информационному входу устройства, а выход - к одному из входов первого элемента ИЛИ 12, другой вход которого соединен с выходом схемы сравнени  дешифратор 13 нул , входы которого соединены с выходами реверсивного счетчика, а выход - с одним из вхо- дов (R) триггера 14, другой вход (S) которого подключен к второму информационному входу устройства, а в.ы- ход - к первому входу третьего элемента И 15, второй вход которого соединен с выходом генератора тактовых импульсов, третий вход - с вторым управл ющим входом 16, а выход - с первым входом второго элемента ИЛИ 17 и со счетным входом управл емого делител  18 частоты, управл ющие входы которого соединены с выходами первого счетчика, четвертый элемент И 19, входы которого соединены с выходом схемы сравнени  и с третьим управл кшщм входом 20 устройства, а выход - с входом сброса реверсивного счетчика, п тый элемент И 21, входы которого соединены с третьим управл юпщм входом устройства и с выходом первого элемента ИЛИ, а выход - с вторым входом второго элемента ИЛИ, выход которого подключен к счетному входу второго счетчика 22, выход которого  вл етс  выходом устройства, шестой и седьмой элементы И 23 и 24, первые входы которых соединены с четвертым 25 и п тым 26 уп- равл ющими входами устройства соответственно , вторые входы - с выходами третьего элемента И и управл емого делител  частоты, а выходы через третий элемент ИЛИ 27 - с вычитающим входом реверсивного счетчика, восьмой элемент И 28, входы которого соединены с шестым управл ющим входом
1 X
29 устройства и с выходом второго элемента И, а выход - с третьим вхо- дом второго элемента ШШ, дев тый
элемент И 30, входы которого соединены с четвертым управл ющим входом устройства и с выходом первого элемента И, и элемент ЗАПРЕТ 31, входы которого Соединены с четвертым управл ющим входом устройства и с выходом второго элемента И, а выход - с одним из входов четвертого элемента ШШ 32, другой вход которого подключен к выходу дев того элемента И, а .выход - к суммирующему входу реверсивного счетчика. Элементы, обведенные на чертеже пунктиром, образуют г двухканальные мультиплексоры на входах реверсивного счетчика.
Устройство работает в режимах выполнени  операций делени ,-умножени  сложени  и вычитани  временных интервалов . Режим задаетс  путем подачи разрешающего потенциала высокого уровн , соответствующего уровню логической 1 (в дальнейшем - разрешающего потенциала), на определенные управл ющие входы устройства, указанные в таблице.
В исходном состо нии устройства счетчики В, 10, и 22, управл емый делитель 18 частоты и триггер 14 установлены в нулевое положение (импульсом , поступающим на шину Установка О) .
Режим делени  временных интервалов .
Этот режим задаетс  путем подачи разрешающего потенциала на управл ющие входы 6 и 20 устройства. При этом подготавливаютс  элементы И 19 и 21 и элемент И-НЕ 4. Тактовые импульсы с выхода генератора 1 проход т через элемент И 2 в течение временного интервала Т, , поданного на первый информационный вход 5 устройства , и поступают на счетчик 10, содержимое которого линейно увеличиваетс  по мере его заполнени  и в момент времени, соответствующий окончанию указанного интервала, становитс  равным NT T,fg, где f частота тактовых импульсов. Это значение кода в дальнейшем сохран етс  неизменным в счетчике 10 в течение всего цикла.
Первый временный интервал, кроме того, инвертируетс  элементом И-НЕ 4 и подаетс  на элемент И 3, закрыва  последний. В результате тактовые импульсы генератора 1 в течение времени Т не могут пройти через указанный элемент И, хот  на один из его входов и подан временный интервал T(Tj Т,) с второго информационного входа 7 устройства (начало интервала Tj, совпадает с началом интервала Т, ).
В момент времени, соответствуюищй окончанию временного интервала Т , одновибратор 11 формирует короткий импульс, который через элементы ИЛИ 12, И 21 и ИЛИ 17 заноситс  в
.счетчик 22. Это значит, что в больший временной интервал Т.уложилс  ровно один временной интервал Т. Одновременно элемент И 3 открываетс  (так как на выходе элемента И-НЕ 4
.с окончанием временного интервала Т устанавливаетс  потенциал высокого уровн  1) и пропускает тактовые импульсы генератора 1, которые, пройд  далее через элемент ЗАПРЕТ 31 и элемент ИЛИ 32 на вход сложени  реверсивного счетчика 8, начинают заролн ть его. Элемент 31, установленный в указанной цели подачи тактовых импульсов на счетчик 8 (1-3- 31-32-8), реализует логическую функцию ЗАПРЕТ : W АБ, где А - сигнал на его первом (информационном) входе , св занном с выходом элемента И 3,
чанию временного интервала Т, при ; этом в счетчике 22 образуетс  код, отображающий целую часть отношени  , как результат делени  интерва 5 лов времени. Устройство устанавлива етс  в исходное состо ние и готово .к выполнению операи й следующего цикла.
Режим перемнойсени  временных ин- W тервалоВо
Этот режим задаетс  путем подачи разрешающего потенциала на управл ю щие входы 16 и 26 устройства. При этом подготавливаютс  элементы И 15 15 и 24,
В течение времени, равного дли- тех ьности временньпс интервалов Т, и Т, счетчики 10 и 8 считают такто вые импульсы, форшфуемые генерато- 20 ром 1. В момент времени, соответствующий окончанию временного интер вала Т, , код в сметчике 10, устанав ливаюнщй требуемый коэффициент делени  управл емого делител  18 часа В - сигнал на его втором (управл ю-25 тэты, равен KV . В момент времени.
щем) входе, св занном с управл ющим входом 25 устройства. Так как в данном режиме В О, элемент 31 не преп тствует прохождению тактовых импульсов на реверсивный с четчик В.
С каждым тактовым импульсом содержимое реверсивного счетчика увеличиваетс  до тех пор, пока не становитс  равным N. . Момент равенства фиксируетс  схемой 9 сравнени , импульс с выхода которой, пройд  через элемент И 19, сбрасывает в нуль реверсивный счетчик и, пройд  через элементы ИЛИ 12, И 21 и ШШ 17, заноситс  в , счетчик 22. Это значит, что в больший временной интервал Т, уложилс 
соответствующий окончанию временноТ
14 в положение 1,
гера
код в ре30
версивном счетчике 8 равен N-
т -f
12 i о
Потенциал высокого уровн  1 с единичного выхода триггера 14 подаетс  на один из управл ющих входов
элемента И 15 (на другой управл ющи вход этого элемента в данном режиме подан разрешающий потенциал с управ л ющего входа 16 устройства) и откр вает eroj в результате, тактовые им
Q пульсы генератора 1, пройд  через элемент И 15, поступают на счетный вход счетчика 22 через элемент ШШ 1 и далее на вычитающий вход реверсив ного счетчика 8 через делитель 18
Q пульсы генератора 1, пройд  через элемент И 15, поступают на счетный вход счетчика 22 через элемент ШШ 1 и далее на вычитающий вход реверсив ного счетчика 8 через делитель 18
второй временной интервал 1,.
Содержимое реверсивного счетчика 8 оп ть начинает увеличиватьс  (так как элемент И 3 открыт и тактовые им- 45 частоты, элементы И 24 и ИЖ 27. На пульсы генератора 1 продолжают пос- выходе делител  18 частоты с коэф- тупать на его суммирующий вход) и увеличиваетс  до тех пор, пока не становитс  равным N, . Дальнейша  последовательность операций аналогична рассмотренной: срабатывает схема 9
фициептрм делени , равным NT, , частота импульсов оказываетс  равной fg/Ny . Эти импульсы, поступа  на
Q вычитающий вход реверсивного счетчика 8, списывают содержащийс  в нем
код N до тех пор, пока содержимое счетчика не становитс  равным нулю. В этот момент времени дешифратор 13 нул , подключенньм к выходам разр дов реверсивного счетчика, формиру- рует импульс, который возвращает триггер 14 в исходное положение 0 при этом элемент И 15 закрываетс  и
сравнени , импульс с выхода которой, пройд  через элемент И 19, сбрасывает реверсивный счетчик в нуль, а, пройд  через элементы ИЛИ 12, И 21 и 55 ИЛИ 17, заноситс  в счетчик 22 и т.д.
Процесс вычитани  заканчиваетс  в
момент времени, соответствующий окон чанию временного интервала Т, при этом в счетчике 22 образуетс  код, отображающий целую часть отношени  , как результат делени  интерва- лов времени. Устройство устанавливаетс  в исходное состо ние и готово к выполнению операи й следующего цикла.
Режим перемнойсени  временных ин- тервалоВо
Этот режим задаетс  путем подачи разрешающего потенциала на управл ющие входы 16 и 26 устройства. При этом подготавливаютс  элементы И 15 и 24,
В течение времени, равного дли- тех ьности временньпс интервалов Т, и Т, счетчики 10 и 8 считают тактовые импульсы, форшфуемые генерато- ром 1. В момент времени, соответствующий окончанию временного интерЧ вала Т, , код в сметчике 10, устанав-; ливаюнщй требуемый коэффициент делени  управл емого делител  18 частэты , равен KV . В момент времени.
соответствующий окончанию временноТ
14 в положение 1,
гера
код в ре30
версивном счетчике 8 равен N-
т -f
12 i о
Потенциал высокого уровн  1 с единичного выхода триггера 14 подаетс  на один из управл ющих входов
элемента И 15 (на другой управл ющий вход этого элемента в данном режиме подан разрешающий потенциал с управл ющего входа 16 устройства) и открывает eroj в результате, тактовые импульсы генератора 1, пройд  через элемент И 15, поступают на счетный вход счетчика 22 через элемент ШШ 17 и далее на вычитающий вход реверсивного счетчика 8 через делитель 18
частоты, элементы И 24 и ИЖ 27. На выходе делител  18 частоты с коэф-
45 частоты, элементы И 24 и ИЖ 27. На выходе делител  18 частоты с коэф-
фициептрм делени , равным NT, , частота импульсов оказываетс  равной fg/Ny . Эти импульсы, поступа  на
Q вычитающий вход реверсивного счетчика 8, списывают содержащийс  в нем
частоты, элементы И 24 и ИЖ 27. На выходе делител  18 частоты с коэф-
код N до тех пор, пока содержимое счетчика не становитс  равным нулю. В этот момент времени дешифратор 13 нул , подключенньм к выходам разр дов реверсивного счетчика, формиру- рует импульс, который возвращает триггер 14 в исходное положение 0 при этом элемент И 15 закрываетс  и
поступление тактовых импульсов генератора 1 на счетчик 22 (через элементы И 15 и ИЛИ 17) и делитель 18 частоты (через элемент И 15) прекращаетс .
Триггер 14 находитс  в положении 1 в течение времени ut, равного
it
li.
NT.
и за это врем  в счетчике 22 образуетс  код, равный
N ut-f N,. N,,
что соответствует результату выполн емой операции.
Ре жим сложени  временных интервалов .
Этот режим задаетс  путем подачи разрешающего потенциала на управл ющие входы 16, 25 и 29 устройства, при этом подготавливаютс  элементы И 15, 23, 2 и 30 устройства, а элемент ЗАПРЕТ (на управл ющем входе которого теперь сигнал В 1) блокирует цепь подачи на суммируюдай вход реверсивного счетчика тактовых импульсов с выхода элемента И 3.
В течение времени, равного длительности меньшего временного интервала TV, реверсивный счетчик 8 считает тактовые импульсы генератора 1,
20 бьшо отмечено выше - путем подсчета тактовых импульсов через элементы ИЗ, 28 и ИЛИ 17 за врем  Т,,), то результирующий код в нем окажетс  равным N N + NT- , что соответст25 вует результату сложени  временных интервалов. Брем  вьшолнени  рассмотренной операщш, как следует из описани , равно Т + Т,
Режим вычитани  временных интер- 30 валов.
Этот режим задаетс  путем подачи разрешающего потенциала на управл ющие входы 6 и 29 устройства. При этом подготавливаютс  элементы И 28 которые поступают на его суммирующий и-НЕ 4.
вход через элементы И 2, 30 и ИЛИ 32, при наличии на управл ющем входе В момент времени, соответствующий (, разрешающего потенциала меньший окончанию этого интервала, в реверсивном счетчике 8 фиксируетс  код
N . Б течение времени, равного дли- Q ент И 3, закрывает его на врем , тельности большего временного интер- равное Т,. Это значит, что в течение
временного интервала Т, , начало которого совпадает с началом интервала Tj, тактовые импульсы генератора 1 45 не могут пройти через элемент ИЗ,
временной интервал инвертируетс  элементом И-НЕ 4 и, поступа  на элевала Tj, счетчик 22 считает тактовые импульсы генератора 1, которые поступают на его счетн вход через элементы И 3, 28 и ИЛИ 17. В момент времени, соответствующий окончанию этого интервала (к указанному моменту
т.е. из Tg как бы вырезают Т, .
В момент времени, соответствуюпщй окончанию временного интервала Т
В момент времени, соответствуюпщй окончанию временного интервала Т
I
времени формирование кода N в реверсивном счетчике В уже закончено,элемент И 3 открываетс  и.на его вы- так как Т, Т) и установке триггера 50 ходе по вл ютс  тактовые импульсы
14 в положение 1, код в счетчике 22 равен N.
Потенциал высокого уровн  1 с еданичного выхода триггера 14 подаетс  на соответствуюпщй.управл ющий вход элемента И 15,открыва  его; и результате тактовые импульсы проход т через этот элемент и поступа ют на счетный вход счетчика 22 (через
генератора 1, которые через элементы И 28 и ИЛИ 17 (в течение времени, равного ,) поступают на счетчик 22, формиру  в нем код N N. N., 55 отображающий результат искомой операции .

Claims (1)

  1. Формула изобретени  Вычислительное устройство, содер- жащее генератор тактовых импульсов.
    з , 2987448
    элемент ИЛИ 17) и на вь читаюа1:ин вход реверсивного 8 (через эле- .менты И 23 и Ш1И 27) списыва  со- держагцийс  в последнем код N,. до
    5 тех пор, пока содержимое реверсивного счетчика не становитс  равным нулю . В этот момент времени импульсом с выхода срабатывающего дешифратора 13 нул  триггер 14 возвращаетс  в
    fO исходное положение О, элемент И 15 закрываетс  и поступление тактовых импульсов на счетчики 8 и 22 прекращаетс .
    Очевидно, что за врем  Т,
    )5 от установки триггера 14 в положение 1 до обнулени  реверсивного счетчика 8, в счетчик 22 поступает число импульсов, равное N , а так как в счетчик 22 уже записан код N (как
    20 бьшо отмечено выше - путем подсчета тактовых импульсов через элементы ИЗ, 28 и ИЛИ 17 за врем  Т,,), то результирующий код в нем окажетс  равным N N + NT- , что соответст25 вует результату сложени  временных интервалов. Брем  вьшолнени  рассмотренной операщш, как следует из описани , равно Т + Т,
    при наличии на управл ющем входе (, разрешающего потенциала меньший
    временной интервал инвертируетс  элементом И-НЕ 4 и, поступа  на элет .е. из Tg как бы вырезают Т, .
    В момент времени, соответствуюпщй окончанию временного интервала Т
    I
    элемент И 3 открываетс  и.на его вы- ходе по вл ютс  тактовые импульсы
    генератора 1, которые через элементы И 28 и ИЛИ 17 (в течение времени, равного ,) поступают на счетчик 22, формиру  в нем код N N. N., 55 отображающий результат искомой операции .
    Формула изобретени  Вычислительное устройство, содер- жащее генератор тактовых импульсов.
    одновнбратор, реверсивный счетчик, первый и второй счетчики, схему сравнени , дешифратор нул , триггер, делитель частоты, дев ть элементов И, элемент И-НЕ, три элемента ИЛИ, причем выход генератора тактовых импульсов соединен с первыми входами первого, второго и третьего элементов И, второй вход которого соединен с первым входом управлени  сложением и умножением устройства, первый информационный вход устройства соединен с входом одновибратора, с первым входом элемента И-НЕ и вторым входом первого элемента И, выход которого соединен со счетным входом первого счетчика и первым входом четвертого элемента И, второй вход которого соединен с первым входом srпpaвлeни  сложением устройства, первый вход управлени  делением и вычитанием устройстве соединен с вторым входом элемента И-НЕ, выход которого соединен с вторым входом второго элемента И, третий вход которого соединен с вторым информационным входом устройства и S-входом триггера , R-вход которого соединен с выходом дешифратора нул , входы которого соединены соответственно с выходами разр дов реверсивного счетчика и входами первой группы схемы сравнени , входы второй группы которой соединены соответственно с выходами разр дов первого счетчика и устано- вочньош входами делител  частоты, счетньШ вход которого соединен с выходом третьего элемента И, первым входом первого элемента ШШ и первым входом п того элемента И, второй вход й оторого соединен с входом управлени  сложением устройства, вход управлени  умножением устройства соединен с первым входом шестого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом п того элемента И, выход второго элемента ИЛИ соеданен с входом управлени  вычитанием реверсивного счетчика, вход сброса которого . соединен с выходом седьмого элемента И, первый вход которого соединен с входом управлени  делением, второй вход седьмого элемента И соединен с выходом схемы сравнени  и первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом од- новибратора, вход.управлени  делением устройства соединен с первым входом восьмого элемента И, второй вход которого соединен с выходом третьего элемента ИЛИ, выход восьмо- го элемента И соединен с вторым входом первого элемента ИЛИ, выход которого соединен со счетным входом второго счетчика, выход которого соединен с выходом результата устройст- ва, выход делител  частоты соединен с вторым входом шестого элемента И, выход второго элемента И соединен с первым входом дев того элемента И, второй вход которого соединен с вхо- дом управлени  сложением и вычитанием устройства, выход дев того элемента И соединен с третьим входом первого элемента ШШ, единичный выход триггет1а соединен с третьим входом третьего элемента И, отличающеес  тем, что, с целью увеличени  быстродействи  в режиме сложени  временных интервалов, в него введены четвертый элемент ИЖ и элемент ЗАП- PET, причем пр мой вход элемента ЗАПРЕТ соединен с выходом второго элемента И, вход управлени  сложением устройства соединен с инверсным входом элемента ЗАПРЕТ, выход которого соединен с первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, вход управлени  сложением реерсивного счетчика соединен с выхо- ом четвертого элемента ШШ, вход становки в О сумматора соединен . входами установки в О первого второго счетчиков, делител  частоы л реверсивного счетчика.
    Деление Умножение Сложение Вычитание
    Редактор Е.Папп
    Составитель М.Есенина
    Техред М.Ходаннч Корректор А.Зимокосов
    890/51
    Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU853975778A 1985-10-31 1985-10-31 Вычислительное устройство SU1298744A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853975778A SU1298744A1 (ru) 1985-10-31 1985-10-31 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853975778A SU1298744A1 (ru) 1985-10-31 1985-10-31 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1298744A1 true SU1298744A1 (ru) 1987-03-23

Family

ID=21204994

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853975778A SU1298744A1 (ru) 1985-10-31 1985-10-31 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1298744A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 962936, кл. G 06 F 7/62, 1980. Авторское свидетельство СССР № 1072044, кл. G 06 F 7/62, 1982. *

Similar Documents

Publication Publication Date Title
US3967097A (en) Vehicle fuel economy calculator and indicator
GB1282444A (en) Irregular-to-smooth pulse train converter
SU1298744A1 (ru) Вычислительное устройство
GB1314886A (en) Control systems
JPS6260673B2 (ru)
GB1139253A (en) Improvements relating to data conversion apparatus
SU1072044A1 (ru) Вычислительное устройство
SU752797A1 (ru) Программируемый преобразователь код-временной интервал
SU1238069A1 (ru) Вычислительное устройство
SU1488795A1 (ru) Вычислительное устройство
SU767753A1 (ru) Устройство дл сравнени чисел
SU1406735A1 (ru) Генератор импульсов
SU1123032A1 (ru) Числоимпульсный квадратор
SU798831A1 (ru) Умножитель частоты
SU1234963A1 (ru) Автоматический след щий делитель периодов импульсных сигналов
SU746710A1 (ru) Устройство дл контрол записи информации
GB1139077A (en) Apparatus for controlling the entry of information into a storage arrangement
SU1322225A1 (ru) Устройство дл измерени временных интервалов
SU1677852A2 (ru) Генератор импульсов
SU1474672A1 (ru) Устройство дл вычислени бета-функции
SU953737A1 (ru) Последовательный счетчик
SU1401395A1 (ru) Адаптивный измеритель скорости счета
SU1242863A1 (ru) Логический пробник
SU944114A2 (ru) Генератор импульсов с управл емой частотой
SU1290490A1 (ru) Цифрова регулируема лини задержки