SU1462499A1 - Многоканальное устройство дл передачи и приема двоичной информации - Google Patents

Многоканальное устройство дл передачи и приема двоичной информации Download PDF

Info

Publication number
SU1462499A1
SU1462499A1 SU864127625A SU4127625A SU1462499A1 SU 1462499 A1 SU1462499 A1 SU 1462499A1 SU 864127625 A SU864127625 A SU 864127625A SU 4127625 A SU4127625 A SU 4127625A SU 1462499 A1 SU1462499 A1 SU 1462499A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
shift register
signals
Prior art date
Application number
SU864127625A
Other languages
English (en)
Inventor
Ярослав Николаевич Николайчук
Андрей Михайлович Лучук
Сергей Георгиевич Бунин
Богдан Михайлович Шевчук
Роман Васильевич Доценко
Николай Ярославович Николайчук
Original Assignee
Институт кибернетики им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт кибернетики им.В.М.Глушкова filed Critical Институт кибернетики им.В.М.Глушкова
Priority to SU864127625A priority Critical patent/SU1462499A1/ru
Application granted granted Critical
Publication of SU1462499A1 publication Critical patent/SU1462499A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к технике передачи данных и может использоватьс  в асинхронно-адресных системах передачи двоичных сигналов по каналам св зи с интенсивным уровнем помех . ЦелБ изобретени  - повышение помехоустойчивости и обеспечение самосинхронизации. Многоканальное устр-во содержит в каждом канале передающей стороны два регистра сдвига , блок управлени , эл-т ИЛИ, дешифратор , г-р импульсов, блок четности и зл-ты И, а в каждом канале приемной стороны регистр сдвига, триггер, АЦП, г-р импульсов, три блока свертки шумоподобных сигналов, три блока сравнени  кодов и зл-т ИЛИ. В реальном масштабе времени в каждый канал передачи поступает последовательность двоичных сигналов передаваемой информации с посто нной тактовой частотой, где преобразуетс  в выходные шумоподобные сигналы, соответствующие признаку квазитроичной манипул ции. Эти сигналы через канал св зи поступают в каждый канал приема. Здесь происходит сдвиг информации и ее свертка с заданными шу- моподобными сигналами и осуществл етс  синхронизаци  записи информации принимаемой двоичной последовательности , котора  поступает на выход устройства. Даны ил. выполнени  передающей и приемной сторон устр-ва. 2 ил. ю ел С

Description

1
Изобретение относитс  к передаче данных и может использоватьс  в асинхронно-адресных системах передачи двоичных сигналов по каналам св зи с интенсивным уровнем помех.
Цель изобретени  - повышение помехоустойчивости и обеспечение само- синхрониза1щи.
На фиг. 1 изображена структурна  электрическа  схема передающей стороны; на фиг. 2 стороны.
- схема приемной
Многоканальное устройство содержит на передающей стороне первый регистр 1 сдвига, блок 2 управлени , элемент ИЛИ 3, дешифратор 4, генератор 5 импульсов , блок 6 четности, элементы И 7 и второй регистр 8 сдвига, на приемной стороне - регистр 9 сдвига, триггер 10, аналого-цифровой преобра|3ователь (АДП) 11, генератор 12 Iимпульсов, блоки 13-15 свертки шумо- подобн 71х сигналов, первый 16, второй 17 и третий 18 блоки сравнени  кодов и элемент ИЖ 19.
Многоканальное устройство дл  передачи и приема двоичной информации работает следующим образом.
В реальном масштабе времени на информационный вход первого регистра 11 сдвига каждого канала передачи пос- |тупает последовательность двоичных сигналов передаваемой информации с посто нной тактовой частотой. При этом сигналы с выходов двух послед- |них разр дов первого регистра 1 I сдвига поступают на входы блока 2 {управлени , выполн ющего функции I преобразовател  двоичного последова- jтельного кода в логические признаки квазитроичной .манипул ции, которые с выхода блока 2 управлени  поступает на соответствующие входы дешифратора
1462А99
свертки шумоподобных сигналов, соответственно . Под действием сдвигающих импульсов высокочастотного генес ратора 12 импульсов в блоках 13-15 э
свертки, происходит сдвиг информации и ее свертка с соответствующими шумоподобными сигналами, коды которых устанавливаютс  на соответствующих
10 входах установки кода устройства (при установлении св зи с каналом передачи на эти входы устройства по- даютс  соответствующие коды шумоподобных сигналов, которые генериру15 ютс  каналом передачи). Па выходе казкдого из блоков 13-15 формируютс  последовательности двоичных кодов результатов свертки, которые подаютс  на первые входы блоков 16-18, на
20 другие входы которых подаютс  коды уставок. На выходах блоков 16-18 формируютс  логические сигналы принимаемых признаков квазитроичной манипул ции: на выходе блока 16 срав- |4 и элемента НШ1 3. На выходах дешиф- 25 нени  кодов 1, на выходе блока 17 |ратора 4 формируетс  код управлени  , сравнени  кодов С и на выходе Обратными св з ми рекурсивного генератора шумоподобных сигнапов, который I поступает на первые входы элементов ;Н 7. На вторые информационныевходы ;регистра 8 сдвига подаетс  н&пр же- ; ние 1. Каждый из сигналов, посту- пшощих на входы элемента ИЛИ 3, подаетс  на вход записи второго -региблока 18 сравнени  О. Логические сигналы 1 и О поступ-ают соответственно на S и R входы триггера
30 10, с пр мого выхода которого сигнал в виде потенциала подаетс  на информационный вход регистра 9 сдвига. За счет применени  квазитроичной маг нипул ции сигналы на выходе блоков
стра 8 сдвига. По фронту нарастани  :этйх сигналов во второй регистр 8 ;сдвига записываетс  код единиц, I представл ющий начальное значение по- |Следовательг1ости максимальной длины
ратора 12 импульсов в блоках 13-15
свертки, происходит сдвиг информации и ее свертка с соответствующими шумоподобными сигналами, коды которых устанавливаютс  на соответствующих ,
входах установки кода устройства (при установлении св зи с каналом передачи на эти входы устройства по- даютс  соответствующие коды шумоподобных сигналов, которые генерируютс  каналом передачи). Па выходе казкдого из блоков 13-15 формируютс  последовательности двоичных кодов результатов свертки, которые подаютс  на первые входы блоков 16-18, на
другие входы которых подаютс  коды уставок. На выходах блоков 16-18 формируютс  логические сигналы принимаемых признаков квазитроичной манипул ции: на выходе блока 16 срав- 25 нени  кодов 1, на выходе блока 17 сравнени  кодов С и на выходе
блока 18 сравнени  О. Логические сигналы 1 и О поступ-ают соответственно на S и R входы триггера
30 10, с пр мого выхода которого сигнал в виде потенциала подаетс  на информационный вход регистра 9 сдвига. За счет применени  квазитроичной маг нипул ции сигналы на выходе блоков
2g 16-18 формируютс  асинхронно. Поэтому после их прохождени  через элемент . ИЛИ 19, выход которого соединен со сдвигающим входом регистра 9 сдвига, осуществл етс  синхронизаци  записи
;сс5Ътветствующего шумоподобного сигна- 40 информации принимаемой двоичной посла . Под действием тактовых :импульсов / геюератора 5 импульсов осуществл етс  высокочастотный сдвиг информации во втором регистре 8 сдвига. При этом на выходе блока 6 четности формируютс  сигналы обратной св зи, которы поступают на первый информационный вход второго регистра 8 сдвига и  вл ютс  выходными шумоподобными сигналами соответствующего признака квазитроичной манипул ции. Эти сигналы поступают в канал св зи.
С выхода канала св зи входные сигналы поступают на вход АЦП 11 параллельного типа, реализуемого на компараторах без дешифратора. На выходе АВД 11 формируетс  параллельный унитарный код, который поступает на информационные входы блоков 13-15
ледовательности. При этом дешифраци  квазитроичной манипул хщи осуществл етс  на уровне триггера 10, в котором запоминаетс  каждый прин тый
45 элемент передаваемой двоичной последовательности . ,В случае выделени  блока 17 сравнени  кодов признака повторени  двоичного символа С последний, через элемент ИЛИ 19 осуще50 ствл ет повторную запись в регистр 9 сдвига ранее запомненного двоичного значени  в триггере 10. С выхода регистра 9 сдвига прин та  двоична  информаци  поступает на выход устройства .
55

Claims (1)

  1. Формула изобретени  
    Многоканальное устройство дл  передачи и приема двоичной информал
    ции, содержащее в каждом канале пе- редающей стороны первый регистр сдвига и блок управлени , причем информационный вход первого регистра сдвига  вл етс  первым входом устройства , соединенные синхровходы первого регистра сдвига и блока управлени   вл ютс  тактовым входом устройства, выходы двух последних разр дов первого регистра сдвига соединены с входами блока управлени  а в каждом канале приемной стороны - элемент 1ШИ, триггер и регистр сдвивходом устройства, а выходы второго регистра сдвига подключены к вторым входам соответствующих элементов И, g выходы которых соединены с входами блока четности, выход которого подключен к второму информационному входу второго регистра сдвига и  вл етс  выходом передающей стороны, а в 10 каждьй канал приемной стороны введены аналого-цифровой преобразователь, генератор импульсов, три блока свертки шумоподобных сигналов, три блока, сравнени  кодов, вход аналого-цифрога , причем первый и второй установоч-ig вого преобразовател   вл етс  входом
    ные входы триггера соответственно соединены 2 первым и вторым в содами элемента ИЛИ, выход триггера соединен с информационным входом регистра сдвига, выход которого  вл етс  выходом устройства, отличающеес  тем, что, с целью повышени  помехоустойчивости и обеспечени  самосинхронизации, в каждый канал передающей стороны введены элемент ИЛИ, элементы И, дешифратор, генератор импульсов, блок четности и второй регистр сдвига, причем первый, второй и третий выходы блока управлени  соединены с соответствующими входами элемента ИЛИ и дешифратора, выходы которого подключены к п.ервым входам соответствующих элементо в. И, сдвигающий вход второго регистра сдвига соединен с выходом генератора импульсов , вход записи второго регистра сдвига подключен к выходу элемента ИЛИ, первый информационньй вход второго регистра сдвига  вл етс  вторым
    25
    приемкой стороны, выходы аналого- цифрового преобразовател  подключены к соответствующим информационным входам каждого блока свертки шумо- 20 подобных сигналов, первые управл ющие входы которых  вл ютс  первьвд, вторым и третьим входами установки кодов, а вторые управл ющие входы соединены между собой и подключены к выходу генератора импульсов, выходы каждого блока свертки шумоподобных сигналов подключены к входам соответствующих блоков сравнени  кодов, вторые входы которых  вл ютс  четвертым, п тым и шесть1м входами установки кодов, выходы первого и второго блоков сравнени  кодов соответственно подключены к первому и второму установочным входам триггера, выход третьего блока сравнени  кодов соединен с третьим входом элемента ИЛИ, выход которого подключен к сдви - гающему входу регистра сдви - га.
    30
    35
    входом устройства, а выходы второго регистра сдвига подключены к вторым входам соответствующих элементов И, выходы которых соединены с входами блока четности, выход которого подключен к второму информационному входу второго регистра сдвига и  вл етс  выходом передающей стороны, а в каждьй канал приемной стороны введены аналого-цифровой преобразователь, генератор импульсов, три блока свертки шумоподобных сигналов, три блока, сравнени  кодов, вход аналого-цифрового преобразовател   вл етс  входом
    5
    приемкой стороны, выходы аналого- цифрового преобразовател  подключены к соответствующим информационным входам каждого блока свертки шумо- 0 подобных сигналов, первые управл ющие входы которых  вл ютс  первьвд, вторым и третьим входами установки кодов, а вторые управл ющие входы соединены между собой и подключены к выходу генератора импульсов, выходы каждого блока свертки шумоподобных сигналов подключены к входам соответствующих блоков сравнени  кодов, вторые входы которых  вл ютс  четвертым, п тым и шесть1м входами установки кодов, выходы первого и второго блоков сравнени  кодов соответственно подключены к первому и второму установочным входам триггера, выход третьего блока сравнени  кодов соединен с третьим входом элемента ИЛИ, выход которого подключен к сдви - гающему входу регистра сдви - га.
    0
    5
    Фиг.1
    11
    J
    Фа2.2
SU864127625A 1986-10-04 1986-10-04 Многоканальное устройство дл передачи и приема двоичной информации SU1462499A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864127625A SU1462499A1 (ru) 1986-10-04 1986-10-04 Многоканальное устройство дл передачи и приема двоичной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864127625A SU1462499A1 (ru) 1986-10-04 1986-10-04 Многоканальное устройство дл передачи и приема двоичной информации

Publications (1)

Publication Number Publication Date
SU1462499A1 true SU1462499A1 (ru) 1989-02-28

Family

ID=21260363

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864127625A SU1462499A1 (ru) 1986-10-04 1986-10-04 Многоканальное устройство дл передачи и приема двоичной информации

Country Status (1)

Country Link
SU (1) SU1462499A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 563731, кл. Н 04 J 1/00, 1975. *

Similar Documents

Publication Publication Date Title
SU1462499A1 (ru) Многоканальное устройство дл передачи и приема двоичной информации
EP1043839B1 (en) Reduction of aperture distortion in parallel A/D converters
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3665413A (en) Waveform regenerator for use with a digital correlator
JPS607251A (ja) 差動符号化方式および装置
US3237160A (en) Semiconductor multiple-word correlator
DE3882114D1 (de) Verfahren zur uebertragung eines digitalsignals.
SU1510093A1 (ru) Кодирующее устройство
SU1370655A1 (ru) Устройство дл перебора сочетаний
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1483477A1 (ru) Устройство дл приема последовательности импульсно-временных кодов
SU1244795A1 (ru) Преобразователь временных интервалов в цифровой код
SU873421A1 (ru) Многоканальное устройство приема шумоподобных сигналов
SU1649676A1 (ru) Преобразователь кодов
SU799148A1 (ru) Счетчик с последовательным переносом
SU1274119A1 (ru) Лини задержки на приборах с переносом зар да
SU1285609A2 (ru) Устройство декодировани импульсных кодовых последовательностей
SU1562948A1 (ru) Способ последовательной передачи и приема цифровой информации и устройство дл его осуществлени
SU1597890A1 (ru) Способ приема управл ющих сигналов
SU758533A1 (ru) Импульсна система передачи двоичных сигналов
SU651473A1 (ru) Устройство дл кодировани звуковых сигналов
SU1210209A2 (ru) Генератор псевдослучайных последовательностей импульсов
SU957424A1 (ru) Генератор импульсов
SU902296A1 (ru) Устройство передачи и приема дискретной информации
SU1520668A1 (ru) Устройство дл преобразовани последовательного кода в параллельный