SU1449941A1 - Автоматизированна система контрол монтажа - Google Patents

Автоматизированна система контрол монтажа Download PDF

Info

Publication number
SU1449941A1
SU1449941A1 SU864034536A SU4034536A SU1449941A1 SU 1449941 A1 SU1449941 A1 SU 1449941A1 SU 864034536 A SU864034536 A SU 864034536A SU 4034536 A SU4034536 A SU 4034536A SU 1449941 A1 SU1449941 A1 SU 1449941A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
scanning
interrogating
nodes
output
Prior art date
Application number
SU864034536A
Other languages
English (en)
Inventor
Семен Вячеславович Корзевич
Original Assignee
С.В.Корзевич
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by С.В.Корзевич filed Critical С.В.Корзевич
Priority to SU864034536A priority Critical patent/SU1449941A1/ru
Application granted granted Critical
Publication of SU1449941A1 publication Critical patent/SU1449941A1/ru

Links

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть применено в измерительных устройствах контрол  и диагностики монтажных структур радиоэлектронной аппаратуры, например каркасов, рам, многослойных печатных плат и т.п. Цель изобретени  - повышение достоверности контрол  - достигаетс  за счет исключени  вли ни  токов утечки между каналами через выходы дешифраторов. Система содерж1-;т блок 1 общего управлени , блок 2 управлени  коммутатором, измерительный блок 3, блоки ввода 4 и вывода 5, коммутаторы 6.1-6.Nj дополнительный источник 7 питани . Каждый из коммутаторов состоит из сканирующего и опрашивающего узлов, выполненных на первой 8 и второй 9 ступен х соответственно двухступенчатых дешифраторов. На чертеже также показаны измерительные цепи, кажда  из которых содержит база-коллекторный переход ключей 10 на транзисторах 11.1-11.N, объект 16 контрол , формирователи 17, шины 18, ключи 19 и 20, резисторно-диодные цепи 13.1-13.N и 14.1-14.N, разделительные диоды 15.1- 15.N. Состо ние провер емого соединени  анализируетс  по кодам, которые формирует измерительный блок 3. 1 ил. 1Г

Description

Изобретение относится к вычислительной технике и может быть применено в измерительных устройствах контроля и диагностики монтажных струк- g тур РЭА (каркасов, рам, многослойных печатных плат и т.д.).
Цель изобретения - повышение достоверности контроля за счет исключения влияния токов утечки между кана- 10 лами через выходы дешифраторов.
На чертеже представлена схема автоматизированной системы контроля монтажа (АСКМ).
АСКМ содержит блок 1 общего управ-15 ления, блок 2 управления коммутатором, измерительный блок 3, блоки ввода 4 и вывода 5, коммутаторы 6.Ί-6.Ν, дополнительный источник 7 питания, выход блока 4 ввода соединен с первым20 входом блока 1 общего управления, первый выход которого соединен с входом блока 5 вывода, второй выход блока общего управления соединен с первым входом блока 2 управления коммутатором, первый и второй выходы которого соединены с адресными входами скандирующего и опрашивающего узлов коммутаторов, первый и второй выходы коммутаторов соединены с выходом источника питания, информационные выходы коммутатора 6.ί соединены с клеммами для подключения объекта контроля, входы выборки сканирующего и опрашивающего узлов коммутатора 6.1 соединены соответственно с третьим и четвертым выходами блока 2 управления коммутатором, измерительный выход коммутатора 6 соединен с входом измерительного блока 3, выход которого соединен с вторым входом блока 2 управления, третий вход коммутатора 6.ί соединен с выходом дополнительного источника 7 питания. Каждый из коммутаторов 6.i состоит из сканирующего и опрашивающего узлов, выполненных на первой 8 и второй 9 ступенях соответственно двухступенчатых дешифраторов, у которых одноименные выходы второй ступени 9 дешифратора сканирующего узла соединены с одноименными выходами второй ступени 9 дешифратора опрашивающего узла последовательными измерительными цепями, каждая из которых содержит база-коллекторный переход ключей 10 на транзисторах 11.1-11. прямой проводимости, эмиттеры которых соединены вместе и подключены к дополнительному источнику 7 питания (с выходным напряжением, меньшим напряжения стандартной 1 на выходах второй ступени 9 дешифраторов), кроме того, указанные измерительные цепи содержат резисторы 12,1-12.N со стороны баз транзисторов 11.1-11.Ν и последовательные резисторно-диодные цепи на резисторах 13.1-13.N и диодах 14.1-14.N со стороны коллекторов, у которых средние точки через разделительные диоды 15.1-15.N подключены к входу измерительного блока 3 и непосредственно - к объекту 16 контроля, причем первые ступени 8 дешифраторов сканирующего и опрашивающего узлов адресными входами подсоединены к соответствующим выходам блока 2 управления коммутатором непосредственно, а вторые с упени 9 дешифраторов через формироглтели 17 внутренней шины 18 адресьмх входов второй ступени 9 дешифраторов, при 25 этом потенциальная шина питания дешифратора второй ступени 9 соединена с потенциальной шиной питания системы непосредственно, а первой ступени - через первые ключи 19, стробированные сигналами выборки ячейки по сканирующему или опрашивающему узлам, кроме того, общая шина питания и первых ступеней 8 дешифраторов соединена с общей шиной питания системы непосредственно, а вторых - через вторые ключи 20, стробированные выходными сигналами дополнительных ключей 19, причем потенциальная шина питания формирователей 17 подсоединена к выходу первых ключей 19.
АСКМ работает следующим образом.
После включения системы блок 1 общегоуправления вырабатывает две группы адресных сигналов для управления коммутатором, которые частично дешифрируются блоком 2 управления коммутатором и служат сигналами выборки одного из сканирующих и одного из опрашивающих узлов коммутаторов 6.1-6.Ν. Остальная, недешифрированпая часть сигналов, в зависимости от выбранного ком;чутатора дешифрируется выбранным сканирующим и опрашивающим узлами коммутаторов.
Допустим, выбраны сканирующий и опрашивающий узды 6.Ν коммутатора и на выходе, к которому подключен резистор 12.) верхнего (по схеме) дешифратора 9 сканирующего узла появился логический ''О”, а на выходе верхнего (по схеме) дешифратора опрашивающего узла также установлен логический О. Тогда, если между двумя контактами объекта 16 контроля имеется соединение (на схеме это отражено 10 в виде эквивалентного резистора 21 (R), через измерительную цепь транзистор 11.1, резистор 13.1, резистор 21, диод 14.N и дополнительный источник 7 питания потечет ток, величина 15 которого будет определяться резистором 13.1 и резистором 21 (R).
Если, например, R = 0 (соединены перемычкой два контакта в объекта 16 контроля), то на измерительный блок 20 3 через диоды 15.1 и 15.N будет подано напряжение, близкое к уровню логического ”0. Если же R = со (между выбранными контактами объекта 16 контроля нет соединения), то на изме- 25 рительный блок 3 через диод 15.1 будет подано напряжение, близкое к выходному напряжению дополнительного источника 7. Таким образом, измерительный блок 3, представляющий собой 30 компаратор с окном на выходе, формирует кодовое двухразрядное слово: 01, 10, 11, которое через блок 2 управления коммутатором передается в блок 1 общего управления 1, где ана- 35 лизируется состояние проверяемого ,соединения.
Кодовое слово 01 означает к.з. между контактами (R = 0), 10 - отсутствие соединения (R = 00 ), 11 - 4θ плохая изоляция (0^R<oo). Величина сопротивления соединения (кодовое слово) сравнивается с записанной с блока 4 ввода эталонной величиной и при несовпадении измеренного и эталонного значений на блок 5 вывода 5 выдается соответствующее сообщение и выводится адрес, по которому имеет место дефект монтажа. Аналогичным образом проверяются остальные соедине- gQ ния между точками соединения объекта контроля. При этом те ячейки коммутаторов, которые ь данный момент не выбраны блоком 2 управления коммутатором, обесточены, так как первые gg ключи 19 разомкнуты, поскольку отсутствуют стробирующие сигналы выборки первых ступеней 8 дешифраторов. Кроме того, вторые ключи 20 также ра зомкнуты, поскольку они стробируются выходным сигналом первых ключей 19.

Claims (1)

  1. Формула изобретения Автоматизированная система контроля монтажа, содержащая блок общего управления, блок управления коммута- . тором, измерительный блок, блок ввода, блок вывода, коммутатор, состоящий из сканирующего и опрашивающего узлов, источник питания, выход блока ввода соединен с первым входом блока общего управления, первый выход которого соединен с входом блока вывода, второй выход блока общего управления соединен с первым входом блока управления коммутатором, первый и второй выходы которого соединены с соответствующими адресными входами сканирующего и опрашивающего узлов коммутатора, первый и второй входы коммутатора соединены с выходом источника питания, информационные выходы коммутатора соединены с клеммами для подключения объекта контроля, отличающаяся тем, что, с целью повышения достоверности контроля, в систему введены η коммутаторов и дополнительный источник питания, выход которого соединен с третьим входом коммутатора, при этом сканирующий и опрашивающий узлы коммутатора выполнены кавдый на двухступенчатых дешифраторах, адресные входы первых ступеней двухступенчатых дешифраторов сканирующего и опрашивающего узлов являются адресными входами коммутатора, адресные входы вторых ступеней двухступенчатых дешифраторов сканирующего и опрешивающего узлов соединены через формирователи с третьим и четвертым выходами блока управления коммутатором соответственно, потенциальная шина питания вторых ступеней двухступенчатых дешифраторов сканирующего и опрашивающего узлов коммутатора соединена с первым и вторым входами коммутатора непосредственно, потенциальная шина питания первых ступеней дешифраторов сканирующего и опрашивающего узлов коммутатора соединена с первым и вторым входами коммутатора через первые ключи, управляющие входы которых соединены с η-м входом выборки первых ступеней двухступенчатых дешифраторов сканирующего и опрашивающего узлов, пятым и шестым выходами блока управления коммутатором соответствен1449941
    Но, общая шина питания первых ступеней дешифраторов сканирующего и опрашивающего узлов соединена с общей шиной питания системы непосредственно, ббщая шина питания вторых ступеней двухступенчатых дешифраторов сканирующего и опрашивающего узлов соединена с общей шиной питания системы через вторые ключи, управляющие входы которых соединены соответственно : выходом первых ключей сканирующего м опрашивающего узлов коммутатора, выходы первых ступеней двухступенчатых дешифраторов сканирующего и опра- 15 шивающего узлов соединены с соответствующими входами вторых ступеней двухступенчатых дешифраторов сканирующего и опрашивающего узлов, потенциальная шина питания формирователей 20 сканирующего и опрашивающего узлов коммутатора соединена с выходом первых ключей сканирующего и опрашивающего узлов коммутатора, общая шийа питания формирователей сканирующего и опрашивающего узлов коммутатора соединена с общей шиной питания сис5 темы, выходы вторых ступеней двухступенчатого дешифратора сканирующего узла соединены через соответствующие резисторы с базами транзисторов третьего ключа, эмиттеры транзисто1G ров третьего ключа соединены между собой и с третьим входом коммутатора, коллекторы транзисторов третьего ключа через соответствующие резисторы соединены с информационным выходом коммутатора, который через соответствующие диоды соединен с соответствующими выходами вторых ступеней дешифратора опрашивающего узла, а через соответствующие разделительные диоды - с измерительным выходе· коммутатора, соединенного с входов измерительного блока, выход κοτοί :го соединен с вторым входом блок; управления коммутатором.
SU864034536A 1986-03-06 1986-03-06 Автоматизированна система контрол монтажа SU1449941A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864034536A SU1449941A1 (ru) 1986-03-06 1986-03-06 Автоматизированна система контрол монтажа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864034536A SU1449941A1 (ru) 1986-03-06 1986-03-06 Автоматизированна система контрол монтажа

Publications (1)

Publication Number Publication Date
SU1449941A1 true SU1449941A1 (ru) 1989-01-07

Family

ID=21225477

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864034536A SU1449941A1 (ru) 1986-03-06 1986-03-06 Автоматизированна система контрол монтажа

Country Status (1)

Country Link
SU (1) SU1449941A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 429380, кл. G 01 R 31/02, 1972. Авторское свидетельство СССР № 798642, кл. G 01 R 31/02, 1979. *

Similar Documents

Publication Publication Date Title
US20020070733A1 (en) Voltage measurement apparatus
US4743842A (en) Tri-state circuit tester
SU1449941A1 (ru) Автоматизированна система контрол монтажа
KR860009425A (ko) 다이오드 매트릭스형 디코오더와 여분형태를 갖는 반도체 메모리장치
CN1076038A (zh) 模拟键扫描方式的双键输入识别电路
US3878405A (en) Switching circuitry for logical testing of network connections
US5414373A (en) Automatic transistor checker
JPS5863870A (ja) 検査システム
US4320512A (en) Monitored digital system
KR100351060B1 (ko) 피씨 기반 입출력 카드의 고장진단 시스템 구조에서의 고장진단 시험신호 발생방법
JPH05297061A (ja) 半導体集積回路
JP2002510903A (ja) バスシステムでデジタル電圧信号を発生する信号化最終段
JPH0517667Y2 (ru)
SU1088122A1 (ru) Коммутатор
SU1043572A1 (ru) Устройство дл контрол монтажа
JPH06350092A (ja) Mosパワーデバイス用高信頼性集積回路構造
KR890000982B1 (ko) Pcm 방식 교환기의 통화로 고장 진단방법
SU1734054A1 (ru) Устройство дл контрол соединений многослойных печатных плат
SU485460A2 (ru) Матричный регистратор гальванических св зей
JPH0567185B2 (ru)
SU327482A1 (ru) Матричный регистратор гальванических связей
SU1647477A1 (ru) Устройство дл контрол исправности транзисторов
JPS6324502Y2 (ru)
SU1149193A1 (ru) Устройство дл контрол электрического монтажа
SU1396095A1 (ru) Устройство дл контрол сопротивлени изол ции разобщенных цепей