SU1444962A1 - Преобразователь последовательно-параллельного кода в параллельный - Google Patents

Преобразователь последовательно-параллельного кода в параллельный Download PDF

Info

Publication number
SU1444962A1
SU1444962A1 SU874275961A SU4275961A SU1444962A1 SU 1444962 A1 SU1444962 A1 SU 1444962A1 SU 874275961 A SU874275961 A SU 874275961A SU 4275961 A SU4275961 A SU 4275961A SU 1444962 A1 SU1444962 A1 SU 1444962A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
group
information
output
converter
Prior art date
Application number
SU874275961A
Other languages
English (en)
Inventor
Александр Валентинович Дрозд
Юрий Робертович Жердев
Виктор Петрович Карпенко
Валерий Владимирович Лебедь
Валентина Анатольевна Минченко
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU874275961A priority Critical patent/SU1444962A1/ru
Application granted granted Critical
Publication of SU1444962A1 publication Critical patent/SU1444962A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и автоматики., Цель изобретени  - расширение области применени  преобразовател  путем обеспечени  возможности преобразовани  кодовых слов произвольной разр дности , кратной 2, Преобразователь содержит счетчик I, элементы И 2 первой группы, информационные коммутаторы 3, коммутаторы 4 управлени , элементы И 5 второй группы, триггеры 6, 1 ил.

Description

а
Ьд
Изобретение относитс  к вычислительной технике и автоматике.
Цель изобретени  - расширение области применени , путем обеспечени  возможности декодировани  кодовых слов произвольной разр дности, кратной 2.
На чертеже представлена структурна  схема преобразовател  дл  вось- миразр дного выходного слова.
Преобразователь (фиг.и содержит счетчик , элементы И 2 первой группы , информационные коммутаторы 3, коммутаторы 4 управлени , элементы И 5 второй группы, триггеры 6. На чертеже также показаны информационные входы 7, первые входы 8 управлени , вход 9 синхронизации, установочный вход 10, вторые входы 11 управлени  и выходы 12 преобразовател .
Преобразователь работает следующим образом.
На вход 10 перед началом преобразовани  поступает сигнал, устанавли вающий счетчик в нулевое состо ние.
На - информационные входы устройства , начина  со входа 7 поступает преобразуемый 1-разр дный входной код.
На управл ющие входы коммутаторов 3 групп 1,..., logjl поступает единичный сигнал, при этом к выходу коммутатора подключен его второй инфор- мационньш вход. На управл ющие входы остальных коммутаторов 3 подаетс  ну левой сигнал, при этом к выходам этих коммутаторов подключены их пер- Bbie информационные входы (входы соответствующих триггеров). На вход 9 поступает синхросигнал сопровождени  1-разр дного входного кода. На управл ющие входы коммутаторов 4 поступает код равный loggl.
Рассмотрим работу преобразовател  при 1 - 2, и 8.
При .этом, на управл ющий вход коммутатора З. поступает сигнал логической 1, на управл ющие входы остальных коммутаторов 3 поступает сигнал логргческого О поэтому входы триггеров 6./ г (г ( подключены к информационным входам устройства; входы .триггеров 6 1, 6з.2 подключены к - выходам триггеров 6 , б. соответ- ственно; входы триггеров 6. , 64.2 e.j, 64.i подключены к выходам триггеров 6,. , 6г.,, 65,, 6з2 соответственно . .
На управл ющие входы коммутаторов 4 подаетс  код, равный log 2 01, поэтому коммутаторы подключают к выходу состо ни  первых входов, т.е. на выходе коммутатора 4 - посто нна  логическа  1, на выходе коммутатора 4 - состо ние элемента 2 и ко.торое равно логической 1 при наличии кода 10 в младших разр дах счетчика.
Перва  пара разр дов, .сопровождаема  импульсом на входе 9, записываетс  в триггеры 6 , 6г./; состо ние счетчика становитс  001. Втора  пара разр дов записываетс  в триггеры . 2.{ при этом перва  пара, находивша с  в этих триггерах переписываетс  в триггеры 6j, 6з2 состо т ние счетчика становитс  010. Треть  пара разр дов записываетс  в триггеры , , при этом первые две пары , находивщиес  в этих триггерах и триггерах 6 , переписываютс  в триггеры ()(, 4.3 4.4 так как открывшийс  элемент И Sj пропускает на вход синхронизации этих триггеров синхроимпульс сопровождени  9, состо ние счетчика становитс  001. Четверта  пара разр дов записьгааетс  в триггера 6., .j , 6 |, при этом треть  пара разр дов, находивша с  там переписываетс  в триггеры 63.,, 6з2
Таким образом, формирование восьмиразр дного выходного слова заканчиваетс . Перва , втора , треть , четверта  пары разр дов наход тс  соответственно в триггерах ..64.4 J 64.3, 64.2 (4.i, 63.Y, 63.2 2.1, 6i.f.
При необходимости формировани  слова меньшей разр дности этот процесс нужно закончить при достижении требуемой разр дности. Сигнал подтверждени  приема сформированного слова поступает на вход 10 (сброс) устройства и таким образом устройство готовитс  к следук цему циклу работы .

Claims (1)

  1. Формула изобретени 
    Преобразователь последовательно- параллельного кода в параллельный, содержащий п-1 (п - число разр дов выходного кода) ин1)ормационных коммутаторов , выход каждого t-ro информационного коммутатора (t 1,...,п) соединен с информационным входом (t-t-l)-ro триггера, выход которого  вл етс  соответствующим выходом преобразовател , информационный вход первого триггера  вл етс  первым информационным входом преобразовател , отличающийс  тем, что, с целью расширени  области применени  преобразовател  за счет обеспечени  возможности преобразовани  кодовых слов произвольной разр дности, крат- ной 2, в него введены т- (т loggn) коммутаторов управлени , счетчик т-1 элементов И первой группы и шэлементов И второй группы, инверсный выход каждого разр да счет- чика соединен с соответствующими входами одноименного и всех последующих элементов И первой группы, пр мой выход каждого разр да счетчика, кроме первого, соединен с соответст- вующим входом предыдущего элемента И первой группы, выход 1-го (1 I,... т-1) элемента И первой группы соединен с (k - 1+1)-м (k 1,. .и, т-1, k i1) информационным входом k-ro коммутатора управлени , остальные (2 - ) информационные входы каждого из которых подключены к шине логической единицы, выход каждого комму
    татора управлени  соединен с первым входом последующего элемента И второй группы, выход первого элемента И второй группы соединен с синхровхо- дами первого и второго триггеров, выход р-го (р 2,ш) элемента И второй группы соединен с синхровходами каждых последующих триггеров, выходы триггеров соединены с первыми входами одноименных информационных коммутаторов каждой из i (|i iT™), содержащей j (j I,...,2 ) информационных коммутаторов, вторые входы информационных коммутаторов  вл ютс  соответствующими вторыми информационными входами преобразовател , управл ющие входы информационньпс коммутаторов каждой группы объединены и  вл ютс  соответствующими первыми управл юпдами входами преобразо- вател , управл ющие входы коммутаторов управлени  и вход установки счетчика  вл ютс  соответственно вторыми управл ющими входами и установочным входом преобразовател , вторые входы элементов И второй группы объединены с синхровходом счетчика и  вл ютс  входом синхронизации преобразовател 
SU874275961A 1987-07-03 1987-07-03 Преобразователь последовательно-параллельного кода в параллельный SU1444962A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874275961A SU1444962A1 (ru) 1987-07-03 1987-07-03 Преобразователь последовательно-параллельного кода в параллельный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874275961A SU1444962A1 (ru) 1987-07-03 1987-07-03 Преобразователь последовательно-параллельного кода в параллельный

Publications (1)

Publication Number Publication Date
SU1444962A1 true SU1444962A1 (ru) 1988-12-15

Family

ID=21316203

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874275961A SU1444962A1 (ru) 1987-07-03 1987-07-03 Преобразователь последовательно-параллельного кода в параллельный

Country Status (1)

Country Link
SU (1) SU1444962A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 822175, кл. Н 03 М 9/00, 1982. Каган Б.М. Электронные вычисли- гельные машины и системы, М.: Энерги , с. 88, рис. 3-23. *

Similar Documents

Publication Publication Date Title
SU1444962A1 (ru) Преобразователь последовательно-параллельного кода в параллельный
US4387341A (en) Multi-purpose retimer driver
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1649531A1 (ru) Устройство поиска числа
SU1411738A1 (ru) Цифровой функциональный преобразователь
SU760107A1 (ru) Устройство для перебора сочетаний1
SU1315997A1 (ru) Устройство дл формировани координат сеточной области
SU1374425A1 (ru) Синхронный делитель частоты
SU1379785A1 (ru) Устройство дл формировани тестовых воздействий
SU1368982A1 (ru) Резервированный делитель-формирователь
SU723570A1 (ru) Устройство дл сдвига
RU2012146C1 (ru) Устройство для передачи и приема цифровых сигналов
SU1180871A1 (ru) Генератор функций Уолша
SU1231613A1 (ru) Преобразователь последовательного кода в параллельный
SU1278811A1 (ru) Устройство дл ситуационного управлени
SU1578714A1 (ru) Генератор тестов
JPS61179621A (ja) 直列/並列変換回路
SU1262471A1 (ru) Устройство дл синхронизации каналов
SU1244795A1 (ru) Преобразователь временных интервалов в цифровой код
SU1193826A1 (ru) Преобразователь параллельного кода в последовательный
SU1716497A1 (ru) Генератор логико-динамического теста
SU604160A1 (ru) Устройство автоматического выравнивани времени распространени при передаче дискретных сообщений по параллельным каналам
SU1226661A1 (ru) Счетчик в коде "2 из @
SU1282142A1 (ru) Многоканальное устройство дл сопр жени
SU1173550A1 (ru) Устройство дл выполнени операции "пирса