SU1418912A1 - Преобразователь последовательного кода в параллельный - Google Patents

Преобразователь последовательного кода в параллельный Download PDF

Info

Publication number
SU1418912A1
SU1418912A1 SU874185914A SU4185914A SU1418912A1 SU 1418912 A1 SU1418912 A1 SU 1418912A1 SU 874185914 A SU874185914 A SU 874185914A SU 4185914 A SU4185914 A SU 4185914A SU 1418912 A1 SU1418912 A1 SU 1418912A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
shift register
triggers
Prior art date
Application number
SU874185914A
Other languages
English (en)
Inventor
Александр Владимирович Васильев
Аркадий Александрович Зыков
Геннадий Иванович Корниенко
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU874185914A priority Critical patent/SU1418912A1/ru
Application granted granted Critical
Publication of SU1418912A1 publication Critical patent/SU1418912A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в аппаратуре обработки и регистрации сигналов, в частности  ри получении характеристик случайных процессов, регистрируемых на различного вида носител х. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  формировани  сигнала длительности обработки и повьшение помехоустойчивости преобразовани . Поставленна  цель достигаетс  тем, что в преобразователь последовательного кода в параллельный, содержащий регистр сдвига 10, триггеры 11, 13, элемент И 9 и генератор 12 серий импульсов, дополнительно введены фильтр 3, регистр 4, схема сравнени  5, триггеры 6, 14, счетчик 8 и одновибратор 15. 1 ил. с с/)

Description

Ч
CZJTt
114
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в аппаратуре обработки и регистрации электрических сиг иалов, в частности при получении характеристик случайных процессов, регистрируемых на различного вида носител х .
Цель изобретени  - расширение функ циональных возможностей за счет обеспечени  формировани  сигнала длительности обработки и повьшение помехоустойчивости преобразовани .
На чертеже приведена блок-схема предлагаемого преобразовател .
Схема содержит вход 1 Пуск, информационный вход 2, фильтр 3, регистр А начала обработки, схему 5 сравнени , триггер 6, ииформационный выход 7 преобразовател , счетчик 8, элемент И 9 регистр 10 сдвига, триггер 11, генератор 12 серий импульсов, триггеры 13 и 14, одновибратор 15, выход 16 ошибки.
Предлагаемый преобразователь работает следующим образом.
На информационный вход 2 поступает последовательный код времени, например , дл  начала отсчета кодовое слово будет иметь вид: 0100...О, а дл  первой единицы времени - 0110...О и т.д. С входа 2 последовательньй код времени подаетс  на фильтр 3, который например, может быть выполнен в виде интегрирующей цепочки RC. ; Так как последовательный код времени считываетс  с таких сигналоносителей, как магнитоноситель, то электрические сигналы, воспроизводимые с аппаратов магнитной записи, мбгут иметь ложные импульсы, которые подавл ютс  фильтром 3, Последовательный код времени подаетс  на вход элемента И 9 и на S-вход триггера 14.
Триггер 14 при поступлении на него посто нной части кода времени (01) перебрасываетс  и сигнал с выхода триггера 14 запускает одновибратор 15, выходной сигнал которого  вл етс  разрещающим сигналом дл  входа записи регистра 10 сдвига, а также управл ющими дп  триггеров 13 и 11, которые перебрасываютс . Разрешающий потеициал с выхода триггера 13 подаетс  на вход элемента Н 9, который открываетс  и пропускает на информа- цио иый вход регистра 10 сдвига последовательный код времени, который
5
0
5
89
д
0
0
5
0
5
12 2
также подаетс  на вход генератора 12 серий импульсов, выход которого подключен к тактовому входу регистра 10 сдвига.
Принцип работы предлагаемого устройства основан на использовании последовательного кода времени фиксированной длины, имеющего, например, два дополнительных разр да. Рассмотрение принципа работы можно провести применительно к дополнительному коду 10. По вление указанной комбинации свидетельствует об окончании преобразовани  последовательного кода времени в параллелыый код, который подаетс  на входы схемы 5 сравнени . Окончание преобразовани  сопровождаетс  выдачей сигнала Конец дополнительной кодовой комбинации с выхода (п+1)-го разр да регистра 10 сдвига , который подаетс  на R-вход триггера -14 и счетный вход счетчика 8 соответственно , триггер 14 опрокидываетс  и снимает разрешающий потенциал с одновибратора 15, который, в свою очередь, снимает сигнал записи с входа записи регистра 10( сдвига. Таким образом, в регистре 10 сдвига с первого по п-й разр ды устанавливаетс  временной код. По вление указанной комбинации свидетельствует об окончании преобразовани  последовательного кода времени в параллельный код. Через вход 1 в регистр 4 записываетс  кодова  последовательность, соответствующа  началу обработки. Указанна  последовательность подаетс  на соответствующие входы схемы 5 сравнени , на вторые входы которой с выходов п разр дов регистра 10 сдвига подаетс  записанное в регистре 10 сдвига врем . При равенстве этих значений с выхода схемы 5 сравнени  выдаетс  импульс , который подаетс  на S-вход триггера 6, который перебрасываетс  и с его выхода выдаетс  сигнал, управл ющий автоматизированным анализом.
Счетчик 8 производит подсчет заданных циклов, т.е. единиц времени, записываемых в регистр 10 сдвига, и при достижении заданного числа N перебрасывает триггер 6, что приводит к остановке обработки данных эксперимента . Обнуление счетчика 8 производитс  сигналом с выхода преобразовател .
Если в процессе сдвига или передачи последовательный код искажен.
3,
то посто нна  часть кодовой комбинации 01 в (n+l) и (п+2) разр дах регистра 10 сдвига по витс  преждевременно и формирует ложный сигнал Конец кодовой комбинации.
При этом генератор 12 серий импульсов продолжает вьфабатьгаать тактовые импульсы, которые осуществл ют сдвиг информации в регистре 10 сдвига, и 1 по вл етс  в (п+2)-м разр де регистра 10 сдвига. Триггер 11 устанавливаетс  в противоположное состо ние и на выходе формирует сигнал Брак, который выдаетс  на выход 16 и устанавливает триггер 13 в состо ние, при ротором закрываетс  элемент И 9, запреща  прием информации .
При нормальном функционировании преобразовател  после окончани  цикла со второго выхода третьего триггера 14 сигнал об окончании цикла подаетс  на вход сброса регистра 10 сдвига и вход сброса триггера 13, который закрывает элемент И 9. Преобразователь находитс  в ждущем режиме и готов к приему нового последовательного кода времени.

Claims (1)

  1. Формула изобретени 
    Преобразователь последовательного кода в параллельный, содержащий регистр сдвига, состо щий из п+2 разр дов , где п - разр дность входного кода, первый и второй триггеры, генератор серий импульсов и элемент И, выход которого соединен с информационным входом регистра сдвига и входом генератора серий импульсов, выход ко
    12
    торого соединен с тактовым входом регистра сдвига, выход (п+2)-го разр да которого соединен с R-входом первого триггера, выход которого  вл етс  выходом ощибки преобразовател  и соединен с R-входом второго триггера, выход которого соединен с первым входом элемента И, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  формировани  сигнала длительности обработки и повьшени  помехоустойчивости , в него введены фильтр, третий и четвертый триггеры, схема сравнени , счетчик, одиовибратор, регистр начала обработки, входы которого соединены с входом Пуск преобразовател , а вькоды соединены с входами первой группы схемы сравнени , входы второй группы которой соединены с выходами п младших разр дов регистра сдвига, вход записи которого соединен с выходом одновибратора и с R-входами первого и второго триггеров , С-вход последнего из которых соединен с инверсным выходом третьего триггера и входом сброса регистра сдвига, выход (п+1)-го разр да которого соединен с R-входом третьего триггера и входом счетчика, выход которого соединен с R-входом четвертого триггера, S-вход которого соединен с выходом схемы сравнени , а выход четвертого триггера  вл етс  информационным выходом преобразовател , ин- 11юрмацио Нный вход которого через фильтр соединен с вторым входом элемента И и S-входом третьего триггера,
    пр мой выход которого соединен с входом одновибратора.
SU874185914A 1987-01-23 1987-01-23 Преобразователь последовательного кода в параллельный SU1418912A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874185914A SU1418912A1 (ru) 1987-01-23 1987-01-23 Преобразователь последовательного кода в параллельный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874185914A SU1418912A1 (ru) 1987-01-23 1987-01-23 Преобразователь последовательного кода в параллельный

Publications (1)

Publication Number Publication Date
SU1418912A1 true SU1418912A1 (ru) 1988-08-23

Family

ID=21282275

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874185914A SU1418912A1 (ru) 1987-01-23 1987-01-23 Преобразователь последовательного кода в параллельный

Country Status (1)

Country Link
SU (1) SU1418912A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 354410, кл. Н 03 М 9/00, 1970. Авторское свидетельство СССР 1081639, кл. Н 03 М 9/00, 1982. *

Similar Documents

Publication Publication Date Title
US4964139A (en) Multi-purpose circuit for decoding binary information
SU1418912A1 (ru) Преобразователь последовательного кода в параллельный
US5025328A (en) Circuit for decoding binary information
SU1363499A1 (ru) Устройство дл оценки сигналов
SU1734109A1 (ru) Устройство дл счета импульсов
SU1575146A1 (ru) Устройство дл регистрации сейсмической информации
SU1377907A1 (ru) Устройство дл контрол цифрового аппарата магнитной записи
SU1108493A1 (ru) Устройство дл обработки информации
RU1795446C (ru) Многоканальное устройство дл сравнени кодов
SU1014015A1 (ru) Устройство дл цифровой магнитной записи
SU1051705A1 (ru) Преобразователь кода в период повторени импульсов
SU1236398A1 (ru) Устройство выделени полезного сигнала
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1647480A1 (ru) Бинарный фильтр преимущественно дл систем магнитного резонанса
RU2023309C1 (ru) Устройство для приема команд телеуправления
SU1531102A1 (ru) Устройство дл сопр жени ЦВМ с магнитофоном
SU1510006A1 (ru) Устройство дл контрол канала цифровой магнитной записи-воспроизведени
SU1607008A1 (ru) Устройство дл записи цифровой информации
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1298940A1 (ru) Устройство выбора каналов
SU1732451A1 (ru) Селектор сигналов
SU1599892A1 (ru) Устройство дл записи-воспроизведени аналоговых сигналов
SU1298759A1 (ru) Устройство дл ввода-вывода информации
SU407354A1 (ru) Устройство для считывания штриховых знаков
SU520703A1 (ru) Устройство дл преобразовани параллельного кода в последовательный