SU1418723A1 - Buffer memory device - Google Patents

Buffer memory device Download PDF

Info

Publication number
SU1418723A1
SU1418723A1 SU874174361A SU4174361A SU1418723A1 SU 1418723 A1 SU1418723 A1 SU 1418723A1 SU 874174361 A SU874174361 A SU 874174361A SU 4174361 A SU4174361 A SU 4174361A SU 1418723 A1 SU1418723 A1 SU 1418723A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
input
block
output
Prior art date
Application number
SU874174361A
Other languages
Russian (ru)
Inventor
Владимир Николаевич Бессмертный
Виктор Иванович Панов
Original Assignee
Предприятие П/Я В-8025
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8025 filed Critical Предприятие П/Я В-8025
Priority to SU874174361A priority Critical patent/SU1418723A1/en
Application granted granted Critical
Publication of SU1418723A1 publication Critical patent/SU1418723A1/en

Links

Abstract

Изобретение относитс  к цифровой вычислительной технике. Цель изобретени  - уменьшение аппаратных затрат. Устройство содержит счетчики 1 и 2 адреса, блоки 3 и 4 пам ти, элемент 5 задержки, генератор 6 импульсов , вход 7, триггер 8, элементы И 9-12, элементы ИЛИ 13 и 14, элементы И 15 и 16, элементы 17 и 18 задержки . Единичное положение триггера 8 соответствует режиму дл  блока 3 и реж)му считывани  дл  блока 4, а нулевое положение триггера 8 - режиму записи дл  блока 4 и режиму счи- тьтл1ги  дл  блока 3. В режиме записи импульсы частоты с генератора 6 поступают дл  блока 3 через отктзытый элемент И 9, а дл  блока 4 - соответственно через элемент И 12. При этом команда записи дл  каждого блока пам ти разбиваетс  на два канала; управление по входу Запись-считывание и по входу Выбор кристалла Лл  блока 3 команда записи в вид.е импульса частоты записи проходит через элементы 17 и 18о Причем элемент 18 работает на два блока, а его врем  срабатывани  больше по отношению элементов 17 и 5. Этим обеспечиваетс  задержка управлени  по входу Выбор кристалла в обоих блоках по отношению к входу УThis invention relates to digital computing. The purpose of the invention is to reduce hardware costs. The device contains counters 1 and 2 addresses, blocks 3 and 4 of memory, delay element 5, pulse generator 6, input 7, trigger 8, AND 9-12 elements, OR elements 13 and 14, And 15 and 16 elements, elements 17 and 18 delays. The single position of the trigger 8 corresponds to the mode for block 3 and the read mode for block 4, and the zero position of the trigger 8 corresponds to the write mode for block 4 and the read mode for block 3. In the write mode, frequency pulses from the generator 6 are sent for block 3 through the released element 9, and for block 4, respectively through element 12. In this case, the write command for each memory block is divided into two channels; control on the write-read input and on the input of the chip selection on the block of block 3, the write command in the form of the write frequency pulse passes through the elements 17 and 18o; moreover, the element 18 operates in two blocks, and its response time is longer with respect to the elements 17 and 5. control delay on input is provided. Choice of crystal in both blocks with respect to input Y

Description

1чЭ1HE

UU

ванне в момент прихода импульсов частоты записио По окончании импульса частоты записи элемент И 9 закры- ваетс  и начинает срабатывать элемент 17, врем  срабатывани  которого равно времени срабатывани  элементов И 15 и ИЛИ 13, Таким образом, исчезновение сигналов управлени  по входам Запись-считывание и Выборthe bath at the time of arrival of the recording frequency pulses. At the end of the recording frequency pulse, the AND 9 element closes and the element 17 starts to operate, the response time of which is equal to the response time of the AND 15 and OR 13 elements. Thus, the disappearance of the control signals for the Record-read and Select inputs

кристашш происходит одновременно. В режиме считын ни  дл  блока 3 импульсы считывани  с другого выхода генератора 6 проход т через открытый элемент И 11 и через элемент ИЛИ 13. на вход Выбор кристалла блока 3. Аналогичным образом работает в режимах записи или считывани  блок 4. 1 ил.Kristashsh occurs simultaneously. In the read mode for block 3, read pulses from another output of generator 6 pass through the open element 11 and through the OR element 13. input Select the crystal of block 3. In the same way, block 4 operates in the write or read modes. 1 Il.

1one

Изобретение относитс  к 1щфровой вычислительной технике, в частности к устройствам дл  сопр жени  с пам тью , и может быть использовано дл  построени  систем с быстродействующей пам тью.The invention relates to digital computing, in particular to devices for interfacing with memory, and can be used to build systems with high-speed memory.

Цель изобретени  - уменьшение аппаратных затрат за счет упрощени  алгоритма сбора данных,The purpose of the invention is to reduce hardware costs by simplifying the data acquisition algorithm,

На чертеже представлена структурна  схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство содержит счетчики 1 иThe device contains counters 1 and

2адреса, блоки 3 и 4 пам ти, элемент2 addresses, blocks 3 and 4 of memory, element

5 задержки, генератор 6 импульсов, вход 7 запуска устройства, триггер 8, элементы И 9-12, элементы ИЛИ 13 и 14 элементы И 15 и 16, элементы 17 и 18 задержкИо5 delays, generator 6 pulses, device start 7 input, trigger 8, elements AND 9-12, elements OR 13 and 14 elements AND 15 and 16, elements 17 and 18 delay

Устройство работает следующим образом.The device works as follows.

Информаци , подлежаща  записи по входу и 1 в блоки 3 и 4, прив зываетс  к сигналу запуска по входу 7 и, при необходимости, может быть синх- ронизирована импульсами частоты записи , поступающими с первого выхода генератора 6 (не показано).The information to be recorded at input and 1 in blocks 3 and 4 is associated with the trigger signal at input 7 and, if necessary, can be synchronized with recording frequency pulses from the first output of generator 6 (not shown).

Сигнал запуска по входу 7 используетс  также дл  синхрониэатщи счет- чиков 1 и 2,The trigger signal at input 7 is also used for synchronizing counters 1 and 2,

Информаци , считываема  из блоковInformation read from blocks

3и 4, может быть объединена в один канал через элемент ИЛИ и, при необходимости , синхронизирована импульсами частоты считывани  с задержкой на врем  срабатывани  блоков 3 и 4, дл  этой цели может быть, использован тщу- щий мультивибратор, запускаемый импульсами частоты считывани , 3 and 4 can be combined into one channel through an OR element and, if necessary, synchronized by read frequency pulses with a delay for the response time of blocks 3 and 4, for this purpose a careful multivibrator triggered by pulses can be used

Синхронизаци  входной и выходной информации может быть реализована на триггерах.Synchronization of input and output information can be implemented on triggers.

0 0

5 five

О ABOUT

..

5five

Единичный выход триггера 8 соответствует режиму записи дл  блока 3 и режиму считывани  дл  блока 4, а нулевой выход триггера 8 соответству-- ет режиму считывани  дл  блока 3 и режиму записи дл  блока 4,The single trigger output 8 corresponds to the write mode for block 3 and the read mode for block 4, and the zero output of the trigger 8 corresponds to the read mode for block 3 and the write mode for block 4,

В режиме записи информации дл  блоков 3 и 4 импульсы частоты записи с генератора 6 поступают через соответственно открытые элементы И 9 и 12о При этом команда записи дл  каждого блока пам ти разбиваетс  на два канала: управление по входу Запись- считывание и по входу Выбор кристалла . Дл  блока 3 команда записи в виде импульсной частоты записи проходит через элементы 17 и 18, причем врем  срабатывани  элемента 18 боль- ще времени срабатывани  элемента 17, этим обеспечиваетс  задержка управлени  по входу Выбор кристалла по отношению к входу Запись-считывание в момент прихода импульса частоты за писи с выхода генератора 6, По окончании импульса частоты записи эле( мент И 9 закрываетс  и начинает срабатывать элемент 17, врем  срабатывани  которого равно времени срабатывани  элементов И 15 и ИЛИ 1 3, таким образом исчезновение сигналов управлени  по входам Запись-считывание и Выбор кристалла происходит одновременно,In the information recording mode for blocks 3 and 4, the write frequency pulses from oscillator 6 are received through the open elements AND 9 and 12, respectively. At the same time, the write command for each memory block is divided into two channels: input control Write-read and chip select input. For block 3, the write command in the form of a pulsed write frequency passes through elements 17 and 18, and the response time of element 18 is faster than the response time of element 17, thereby providing an input control delay. Choosing a chip with respect to the input Record-reading at the time of arrival of a frequency pulse recording from the generator output 6, At the end of the pulse frequency of the recording element (And 9 closes and the element 17 starts to operate, the response time of which is equal to the response time of the elements And 15 and OR 1 3, thus disappearing si catch control inputs of recording and reading-crystal Selection occurs simultaneously,

В режиме считывани  дл  блока 3 импульсы частоты считьгоани  с другого выхода генератора 6 проход т через открытый элемент И 11 и через элемент ИЛИ 13 на вход Выбор кристалла блока 3.In the read mode for block 3, the coupling frequency pulses from another output of generator 6 pass through the open element 11 and through the element OR 13 to the input of the selection of the crystal of block 3.

Аналогичньш образом работает в режиме записи или считывани  блок 4„Similarly, the block 4 "operates in the write or read mode.

31 31

Если в гфоцессе работы поступает информаци  об искажении достоверности информации от блока контрол , то этот сигнал можно использовать дл  перевода блоков 3 или 4 в работу по резервной зоне, котора  подключаетс  к работе сменой потенциала на входе старшего адресного разр да,If information on the distortion of the reliability of information from the control unit is received in the work flow, then this signal can be used to convert blocks 3 or 4 to work on the reserve zone, which is connected to the work by changing the potential at the input of the higher address bit,

Смена адреса пам ти в блоках 3 и 4 происходит по спаду импульсов на входах Выбор кристалла, которые с элементов ШШ 13 и 14 поступают в соответствующие счетчики 1 и 2 как в режиме записи, так и в режиме считывани .The change of the memory address in blocks 3 and 4 occurs by a decrease in the pulses at the inputs. The choice of a chip, which from elements 13 and 14 enters the corresponding counters 1 and 2, both in the write mode and in the read mode.

Claims (1)

Формула изобретени Invention Formula Устройство буферной пам ти, содержащее два счетчика адреса, два блока пам ти, триггер, шесть элементов И, два элемента ИЛИ, вход синхронизации триггера  вл етс  входом запуска устройства и соединен с входами сброса первого и второго счетчиков адреса, выходы первого и второго счетчиков адреса соединены с входами младших разр дов адреса первого и второго блоков пам ти соответственно, пр мой выход триггера соединен с первыми входами первого и второго элементов И, инверсный выход триггера соединен с первыми входами третьего и четвертого элементов И, выходы первого и четвертого элементов И соединены с первыми входами п того и шестого элементов И, соответственно, выходы п того и шестого элементов И соединеныA buffer memory device containing two address counters, two memory blocks, a trigger, six AND elements, two OR elements, a trigger synchronization input is a device start input and is connected to the reset inputs of the first and second address counters, the outputs of the first and second address counters connected to the inputs of the lower bits of the address of the first and second memory blocks, respectively, the direct output of the trigger is connected to the first inputs of the first and second elements And, the inverse output of the trigger is connected to the first inputs of the third and fourth e The elements And, the outputs of the first and fourth elements And connected to the first inputs of the fifth and sixth elements And, respectively, the outputs of the fifth and sixth elements And connected 5five 87238723 с первыми нходами первого и второго элементов ИЛИ соответственно, выходы третьего и второго элементов И соединены с вторыми входами первого и второго элементов ШШ соответственно, выход первого элемента ИЛИ соединен с входом Выборки кристалла первого блока пам ти и счетным входом первого Q счетчика адреса, выход второго элемента ИЛИ соединен с входом Выборка кристалла второго блока пам ти и счетным входом второго счетчика адреса , информационные входы первого и второго блоков пам ти  вл ютс  первым и вт6|рым информационными входами устройства , выходы блоков пам ти образуют информационньй выход устройства, отличающеес  тем, что, с целью уменьшени  аппаратных затрат, в него введены три элемента задержки и генератор импульсов, первьпЧ выход генератора импульсов соед1-гаен с вторыми входами первого и четвертого элементов И и через первьп элемент задержки - с вторыми входами п того и шестого элементов И, второй выход генератора импульсов соединен с вторыми входами второго и третьего элементов И, выход первого элемента И соединен через второй элемент задержки с входом чтени -записи первого блока пам ти, выход четвертого элемента И соединен через третий элемент задержки с входом чтени -записи второго блока пам ти, входы старших разр дов адреса первого и второго блоков пам ти  вл ютс  входами резервировани  блоков пам ти устройства.with the first notes of the first and second elements OR, respectively, the outputs of the third and second elements And are connected to the second inputs of the first and second elements SH, respectively, the output of the first element OR is connected to the input of the Sampling chip of the first memory block and the counting input of the first Q address counter, the output of the second the OR element is connected to the Sampling input of the second memory block and the counting input of the second address counter, the information inputs of the first and second memory blocks are the first and second information inputs of the device. Arrangements, the outputs of the memory blocks form the information output of the device, characterized in that, in order to reduce hardware costs, three delay elements and a pulse generator are introduced into it, the first frequency output of the pulse generator is combined with the second inputs of the first and fourth elements And, and through the first the delay element is with the second inputs of the fifth and sixth elements And, the second output of the pulse generator is connected to the second inputs of the second and third elements And, the output of the first element And is connected through the second delay element to the input ch audio-write the first block of memory, the fourth output element and is connected via a third delay element to the input of the read-write memory of the second unit, the inputs high bits of addresses of the first and second memory blocks are inputs reservation memory device units. 00 5five 00 5five
SU874174361A 1987-01-04 1987-01-04 Buffer memory device SU1418723A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874174361A SU1418723A1 (en) 1987-01-04 1987-01-04 Buffer memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874174361A SU1418723A1 (en) 1987-01-04 1987-01-04 Buffer memory device

Publications (1)

Publication Number Publication Date
SU1418723A1 true SU1418723A1 (en) 1988-08-23

Family

ID=21277762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874174361A SU1418723A1 (en) 1987-01-04 1987-01-04 Buffer memory device

Country Status (1)

Country Link
SU (1) SU1418723A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1325494, кл. G 06 F 13/00, 1986. Выонг Дао Би и др Приборы и техника эксперимента. - Буферные накопительные устройства в стандарте КАМАК, 1984, № 3, с.66-68„ *

Similar Documents

Publication Publication Date Title
SU1418723A1 (en) Buffer memory device
GB2244160B (en) Synchronisation of digital audio signals
SU1282147A1 (en) Device for controlling memory access
SU1644148A1 (en) Buffer memory
RU1805475C (en) Buffer memory unit
SU1494010A1 (en) Buffer memory unit
SU1562921A1 (en) Device for interfacing information source and receiver
SU1032472A1 (en) Device for interfacing computer to sound cassette tape recorder
SU1550525A1 (en) Device for interfacing comimunication channel and computer
SU1376089A1 (en) Memory-access control device
SU1633494A1 (en) Decoder for phase-shift code
SU1606972A1 (en) Device for sorting data
JP2504143B2 (en) Frame conversion circuit
SU1285453A1 (en) Two-channel information input device
SU1388951A1 (en) Buffer storage device
SU1264190A1 (en) Device for controlling information exchange
SU690620A1 (en) Pulse signal synchronizing device
SU1750036A1 (en) Delay device
SU1376074A1 (en) Device for programmed delay of information
SU1691892A1 (en) A buffer memory
SU1221745A1 (en) Counting device
SU1112542A1 (en) Device for delaying rectangular pulses
SU1418691A1 (en) Data input device
SU805483A1 (en) Pulse delay device
SU1741141A1 (en) Device for shaping signals for dynamic memory control