SU1401422A2 - Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора - Google Patents
Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора Download PDFInfo
- Publication number
- SU1401422A2 SU1401422A2 SU864052138A SU4052138A SU1401422A2 SU 1401422 A2 SU1401422 A2 SU 1401422A2 SU 864052138 A SU864052138 A SU 864052138A SU 4052138 A SU4052138 A SU 4052138A SU 1401422 A2 SU1401422 A2 SU 1401422A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- input
- output
- block
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
Изобретение относитс к радиотехнике . Цель изобретени - повышение качества изображени и снижение потерь информации при считывании видеосигнала из матричной пам ти. Устрво содержит датчик 1 кода положени антенны, блоки 2 и 3 управл емых инверторов , блоки 4 и 5 пам ти, накапливающие сумматоры (НС) 6 и 7, деигиф- ратор 8 знака cos углов, эл-т НЕ 9, г-р 11 тактовых импульсов, эл-т И 12, счетчик (С) 13, триггер 14. Введены блок 10 индикации, регистры 15 и 16, блоки 17 и 18 сравнени , сумматоры 19 и 20, эл-т И 21, блок 22 формировани импульсов коррекции, включакиций эл-ты И 23 и 24, С 25, эл-т НЕ 26. На выходе НС 6 и 7 формируетс код г sin В либо г cos6, при этом текуща дальность г задаетс числом импульсов дальности. Блок 10 по кодам г з1п0и г cos 0 на адресных входах и по сигна- с SS (Л
Description
м
лам на входах знака sin и cos осуществл ет запись кодов отсчетов видеосигнала в матричное ОЗУ и воспроизведение информации. Регистры 15 и 16 запоминают коды адреса, поступающие на их вход на врем , равное периоду следовани тактовых импульсов. Блоки 17 и 18 в момент равенства кодов на их первом и втором входах формируют сигнал равенства в виде логич. потенциала . С 25 представл ет собой одноразр дный С и измен ет состо ние своего выхода при приходе каждого импульса . Сумматоры 19 и 20 вычитают из кодов на их первых входах логич. 1 либо О, по вившиес на вторых входах. Коды с НС 6 и 7 задерживаютс на период тактовых импульсов с помощью регистров 15 и 16. Задержанные и незадержанные значени кодов сравниваютс в блоках 17 и 18. В случае если в соседних периодах тактовых импульсов адреса чеек оказываютс одинаковыми , на выходе эл-та И 21 формируетс импульс, к-рый поступает на блок 22. 1 ил.
Изобретение относитс к радиотехнике , в частности к радиолокации, и может быть использовано при построении индикаторов кругового обзора либо секторного обзора РЛС, в которых дл повышени ркости изображени используетс запись видеосигнала в матричную пам ть, и вл етс усовершенствованием изобретени по-авт. св. № 1030751.
Цель изобретени - повышение качества изображени и снижение потерь информации при считывании видеосиг- нала из матричной пам ти.
На чертеже изображена структурна электрическа схема формировател кодов радиально-круговой развертки дл индикатора кругового обзора.
I
Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора содержит датчик 1 кода угла положени антенны, первый 2 и второй 3 блоки управл емых инверторов , первый 4 и второй 5 блоки пам ти- , первый 6 и второй 7 накапливающие сумматоры, дешифратор 8 знака косинуса углов, первый элемент НЕ 9, блок 10 индикации, генератор 11 тактовых импульсов, первый элемент И 12, первый счетчик 13, триггер 14, первый 15 и второй 16 регистры, первый 17 и второй 18 блоки сравнени , первый 19 и второй 20 сумматоры, второй элемент И 21, блок 22 формировани импульсов коррекции, включающий первый 23 и
второй 24 элементы И, счетчик 25 и элемент НЕ 26.
Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора работает следующим образом .
Датчик 1 кода угла положени антенны формирует п-разр дные коды угла , показывающие направление антенны относительно какого-либо фиксированного направлени , например направлени на север.
Блоки 2 и 3 управл емых инверторов в зависимости от сигнала на их управл н цих входах инвертируют либо пропускают без изменени коды угла, поступающие на их входы.
Блоки 4 и 5 пам ти представл ют собой посто нные запоминающие устройства , в чейках которых записаны коды синуса либо косинуса угла. По коду угла на их входе на выходе по вл етс код синуса либо косинуса этого угла. Накапливающие сумматоры 6 И 7 производ т умножение кода текущей дальности г на код синуса либо косинуса угла. На выходе накапливающих Сумматоров 6 и 7 формируетс код г sin0 либо г cos9, при этом текуща дальность г задаетс числом импульсов дальности, поступающих на счетный вход накапливающих сумматоров 6 и 7 и отсчитьгеаемых с момента поступлени разрешающего потенциала на вход установки накапливающих сумматоров 6 и 7.
1AOU22
ешифратор 8 знака косинуса угла
ч в с н с о с х в
10
15
по значени м п-го и (п-1)-го разр да кода угла формирует сигнал знака косинуса угла. Поскольку косинус отрицателен во втором и третьем квадрантах , то дешифратор 8 реализует функцию совпадени . При совпадении значений п-го и (п-1)-го разр да формируетс нуль, при несовпадении - единица.
Блок 10 индикации по кодам г sin9 и г cos 9 на адресных входах и по сигналам на входах знака синуса и знака косинуса осуществл ет запись кодов отсчетов видеосигнала в матричное ОЗУ и воспроизведение записанной информации в рком немелькающем виде.
Генератор 11 тактовых импульсов формирует тактовые импульсы, опреде- 20 л ющие темп формировани кодов адреса дл записи кодов отсчетов видеосигнала в блок 10 индикации.
Первый счетчик 13, подсчитыва тактовые импульсы, формирует интервал от нулевой до максимальной дальности , в течение которого на каждой развертке производитс запись видеосигнала в блок 10 индикации.
Регистры 15 и 16 запоминают коды адреса, поступающие на их вход на врем , равное периоду следовани тактовых импульсов. Блоки 17 и 18 сравнени в момент р авенства кодов на их
чество элементоЕ разретиенн на развертке дальности). Как только на счетчик пройдет число импульсов, равное числу элементов да.пь ости в радн- ально-круговой развертке, ка выходе счетчика сформируетс перепад, который перебр асывает триггер 14 в другое состо ние и на второй вход элемента И 12 поступает запрещающ$ш потеидизл, обрывающий прохождение импульсов на счетчик 13. Такое состо ние триггергг 14 и счетчика 13 сохран етс дс прихода следующего импульса начапа развертки на синхровход устройства.
Коды угла положени антенны РДС с датчика 1 поступают через блоки 2 и 3на входы блоков 4 и 5 пам ти. Коды с 1-го по (п-2)-й разр д представл ют собой коды угла в одном из четырех квадрантов круга. Номер квадранта задаетс (п-1)-м и п-м разр дом Блоки
4и 5 пам ти идентичны и содержат значени кода синуса (либо косинуса)
25 угла 0-90°.
Дл получени значений кода косинуса угла в диапазонах О -90°, 180°- 270 на выходе блока 5 либо синуса з диапазонах 90 -180°, 270-360 на вы30 ходе блока 4 необходимо подать на вкод соответствующего блока 4 или 5 пам ти, инвертированный код угла. Значени синуса угла в диапазонах О 90 , 180 -270 на выходе блока 4 и первом и втором входах формируют сиг- 35 косинуса в диапазонах 90°-1оО°, 270 360 на выходе блока 5
нал равенства в виде логического потенциала .
Счетчик 25 представл ет собой одноразр дный счетчик и измен ет состо ние своего выхода при приходе каждо- 40 го импульса на его вход.
Сумматоры 19 и 20 вычитают из кодов на их первых входах логическую единицу либо нуль, по вившиес на вторых входах.
Генератор 11 тактовых импульсов формирует непрерывную последовательность тактовых импульсов, поступающих на один из входов элемента И 12, По приходу на синхронизирующий вход устройства импульса начала развертки триггер 14 опрокидываетс , на второй, вход элемента И 12 поступает разрешающий потенциал и на выход элемента И 12 начинают проходить тактовые импульсы .
. Импульсы воздействуют на счетчик 13, который подсчитьшает тактовые импульсы (или, что то же самое, копиП .лучаютс при подаче на вход соответствующего блока 4 или 5 пам ти неинвертированного кода угла.
Управл ет инвертированием (п-1)-й разр д кода угла дл блока 2 и инвертированное значение (n-l)-ro разр да кода угла дл блока 3. Таким образом, 45 на выходе блока 5 присутствуют значени синуса угла, а на выходе блока 4 - значени косинуса угла положени антенны . Эти коды поступают на информационные входы накапливающих сумматоров 6 и 7. На счетные входы сумматоров 6 и 7 поступают тактовые импульсы с элемента И 12, а на входы установки - сигнал пр мого хода развертки дальности с выхода счетчика 13. На выходах накапливающих сумматоров 6 и 7 образуютс коды, скорость нарастани которых пропорциональна значени м кода на их информационных входах .
50
55
0
5
0
чество элементоЕ разретиенн на развертке дальности). Как только на счетчик пройдет число импульсов, равное числу элементов да.пь ости в радн- ально-круговой развертке, ка выходе счетчика сформируетс перепад, который перебр асывает триггер 14 в другое состо ние и на второй вход элемента И 12 поступает запрещающ$ш потеидизл, обрывающий прохождение импульсов на счетчик 13. Такое состо ние триггергг 14 и счетчика 13 сохран етс дс прихода следующего импульса начапа развертки на синхровход устройства.
Коды угла положени антенны РДС с датчика 1 поступают через блоки 2 и 3на входы блоков 4 и 5 пам ти. Коды с 1-го по (п-2)-й разр д представл ют собой коды угла в одном из четырех квадрантов круга. Номер квадранта задаетс (п-1)-м и п-м разр дом Блоки
4и 5 пам ти идентичны и содержат значени кода синуса (либо косинуса)
5 угла 0-90°.
Дл получени значений кода косинуса угла в диапазонах О -90°, 180°- 270 на выходе блока 5 либо синуса з диапазонах 90 -180°, 270-360 на вы0 ходе блока 4 необходимо подать на вкод соответствующего блока 4 или 5 пам ти, инвертированный код угла. Значени синуса угла в диапазонах О 360 на выходе блока 5
П .лучаютс при подаче на вход соответствующего блока 4 или 5 пам ти неинвертированного кода угла.
Управл ет инвертированием (п-1)-й разр д кода угла дл блока 2 и инвертированное значение (n-l)-ro разр да кода угла дл блока 3. Таким образом, на выходе блока 5 присутствуют значени синуса угла, а на выходе блока 4 - значени косинуса угла положени антенны . Эти коды поступают на информационные входы накапливающих сумматоров 6 и 7. На счетные входы сумматоров 6 и 7 поступают тактовые импульсы с элемента И 12, а на входы установки - сигнал пр мого хода развертки дальности с выхода счетчика 13. На выходах накапливающих сумматоров 6 и 7 образуютс коды, скорость нарастани которых пропорциональна значени м кода на их информационных входах .
Коды с выходов накапливающих сумматоров 6 и 7 задерживаютс на период тактовых импульсов с помощью регистров 15 и 16. Задержанные значени кодов и незадержанные значени сравниваютс в блоках 17 и 18 сравнени . Если в двух соседних периодах тактовых импульсов значени кодов на выходах накапливающего сумматоров 6 и 7 совпадут, на выходе соответствующего блока 17 или 18 сравнени образуетс импульс, поступающий на один из входов элемента И 21,
Коды на выходах накапливающих сум- 15 то отсчеты видеосигнала могли бы заматоров 6 и 7 в каждом периоде повторени тактовых импульсов представл ют собой адреса отдельных чеек матричной пам ти блока 10,
Если в соседних периодах тактовых импульсов, адреса чеек одинаковы, на выходе элемента И 21 формируетс импульс , который поступает на вход блока 22 формировани импульсов коррекдии . Блок 22 равномерно распредел ет 25 ко, например, на развертке под углом
45 чейки следуют через . Поэтому
импульсы со своего входа на выходы и, следовательно, вторые входы сумматоров 19 и 20. На первые входы сумматоров 20 И 19 поступают при этом коды адреса по соответствующей координате с выходов регистров 15 и 16.
При поступлении импульса на второй вход какого-либо сумматора 19 или-20 из кода адреса на его первом входе вычитаетс единица и это значение ко- g да поступа.ет на соответствующий адресный вход блока 10 индикации.
Если на вторые входы сумматоров 19 и 20 поступает логический нуль, на адресные входы блок а 10 индикации ко- 40 ды адреса проход т без изменени ,
Блок 22 формировани импульсов коррекции работает следующим образом.
С выхода элемента И 21 импульсы поступают на входы элементов И 23 и 24 и одноразр дного счетчика 25. Если выход счетчика 25 находитс в состо нии логической единицы, первьй импульс проходит через элемент И 23, если в состо нии логического нул - на выход элемента И 24. Срез первого импульса вызывает изменени состо ни счетчика 25 и второй импульс проходит уже на выход другого элемента
дл некоторых отсчетов адрес чейки матричной пам ти тот же, что и дл предыдущего отсчета - два отсчета цо- 30 следовательно друг за другом адресуютс в одну и ту же чейку матричной пам ти блока 10.
Регистры 15 и 16 и схемы 17 и 18 сравнени совместно с элементом И 21 вБщел ют случаи подр д совпадающих адресов. Один и тот же адрес чейки дл друг за другом следующих 1-го и (1+1)-го отс четов может возникнут лишь в случае, если предьщущий (1-1)-и отсчет смещен относительно 1-го в диагональном направлении, поскольку при этом рассто ние между чейками с 1-м и (1-1)-м отсчетами равно , что превышает рассто ние а , которое . должно быть между отсчетами. Таким образом должно произойти 2-3 диагональных перехода, чтобы остатки в
( - а) накопились, превысили вели- 50 чину и вызвали совпадение двух адресов . Если же (1-1)-й отсчет времени смещен относительно 1-г6 в направлении , параллельном одной из осей координат , то 1-й и (1+1)-и отсчеты не
И 23 или 24, одновременно своим ере- 55 могут адресоватьс в одну чейку, позом измен состо ние счет -1ика 25, Таким образом, импульсы коррекции равномерно распредел ютс между выходами блока 22.
скольку рассто ние между чейками с (1-1)-м и 1-м отсчетом в этом случае в точности равно а и увеличени остатка не происходит.
Пусть, например, формируетс раз- вертка под углом, близким к 45 , С
каждым тактовым импульсом формирует- с новый адрес записи очередного отсчета видеосигнала. Скорость формировани линии радиально-круговой развертки посто нна дл любого угла наклона развертки и равна где - период тактовых импульсов .
Если бы разр дность адреса записи каждого отсчета видеосигнала была бесконечной (емкость ОЗУ бесконечна).
нимать любое положение на линии развертки и следовали бы с интервалом, равным -а при любом направлении развертки .
В силу конечной разр дности адреса записи отсчета видеосигнала отсче- ты могут адресовыватьс лишь в ближайшие чейки -матричной пам ти. Одна
дл некоторых отсчетов адрес чейки матричной пам ти тот же, что и дл предыдущего отсчета - два отсчета цо- следовательно друг за другом адресуютс в одну и ту же чейку матричной пам ти блока 10.
Регистры 15 и 16 и схемы 17 и 18 сравнени совместно с элементом И 21 вБщел ют случаи подр д совпадающих адресов. Один и тот же адрес чейки дл друг за другом следующих 1-го и (1+1)-го отс четов может возникнут лишь в случае, если предьщущий (1-1)-и отсчет смещен относительно 1-го в диагональном направлении, поскольку при этом рассто ние между чейками с 1-м и (1-1)-м отсчетами равно , что превышает рассто ние а , которое должно быть между отсчетами. Таким образом должно произойти 2-3 диагональных перехода, чтобы остатки в
( - а) накопились, превысили вели- чину и вызвали совпадение двух адресов . Если же (1-1)-й отсчет времени смещен относительно 1-г6 в направлении , параллельном одной из осей координат , то 1-й и (1+1)-и отсчеты не
скольку рассто ние между чейками с (1-1)-м и 1-м отсчетом в этом случае в точности равно а и увеличени остатка не происходит.
тов совпадают, достаточно одну из координат адреса дл 1-го отсчета уменьшить на единицу. При этом 1-й отсчет адресуетс в одну чейку, если единицу вычитают из кода адреса по координате X, либо в другую чейку, если единицу вычитают из кода адреса по
координате YJ чейки оказываютс не- IQ венно, выходы первого и второго ре- сколько смещенными относительно линии развертки.
Claims (1)
- Формула изобретениФормирователь кодов радиально-кру- говой развертки дл индикатора кругового обзора по авт. св. № 1030751, отличающийс тем, что, сгистров подключены соответственно к другим входам первого и второго блока сравнени , выходы которых через второй элемент И подключены к входу бло- 15 ка фстрмировани импульсов коррекции, выходы которого соединены соответственно с входами первого и второго сумматоров, другие входы которых подключены к выходам первого и второгоцелью снижени потерь информации при 20 регистров соответственно, а выходысчитывании видеосигнала из матричнойпам ти, введены два регистра, два блока сравнени , второй элемент И, два сумматора, блок индикации и блокподключены к соответствующим адресным входам записи блока индикации, синхронизирующий вход которого соединен с выходом триггера, вход знака сину- формировани импульсов коррекции, со- 25 са угла - с выходом п-го разр да дат- сто щий из первого и второго элемен- чика кода угла положени антенны, тов И, счетчика и элемента НЕ, при вход знака косинуса угла - с выходом этом вход счетчика подключен к первым дешифратора знака косинуса, а модули- входам первого и второго элементов И рующий вход вл етс входом видеосиг- и вл етс входом блока формировани зо нала формировател кодов, при этом импульсов коррекции, выход счетчика тактовые входы первого и второго ре- соединен с вторым входом первого эле- гистров подключены к выходу первого мента И и через элемент НЕ - с вторым элемента И.первого и второго элементов И вл ютс выходами блока формировани импульсов коррекции, входы первых регистра и блока сравнени и входы вторых регистра и блока сравнени подключены к выходам первого и второго накапливающих сумматоров соответственно , выходы первого и второго ре-гистров подключены соответственно к другим входам первого и второго блока сравнени , выходы которых через второй элемент И подключены к входу бло- ка фстрмировани импульсов коррекции, выходы которого соединены соответственно с входами первого и второго сумматоров, другие входы которых подключены к выходам первого и второго
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864052138A SU1401422A2 (ru) | 1986-04-08 | 1986-04-08 | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864052138A SU1401422A2 (ru) | 1986-04-08 | 1986-04-08 | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1030751 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1401422A2 true SU1401422A2 (ru) | 1988-06-07 |
Family
ID=21232036
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864052138A SU1401422A2 (ru) | 1986-04-08 | 1986-04-08 | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1401422A2 (ru) |
-
1986
- 1986-04-08 SU SU864052138A patent/SU1401422A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №1030751, кл. G 01 S 7/12, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1510148A (en) | Digital scan converters | |
SU1401422A2 (ru) | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора | |
US3623089A (en) | Means for integrating successive radar video signals in a computer | |
JPS5812556B2 (ja) | デイジタル方位測定機の表示装置 | |
SU1413663A1 (ru) | Устройство дл формировани кодов радиально-круговой развертки | |
SU1111111A1 (ru) | Цифровой растровый индикатор | |
SU1185284A1 (ru) | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора | |
SU1628202A1 (ru) | Двоичный п-разр дный счетчик | |
SU1030751A1 (ru) | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора | |
SU1018190A1 (ru) | Умножитель частоты следовани импульсов | |
JPH037823Y2 (ru) | ||
SU1356189A1 (ru) | Цифровое устройство дл измерени набега фазы | |
SU1255975A2 (ru) | Формирователь кодов радиально-круговой развертки дл индикатора кругового обзора | |
SU1032475A1 (ru) | Устройство дл отображени векторов, окружностей и дуг на экране электронно-лучевой трубки | |
SU1562902A1 (ru) | Медианный фильтр | |
SU1019611A1 (ru) | Устройство задержки импульсов | |
GB1370120A (en) | Electrical information storage aray | |
SU1177930A1 (ru) | Устройство для фазовой синхронизации | |
RU1824597C (ru) | Измеритель длительности импульсов | |
SU1265642A1 (ru) | Устройство дл определени знака разности фаз | |
SU1173196A1 (ru) | Устройство дл счета фотонов | |
SU1707666A1 (ru) | Приемна фазированна антенна решетка | |
SU1640721A1 (ru) | Устройство дл преобразовани изображений | |
SU788417A2 (ru) | Устройство дл определени скорости телеграфировани | |
SU1350841A2 (ru) | Устройство дл измерени преобладаний дискретных сигналов |