SU1396275A1 - Синхронный делитель частоты - Google Patents

Синхронный делитель частоты Download PDF

Info

Publication number
SU1396275A1
SU1396275A1 SU864096069A SU4096069A SU1396275A1 SU 1396275 A1 SU1396275 A1 SU 1396275A1 SU 864096069 A SU864096069 A SU 864096069A SU 4096069 A SU4096069 A SU 4096069A SU 1396275 A1 SU1396275 A1 SU 1396275A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
flip
output
flop
frequency divider
Prior art date
Application number
SU864096069A
Other languages
English (en)
Inventor
Владимир Иванович Мяснов
Original Assignee
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8828 filed Critical Предприятие П/Я В-8828
Priority to SU864096069A priority Critical patent/SU1396275A1/ru
Application granted granted Critical
Publication of SU1396275A1 publication Critical patent/SU1396275A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано , например, при построении хрони- заторов, цифровых синтезаторов и электромузыкальных инструментов. Целью изобретени   вл етс  увеличение коэффициента делени . Синхронный делитель частоты содержит п ть IK- триггеров 1-5, п ть элементов И 6- 10, входную шину 11 и шину 12 сброса . Работа синхронного делител  частоты , выполненного по предложенной схеме, определ етс  лоп-гческими уравнени ми дл  I- и К- входов всех 1К Триггеров и по сн етс  временными диаграммами, приведенными в описании изобретени . Цикл работы синхронного. делител  частоты повтор етс  через каждь1Й тридцать один входной импульс.. 2 ил. с е

Description

СО (Г 05
ьо
ел
Изобретение относитс  к импульсной технике и может быть использовано , например, при построении хрони заторов, цифровых синтезаторов часто ты, электромузыкальных инструментов.
Цель изобретени  - увеличение коэффициента делени .
На фиг,I приведена электрическа  функциональна  схема синхронного де- лител  частоты; на фиг.2 - временные диаграммы, по сн ющие его работу.
Синхронный делитель частоты содержит первый 1, второй 2, третий 3, четвертый 4 и п тьй 5 1К-триггеры, первый 6, второй 7, третий 8, четвертый 9 и п тый 10 элементы И, входную шину 11 и шину 12 сброса, которые соединены соответственно с С- и R- входами всех 1К-триггеров 1 - 5, Бы- ход первого элемента И,6 соединен с I- и К-входами п того 1К-триггера 5, первый вход - с инверсным выходом четвертого 1К-триггера 4, второй вход с К-входом первого 1К-тригге- ра 1, с первым входом п того элемента И 10 и .с пр мым выходом второг 1К триггера 2, 1-вход которого соединен с пр мым выходом первого 1К-триг гера 1, 1-вход которого соединен с пр мым выходом третьего 1К-тригге- ра 3, которого соединен с выходом четвертого элемента И 9, пер-, вый вход которого соединен с пр мым выходом четвертого 1К-триггера 4. Инверсный выход первого 1К-триггера 1 соединен с К-входом второго IK- триггера 2, с вторыми входами четвертого и п того элементов И 9 и 0, с третьим входом первого элемента И 6 и с первыми входами второго 7 и третьего 8 элементов И, вторые входы которых соединены с четвертым входом первого элемента Ибис инверсным выходом третьего 1К-триггера 3, третьи входы - соответственно с инверсным выходом п того 5 и с пр мым выходом второго 2 1К-триггеров, выходы - соответственно с I- и с К-входамИ четвертого 1К-триггера 4. BbiXOA п того элемента И 1 О подключен к К-входу третьего 1К-триггера 3
При указанной схеме соединени  зл ментов синхронного делител  частоты логические уравнени  дл  I- и К-вхо- дов всех 1К-триггеров 1 - 5 следующие:
1 QJ; 1 Q,; 1, QiQ,;
0 5 0 с 0 г
0
14 If QiQ7Q3Q4:;
К, Q,; К, Q,; К,- Q. К Kj Q,QiQ3Q4
где индексы у буквенных обозначений соответствуют номеру 1К-триггера, а Q Ир обозначают сигнал соответственно на пр мом и инверсном выходах 1К-триггера.
На фиг.2 обозначены вход - входной сигнал (входные импульсы) на шине 11; i - пор дковый номер состо ни  (такта 1 синхронного делител  часг тоты и пор дковый номер входного импульса на шине II; Q i сигнал на пр мом выходе j-ro 1К-триггера, где j. 1,2,..,,5.
Работа синхронного делител  частое ты, определ ема  логическими уравнени ми дл  I- и К-входов всех 1К-триг- геров 1 -. 5 проходит в следующем пор дке .
i По сигналу Сброс, поступающему в виде импульса по шине 12, все 1К-триг- геры 1 - 5 устанавливаютс  в исходное (нулевое) состо ние, после чего состо ни  выходов (фиг.25 при i о) будут Q, 0; Q 0; Q 3 0; П 0;
Q5 ОНа основании логических уравнений дл  I- и К-входов всех 1К-триггеров синхронного делител  частоты состо ни  I- и К-входов следующие:
/
1, Qj- 0; 1 Q, О; 1 Q,Q, 0;
14 QiQjQ 1; 15 QiQaQ3Q4 oK , q., 0; K5 QT 1; Кз QiQ, 0;
K4.QiQiQ3 0; Kj Q,Q,Q3Q4 0. Поскольку IK-триггер no последующему входному импульсу при I О и К О не измен ет своего состо ни , при I 1 и К I переключаетс  в противоположное состо ние, при I I и К О переключаетс  в состо ние 1, а при I О и К 1 5
в состо ние О , то по первому входному импульсу, поступающему по шине 11 после окончани  действи  сигнала .на шине 12, 1К-триггер 4 переключаетс  в состо ние 1,а остальные IK- триггеры 1,2,3 и 5 не измен ют своего состо ни  (фиг.2, при i 1), При этом состо ни  выходов станов тс  равны
Q, 0; Qj 0; Qj 0; 0 1; Q, 0. Измен ютс  и состо ни  входов: 5
I, 0; I, 0; 1з 1 ; I 1; . I j 0; K, 0; K, 1; Кз 0; K 0; K 0.
Б результате, по второму входному импульсу на шине 1I устройство переходит в свое второе состо ние, кото рое характеризуетс  следующими значени ми выходов и входов 1К триггеров 1 - 5 (фиг.2, при ).
15
QI 0; Q 0; Q 1; Q I; Q 0; Ii 1; I 0; 1з 1; 1 0; 1 0; K, 0; K2 1; K 0; K. 0; K 0
Рассматрива  и далее таким же образом работу синхронного делител  чатоты получим все состо ни  входов и выходов каждого 1К-триггера Г - 5 при-всех значени х i. В п тнадцатом такте Q- становитс  равной 1 (фиг.2, при i 15). Это происходит в конце п тнадцатого такта, и это значение Q g затем сохран етс  в те- чение с шестнадцатого по тридцатый такты, а по тридцать первому входному импульсу на шине 11 все IK-триггеры 1 - 5 возвращаютс  в исходное состо ние.
На этом заканчиваетс  цикл работы синхронного делител  частоты. Далее его работа повтор етс  через каждый тридцать один входной импульс. .
I.

Claims (1)

  1. Формула изобретени 
    Синхронный делитель частоты, содержащий первый, второй, третий.
    5
    0
    5 0 5
    0
    четвертый и п тый 1К-триггеры, С- и R-входы которых соединены соответственно с входной шиной и с шиной сброса, первый элемент И, выход которого соединен с I- и К-входами п того 1К-триггера, первый вход - с инверсным выходом четвертого 1К-триг- гера, второй вход - с К-входом первого 1К-триггера, второй элемент И, выход которого соединен с 1-входом четвертого 1К-триггера, К-вход которого соединен с выходом третьего элемента И, первый и второй входы которого соединены с инверсными выходами соответственно первого и третьего 1К-триггеров, отличающийс  тем, что, с целью повьше- ни  коэффициента делени , в него вве- четвертый и п тый элементы И, первый вход первого из которых соединен с пр мым выходом четвертого IK- триггера, выход - с 1-входом третьего 1К-триггера, пр мой выход которого соединен с 1-входом первого 1К-триг- гера, пр мой выход которого соединен с 1-входом второго 1К-триггера, пр мой выход которого соединен с треть-;;; им входом третьего элемента .И с вторым входом первого элемента И не первым входом п того элемента И, вы-, ход которого соединен с 1-входом третьего 1К-триггера, второй вход - с вторым входом четвертого элемента И, с К-входом второго 1К-триггера, с инверсным выходом первого 1К-тригге- ра, с первым входом второго элемента И и с третьим входом первого элемента И, четвертый вход которого соединен с вторым входом третьего элемента И и с вторым входом второго элемента И, третий вход которого соединен с инверсным выходом п того 1К-триг- гера.
    N
    «Ъ
    б S tS t $
    5t
SU864096069A 1986-07-23 1986-07-23 Синхронный делитель частоты SU1396275A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864096069A SU1396275A1 (ru) 1986-07-23 1986-07-23 Синхронный делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864096069A SU1396275A1 (ru) 1986-07-23 1986-07-23 Синхронный делитель частоты

Publications (1)

Publication Number Publication Date
SU1396275A1 true SU1396275A1 (ru) 1988-05-15

Family

ID=21248467

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864096069A SU1396275A1 (ru) 1986-07-23 1986-07-23 Синхронный делитель частоты

Country Status (1)

Country Link
SU (1) SU1396275A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1226660, кл. Н 03 К 23/40, 11..10.84. Авторское свидетельство СССР № 1322470, кл. Н 03 К 23/40, 12.02.86, *

Similar Documents

Publication Publication Date Title
SU1396275A1 (ru) Синхронный делитель частоты
SU1406787A1 (ru) Синхронный делитель частоты
SU1396274A1 (ru) Синхронный делитель частоты
SU1429317A1 (ru) Синхронный делитель частоты
SU1221747A1 (ru) Синхронный делитель частоты на 12
SU1285593A1 (ru) Синхронный делитель частоты на 17
SU1378055A1 (ru) Синхронный делитель частоты на 9
SU1431068A1 (ru) Синхронный делитель частоты на 12
SU718931A1 (ru) Счетчик по модулю восемь
SU1396273A1 (ru) Синхронный делитель частоты
SU1368983A1 (ru) Синхронный делитель частоты на 14
SU1354415A1 (ru) Синхронный делитель частоты
SU1374425A1 (ru) Синхронный делитель частоты
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU501484A1 (ru) Делитель частоты повторени импульсов на двенадцать
SU1226660A1 (ru) Делитель частоты на 19
SU788375A1 (ru) Преобразователь интервала времени в цифровой код
SU692094A1 (ru) Дес тичный счетчик
SU1338061A1 (ru) Синхронный делитель частоты на 10
SU1267613A1 (ru) Синхронный делитель частоты на 21
SU606210A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1443172A1 (ru) Делитель частоты с переменным коэффициентом делени
SU984057A1 (ru) Делитель частоты импульсов
SU869060A1 (ru) Делитель частоты импульсов
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный