SU1394446A1 - Устройство преобразовани линейного сигнала - Google Patents

Устройство преобразовани линейного сигнала Download PDF

Info

Publication number
SU1394446A1
SU1394446A1 SU864105172A SU4105172A SU1394446A1 SU 1394446 A1 SU1394446 A1 SU 1394446A1 SU 864105172 A SU864105172 A SU 864105172A SU 4105172 A SU4105172 A SU 4105172A SU 1394446 A1 SU1394446 A1 SU 1394446A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
inputs
shift register
Prior art date
Application number
SU864105172A
Other languages
English (en)
Inventor
Юлия Николаевна Кулакова
Александр Рафаилович Розанов
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU864105172A priority Critical patent/SU1394446A1/ru
Application granted granted Critical
Publication of SU1394446A1 publication Critical patent/SU1394446A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к области электросв зи и может найти применение в устр-вах дл  обеспечени  совместной работы цифровых и аналоговых систем в одном каб,еле. Целью изобретени   вл етс  исключение искажений. Устр-во содержит пороговый формирователь 1 импульсов, формирователь 4 троичного сигнала, сумматор 5, вьще- литель 6 тактовой частоты. В устр-во введены выделитель 2 импульсов нарушени  чередовани  пол рностей, регистр сдвига 3, триггер 7 и управл емый ключ 8. Технико-экономическа  эффективность изобретени  св зана . как с уменьшением излучени  в низкочастотной части спектра линейного сигнала, что расшир ет возможность . совместной работы в одном кабеле цифровых и аналоговых систем передачи, так и с возможностью замены линейного кода НДВ-3 на код с улучшенной балансировкой . 2 ил. сл

Description

оо со 1
4 4
О
Й/г.У
Изобретение относитс  к электросв зи и может найти применение в устройствах дл  обеспечени  совместной работы цифровых и аналоговых сис . тем в одном кабеле.
Целью изобретени   вл етс  исключение искажений.
На фиг.1 изображена структурно-, электрическа  схема устройства; на фиг.2 - эпюры напр жений, по сн ющие работу устройства.
Устройство содержит пороговый формирователь 1 импульсов, вьщели- тель.2 импульсов нарушени  чередовани  пол рностей, регистр 3 сдвига, формирователь 4 троичного сигнала, сумматор 5, выделитель 6 тактовой частоты, триггер 7 и управл емый ключ 8.
Устройство работает следующим образом ,
Принцип построени  кода с улучщен ной балансировкой такой же, как и кода ,до тех пор, пока в сигнале , закодированном кодом НДВ-3, не по витс  комбинаци  вида BOOU или ОООи, где В - импульс противополож- ной пол рности к последнему предьщущему; и - импульс той же
пол рности
Комбинаци  а комбина
к последнему предьщущему ВООи. замен етс  на BUBU, дн  ОООи на иови.
На вход порогового формировател  1 импульсов поступает сигнал в коде НДВ-3 (фиг,2а), прошедший соединительную линию с затуханием на полутактовой частоте 0-6 дБ. Пороговый фор- .мирователь 1 импульсов восстанавливает амплитуду импульсов входной последовательности , а также раздел ет входной троичный сигнал на два двоичных , соответствующих положительным (фиг,26) и отрицательным (фиг.2в) импульсам входного сигнала.
Двоичные сигналы с выхода порогового формировател  1 импульсов поступают на сумматор 5, на выходе которого образуетс  объединенный двоичный сигнал (фиг.2г), который необходим дл  работы вь t eлитeл  6 тактовой час тоты и регистра 3 сдвига на п ть тактов . Вьщелитель 2 импульсов нарушений чередовани  пол рностей формирует на своем выходе и myльc в том случае , когда; во входном троичном сиг- нале имеетс  импульс той же пол рности , что и последний предьщущий (фиг.2 а,д).
5
0
5
0
5
0
5
5
На вход сигнала регистра 3 сдвига поступают импульсы с сумматора 5. На первый вход регистра 3 сдвига поступают импульсы с выхода вьоделител  2 импульсов наругаени  чередовани  пол рностей , затем импульсы поступают на третий,- четвертый и п тый разр ды регистра 3 сдвига. Причем запись единицы в п тый разр д регистра 3 сдвига осуществл етс  только при поступлении единицы на четвертый вход регистра 3 сдвига с триггера 7. На третий вход регистра 3 сдвига приходит сигнал с выхода выделител  6 тактовой частоты (фиг.2е). Сигнал с выхода регистра 3 сдвига (фиг.2ж) поступает на вход триггера 7, работающего в счетном режиме (фиг.2з), а также на второй вход управл емого ключа 8.
При отсутствии-импульсов, нарушающих чередование пол рностей,с выхода вьщелител  2 импульсов, нарушающих чередование пол рностей на второй вход управл емого ключа 8 поступает О. При этом импульсы, поступающие на вход управл емого ключа 8, поочередно по вл ютс  на одном или другом выходах управл емого ключа 8, которые затем поступают на входы формировател  4 троичного сигнала, на выходе которого по вл етс  троичный сигнал, соответствующий входным сигналам.
При по влении на втором входе управл емого ключа 8 импульса на i-м такте содержимое второй, третьей, четвертой и п той  чеек регистра 3 сдвига (т.е. i-3, i-2, i-1 и i-й такт}, поступающее на вход зтравл е- ного ключа 8, распредел етс  по его выходам таким образом, как показано на фиг.2 и,к/.
При наличии единицы на первом входе управл емого ключа 8, соединенного с выходом триггера 7, на выходах управл емого ключа 8 формируетс  комбинаци  иови, а при наличии нул  на первом входе управл емого ключа 8 на выходе его формируетс  комбинаци  Виви, где В - импульс, , которъй по вл етс  на том выходе управл емого ключа 8, на котором он по вилс  бы и при отсутствии едини-, цы на втором входе, U - импульс, который по вл етс  на том же выходе управл емого ключа 8, где по вл етс  последний предьщущий импульс, О - низкий уровень на обоих выходах управл емого ключа 8. Формирователь 4
троичного сигнала преобразует импульсы , поступающие с одного выхода управл емого ключа 8, в импульсы положительной пол рности; импульсы, поступающие с другого выхода управл емог ключа 8, в импульсы отрицательной пол рности , а О в,О (фиг.2л).
Технико-экономическа  эффективность изобретени  св зана как с уменьшением излучени  в низкочастотной части спектра линейного сигнала, что расшир ет возможность совместной работы в одном кабеле цифровых и аналоговых систем передачи, так и с воз- можностью замены линейного кода НДВ-3 на код с улучшенной балансировкой.

Claims (1)

  1. Формулаизобретени 
    Устройство преобразовани  линей- ного сигнала, содержащее пороговый формирователь импульсов, выходы которого подключены к входам сумматора, выход которого подключен к входу
    П П
    П IL П
    пппп пп
    .пппппппппппппппп ппппппппп пп
    П П П П m П
    П П пп
    П гт
    л П пп
    и ии
    1ка.г
    делител  тактовой частоты, а также формирователь троичного сигнала, выход которого  вл етс  выходом ycTjpoA- ства, входом которого  вл етс  вход порогового формировател  импульсов, отличающеес  тем, что, с целью исключени  искажений, введены последовательно соединенные вьздели- тель импульсов нарушени  чередовани  пол рностей, регистр сдвига, триг гер и управл емый ключ, выходы которого подключены к входам формировател  троичного сигнала, выходы порогового -формировател  импульсов подклю-} чены к входам выделител  импульсов нарушени  чередовани  пол рностей, выход которого подключен к второму входу управл емого ключа, выходы сумматора и вьщелител  тактовой частоты подключены соответственно к второму и третьему входам регистра, четвертый вход и выход которого соединены соответственно с выходом триггера и тр етьим входом управл емого ключа.
    Л , , Л.
    tlaoet
    пе/ха
    д
    д
    П
    пп
    пп
    UU
SU864105172A 1986-06-04 1986-06-04 Устройство преобразовани линейного сигнала SU1394446A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864105172A SU1394446A1 (ru) 1986-06-04 1986-06-04 Устройство преобразовани линейного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864105172A SU1394446A1 (ru) 1986-06-04 1986-06-04 Устройство преобразовани линейного сигнала

Publications (1)

Publication Number Publication Date
SU1394446A1 true SU1394446A1 (ru) 1988-05-07

Family

ID=21251922

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864105172A SU1394446A1 (ru) 1986-06-04 1986-06-04 Устройство преобразовани линейного сигнала

Country Status (1)

Country Link
SU (1) SU1394446A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Техническое описание ИКМ-120, РХ.2.158.766 ТО, Ленинград, НПО Дальн св зь, 1980, с.138-151, *

Similar Documents

Publication Publication Date Title
SU1394446A1 (ru) Устройство преобразовани линейного сигнала
SU1575321A1 (ru) Устройство преобразовани линейного сигнала
SU1085019A1 (ru) Детектор синусоидальных сигналов
RU2012141C1 (ru) Цифровая система передачи и приема сообщений с используемым в линии связи кодом nb(n+1)b
SU1580580A1 (ru) Двусторонний регенератор
RU2054805C1 (ru) Устройство для передачи цифровой информации в паузах речевых сигналов
SU370733A1 (ru) Двухканальное устройство связи для передачи
SU1109926A1 (ru) Преобразователь двоичного сигнала в квазитроичный сигнал
SU1363515A1 (ru) Устройство дл передачи информации псевдослучайными сигналами
SU766033A1 (ru) Устройство дл передачи и приема разнопол рных двоичных сигналов
SU1467782A1 (ru) Устройство передачи двоичных сигналов
SU1538266A1 (ru) Устройство дл формировани линейного сигнала
SU1385315A1 (ru) Устройство дл передачи и приема цифровой информации
SU1288928A1 (ru) Устройство дл передачи фазоманипулированного сигнала
SU1496001A1 (ru) Устройство дл передачи информации по двухпроводной линии св зи
SU1691967A1 (ru) Система передачи данных
SU1443178A1 (ru) Устройство дл передачи и приема дискретной информации
SU1050125A2 (ru) Устройство дл приема биимпульсного сигнала
SU1580581A1 (ru) Система передачи двоичной информации
SU1309315A1 (ru) Низкоскоростной адаптивный дельта-модул тор
SU1403378A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU809666A1 (ru) Адаптивное вызывное устройство
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
SU1107331A1 (ru) Устройство конференц-св зи с дельта-модул цией
SU1566484A1 (ru) Преобразователь последовательного двоичного кода в бипол рный сигнал