SU1392564A1 - Signature analysis - Google Patents

Signature analysis Download PDF

Info

Publication number
SU1392564A1
SU1392564A1 SU864146381A SU4146381A SU1392564A1 SU 1392564 A1 SU1392564 A1 SU 1392564A1 SU 864146381 A SU864146381 A SU 864146381A SU 4146381 A SU4146381 A SU 4146381A SU 1392564 A1 SU1392564 A1 SU 1392564A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analyzer
inputs
group
Prior art date
Application number
SU864146381A
Other languages
Russian (ru)
Inventor
Владимир Степанович Жук
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864146381A priority Critical patent/SU1392564A1/en
Application granted granted Critical
Publication of SU1392564A1 publication Critical patent/SU1392564A1/en

Links

Landscapes

  • Investigating Or Analysing Biological Materials (AREA)

Abstract

Изобретение относитс  к нычис.пггель- ной технике и может быть исиоль:и)1, дл  контрол  и диагностики циф)оны устройств . Целью изобретени   вл етс  )1111ение Д1)ст()()С ги ком i рп.ч . (.ими iл р Hbiii , 1иали.(ато(1 содержи i с iMai op I но моду,11() дна, leiMic гр 2 . .К менгЗ И(.- ;iK) 4AK)lllI-:i-; ll.lll. три б.кжа иимикании 4 Г). т)И т|1111Ч е)а 7 9. .(ва :, 1е 1еита II Id, И, з, 12 задержки, зе,-| IЗ iji( ровате, 1е11 имиу/л.сов, .u iiiiujipaTop 4 сосю  ни  и два счетчика 15, 16. 11редлai аемыи сигнат а 11а, 1и .атор иозвол сл KCJiiipn- ,ni|ioBari) и;1.1ичие и ко,1ичесгво ас шхрои- импу,1ьсои, а также ||а,1ичие и ко.1и- 4C4 TB(j переходов контро, 1И|П е 1ого сигма, ia 1Г( г)егьего состо ни  в бимармое и ооратни. что ве, 1ичииас I Д01,л oBe| ii ic гь KOMrpi),iv: ио 1-равмечик) с iipurDTi iioN;. 3 и,The invention relates to a numerical killer technique and can be isiol: i) 1, for monitoring and diagnosing devices. The aim of the invention is a) 1111 D1) art () () C ik rpp. (.iim il p Hbiii, 1iali. (atoms (1 contain i with iMai op I but fashion, 11 () bottom, leiMic gr 2. To mengz And (.-; iK) 4AK) lllI-: i-; ll .lll. three bkk iimikani 4 G). t) and t | 1111CH e) a 7 9.. (wa:, 1e 1ite II Id, I, s, 12 delay, ze, - | IZ iji (rotate, 1е11 imiu / hp, .u iiiiujipaTop 4 sue and two counters 15, 16. 11 dreda aee and signature a 11a, 1 iorator i detitle sr KCJiiipn-, ni | ioBari) and; 1.1uchie and ko, firstly as shhroiimpu , 1s, as well as || a, 1a, and ko.1–4C4 TB (j transitions of the counter, 1I | Pe of the 1st sigma, ia 1G (d) of its state to the bimarmo and oratnium. That ve, 1iias I D01, l oBe | ii ic (KOMrpi), iv: io 1-ischemic) with iipurDTi iioN ;. 3 and

Description

/7/ 7

2222

(L

ооoo

соwith

СПSP

OiOi

4four

Изобретение относитс  к вычислите.чь- иой технике и может быть использовано дл  контрол  и диагностики цифроЕ ых устройств .This invention relates to computing technology and can be used to monitor and diagnose digital devices.

Целью изобретени   вл етс  нсммлиеиие достоверности конт)о;1 .The aim of the invention is to assure the reliability of cont. 1;

На ({)иг. 1 нредсганлена функниоиаль на  схема си1 натурного анализатора, наOn ({) ig. 1 nredsganlen funktsional on the circuit of a full-scale analyzer, on

фиг.FIG.

схема узла фор.мировате.к-й имdiagram of the node

пульсов; на фиг. 3 временные диаграммы его работы.pulses; in fig. 3 time diagrams of his work.

Сигнатурный ана. шза го) ((})иг. 1) содср жит сумматор 1 n(j модулю два, UTMcip 2 сдвига, элемент ИСКЛ К)ЧАК)1ЦГЛ- И. И 3, нсрвый 4, )й 5 ч третий О п.кжи ин- дикании, первый 7, второй 8 и гретий , T nirrepbi, iiepBiiui ID и BTopoii И -л к мсч - ТЬ1 И, :j.:ieMt, HT 12 ia;K i/KKii. },u ..i I.) ф())п1- рователей им11,, ден1И(}|)ато 14 сисюч ни , пе)вый 15 и .чго|к)й 16 счегчики, ип (})ормаци()нный Х()Д 17, синх|)овх()д Ж, 19 нриема сигна,1а «Пуск, вход 20 M)Hi. сигна, 1а «( топ, резисто) 21 и 22 «( брос (две послед}1ие позиции даш) Fi качестве варианта конкретной реа, 1и (апии цепи сброса aHa, iirtaropa ).Signature ana. shza go) ((}) ig. 1) contains adder 1 n (j module two, UTMcip 2 shifts, element ISK C) CHAK) 1 TsGL- I. I 3, nsrvy 4,) nd 5 h third About item indices, first 7, second 8 and third, T nirrepbi, iiepBiiui ID and BTopoii And -l to MSF - Tb1 AND,: j.: ieMt, HT 12 ia; K i / KKii. }, u ..i I.) f ()) p1-rovers im11 ,, den1I (} |) atoms 14 sisyuch ni, first 15 and .go | k) th 16 schaschiki, un (}) ormatsi () The nominal X () D 17, synx |) ovx () GF, 19 signal reception, 1a “Start, input 20 M) Hi. signal, 1a "(top, resista) 21 and 22" (cast (two last} 1e dash positions) Fi as a variant of a specific pea, 1i (aHa, iirtaropa reset circuit).

Узел 1{1О)мир()|)ате, 1ей импульсов с)Д1 ) жит два ())ормировате,ч  23. 24 и племен i ИЛИ 25. Форми)овате.1Ь имну, 1ьс(1В с(,мс-р жит емкосгь 26, резисгор 27 и диод 2М.Node 1 {1O) world () |) athe, 1st impulses c) D1) lives two ()) ormirovat, h 23. 24 and tribes i OR 25. Formi) ovat.1b imnu, 1s (1B s (, ms- It has capacitance 26, resisgore 27 and diode 2M.

11еред нача, 1()м работы анализатора п)о- изводитс  сброс i ну,1евое состо ние регистра 2 , первого 15 и 16 счсгчик.)В путем иа/кати  кнопки 22 «( r)(ic,v (фиг. 1). На И1(()орма1и1опный вход 17 ана ли(атора ноступаег контроли)уема  :ii)c;it. ui- вате,|ьность/югпческих состо п1111 (ф1п-. 2i ), а на синхровход 1М синхросигна iы, пе- |)едни11 ф)онт когорьгх соответсгнусг основным .моментам смены логическогч) состо ни  контро;1ируем(ло б,1ока |фи 2д), усганав.чп ваюн1ие в «О второй триггер 8.11 before the start, 1 () m of the analyzer p) o is reset, i reset the 1st state of the register 2, the first 15 and 16 of the switch.) In by pressing the button 22 "(r) (ic, v (Fig. 1 ). On I1 (() standard input 17 analogs (access control controller) of the system: ii) c; it. Ui-vatat, | dnost / jugpcheskih state p1111 (f1p. 2i), and on the sync input 1M sync signal iy, ne - |) edni11 f) ont coorrg corresponding to the main stages of the logical change of state of the counter; 1iruyam (lo b, 1ok | fi 2d), usganav.chp vayun1ie in “About the second trigger 8.

Работа сигпагурп(Л() анализаюра п)о исходит следующим образом.The job of the sigpagurp (L () parser p) is as follows.

Но сигналу «Нуск (фиг. 2а) i pel nil триггер 9 устанавливаетс  в «1 (фиг. 2в). На выходе дешифратора 14 состо ни  присутствует ,1()гическа  единица (носко, кжу на входе 17 анализаго)а нет треть1М-о сое то ни ). (iHXpoHMny.ibc с входа 18 апа.чи- затора (фиг. 2д) проходит через втор(Л1 элемент И 11 (на друг их его входах логические единицы), поступает на вход элемента 12 задержки и второй вход узла 13 формировате,1ей импульсов. Но переднему фронту этого синх()оимпульса на выходе уз ла 13 будет сформирован короткий имну.и.с, который записывает входную информацню в первый грии ер 7 (фиг. 2и) и нрои.вг,д)| г сдвиг в регистре 2 с записью в его м,падший разр д инфо)мац11и, котора   в,-| егс  сум.мой ио модулю два входной ин(|1ормации с входа 17 и значений соответствующих разр дов регистра 2 сдви1 а. включенных в обратную св зь. Элемент 12 задерживает синхроимиу.чьс со CBLJCIO входаBut the signal "Start" (Fig. 2a) i pel nil trigger 9 is set to "1 (Fig. 2c). At the output of the decoder, the 14th state is present, 1 () is a gigantic unit (sock, kzhu at the input 17 of the analysis) and there is no third-M-oh so). (iHXpoHMny.ibc from input 18 of the aa-chip (Fig. 2d) passes through a sec (L1 element AND 11 (its logical inputs are at each of its inputs)), enters the input of delay element 12 and the second input of the node 13 formate, the first pulses But the leading edge of this synch () pulse at the output of node 13 will form a short pulse, which records the input information in the first series ep 7 (Fig. 2i) and nrn. Vg, e) | d shift in register 2 with a record in his m, fallen bit info info, which in, - | It is the sum of my module and two input signals (| 1 norms from input 17 and the values of the corresponding bits of register 2 shift 1 a. included in the feedback. Element 12 delays the sync signal from the CBLJCIO input

на в)см , необходимое дл  выполнени  записи в 11е|)вый триггер 7, после чего второй ipnirep 8 устанавливаетс  в «1. В эг(;м состо нии ОН будет находитьс  до мо- Meina прихода следующего синхроимпульса 5 с вх()да 18 анализатора, что соответствует инт(|)иа.|у времени между моментом уста- нов.к нп  (окончани ) пере.ходных процессов и подачей с.и дующег о воздействи  (фиг. 2ж I. 1 л , и в Э1()г промежуток времени нроисхоQ ДИ1 1 мс па состо ни  на входе 17 анали- (аторл, т.е. возникает асинхронный фронт, Т) на выходе элемента ИСКЛЮЧАЮЩНК И, 1И .3 |1о в;1 етс  епничный импульс, который iioc.ie прохожд( ии  через первый элемент II I О добав. | е1 единицу в первьп счет3 iHK 1.) и nocTynai i па 11( вход з.ча 13 фо|мирои.п с. leit i .cDB 11(. пе)еднему ф( |(111гу :/ioi() ими v . ii.ca па уз.ча 13 форм 11)ус1 с  К)| ()1КИ11 ,.и,с ((})иг. 2е), Koi op.iiiii .1 |1П1С1)1вае 1 нходчую 11Н1}зормацию с г;|)ла 1/ ацали iaio|)a к первый триггер 7c) cm, required to write to 11e |) new trigger 7, after which the second ipnirep 8 is set to "1. In the ego (; m state, HE will be before the arrival of the next sync pulse 5 s in () and 18 analyzers, which corresponds to int (|) and. | | At the time between the settings of the transducer. of the processes and the supply of the second impact (Fig. 2g I. 1 liter, and in 11 () g the time interval ис iso DI1 1 ms for the state at the input 17 of the analysis- (atoll, i.e. an asynchronous front, T) at the output of the EXCLUSIVE AND, 1I .3 | 1o; 1 element, the epichny impulse, which iioc.ie passes (and through the first element II I О add | е1 unit to the first account 3 iHK 1.) and nocTynai i pa 11 (entrance h .ch 13 fo | miroi.p p. leit i .cDB 11 (. ne) to one form (| (111gu: / ioi () by them v. ii.ca par u.ch 13 forms 11) us1 with K) | ( ) 1K11, .i, c ((}) k. 2e), Koi op.iiiii .1 | 1П1С1) 1bay 1 nkhodchuyu 11N1} zormatsiyu with g; |) la 1 / atsali iaio |) a to the first trigger 7

п n;)(j.i и«;ди т СДВ1П ii pernc-||ie 2 (те. одип до1г-)..ч те :ь ый I.:I.KI сиг- пат Урм ). n n;) (j.i and "; di t ADV1P ii pernc- || ie 2 (those. odip do1g -) .. including: I.:I.KI sigp Urm).

.Л11 H:I информационном входе 17 ана- Л1иа|(1;), ;К)Я1, 1 етс  сигна,, соо i ветствую5 ший грсчьсму состо нию, то В1)1рабатыва cTcv ни (КИЙ у)Г)вепь па выходе .1ен ифрато- ра II 1чл -|(1 пи  (ф|И1. 2i), KoToiJbiii .чанре- Hiai I )жденпе синхроимпульсов чере.з iii(.ii) ii ;). н мен т И II и н()иГ)ав..т ет еди- 1:)п и | ить юй счегчик U). 1ри Э том ре0 |ис;| 2 c;iii)iia н)01о,жае1 01 1ава тьс  в I (11, 1 1)-и и и, |) ио), по  в, le и и к. итм, :i I )с I i.ei о состо ни ..L11 H: I information input 17 ana-Llia | (1;),; K) H1, 1 signal, corresponding to the harsh state, then B1) 1 working cTcv nor (KIY y) D) vep pa output .If ifrator II 1chl - | (1 pi (f | I1. 2i), KoToiJbiii. Chanre-Hiai I) awaited sync pulses iii (.ii) ii;). nmen t i ii and n () iG) av..t em one- 1) n and | it yu counterfeit U). 1This eto pe0 | is; | 2 c; iii) iia n) 01o, zhae1 01 1 to be put in I (11, 1 1) -and and, |) and (o), in a, le and and to. It, i) with I i. ei about condition

1 с..и. например. II|IH ненсп ав11ос1 и ч ), тье 1 оср) ппе смен 1 тс  одним из бинарных |)oiiiioi. I o на выходе де1ниф()а тора 141 s..i. eg. II | IH NESP av11os1 and h), tie 1 aux) npec shifts 1 ts one of the binary |) oiiiioi. I o output de1nif () a torus 14

1. |)С о ни  cHOEia , вЕ51рабатьн1ак)тс  син- хропм II . Л1,сы на э, 1ементе И 11, 1Е 1одолжа- етс  ()))оваЕ1ие СИЕ Е)атурЬЕ, и результи- 1)ую|цаи си1Ч1а ту 1а к этом с.чучае от.. |мча- с Ес  i э т, , loHHoir ВЕЮД Е1ос,че. 1О1и1те, сти смеп емЕЯх . ки ических состо ний Е) ре0 1. |) With about nor cHOEia, BE51worker) TC syncrop II. L1, sy on e, 1, and 11, 1E 1, is continued ())) the synthesis of CIE E) aturia, and the result 1) of this sy1Ch1a tu 1a to this s.chuchae from .. | t,, loHHoir weed Elo, che. 1O1, STI STEPS. state of E) re0

5five

00

2 сдв)Ега Е1 Н кра1Е1аетс  ЕЕО СЕ1гналу «C tniij. (((ПЕ-. 2Г)), коЕО)ый ЕЕе|)еводит третий ЕрИЕЕер 9 в ЕЕулевое состо Е ие, заЕЕреЕЕ1а  11ро ождеЕ1ие сиЕ Х|1осиЕ на,тов через Егторой э, ЕемеЕГЕ И II, нос.те ч(го )Еа блоках 4, 5. 6 иЕЕдикаЕЕИИ О ЕображаЕО1 с  некоторЕ е чЕК ла, прпчеКЕ сиЕЕ1ату|)а из нервоЕ о б,:Еока 4 ип- ДЕжацпЕЕ может соЕМЕадать с эта.юЕПЕОй, но от,ЕЕ1чие кодов во вюром 5 или третЕД м 6 б;Еоках ЕЕ1ЕДЕ1ка1Еии ука.м.Еват ЕЕа ю, что ЕЕри2 sdv) Ega E1 N kra1E1aetsa EEO CE1gnalu “C tniij. (((UN-. 2G)), KOEO) Е EE |) The third HERIEEEER 9 is transferred to the EEU state EHE, UE EEEEIa 11ROE, this is through Eehtoroy e, EemegeE II, nose, ) Ea blocks 4, 5. 6 and SURVEYING OE EradeaOO1 for some reason, for example,) and of nerves for b,: Eoka 4 ip - DECATHE can do this, but from, EE1ch codes in vyuyu 5 or in this code. m 6 b; Eokah EE1EDE1ka1Eii um.Evat EEa yu that EEE

K JEnplh ie Пр(ИЕ.ЗОЕПе, Е сбой К()ЕЕТ1)ОЛЕ1руемОЕ()K JEnplh ie Pr (IE.ZEEPe, E failure K () EET1) OLE1OmOEOE ()

э. Есмеп Е а.er Esmep E and.

)рмили it:ionf t TeHun) Affiliate it: ionf t TeHun

ли lEa Е урЕ1ЬЕЙ аЕЕа, 1Е1затор, соде)жаЕТ1.Е1Й cyMNKiEcjp 1Е(1 модулю два, регистр С1ВИЕ-а 55 э, ЕемеЕЕТ Н( КЛЮЧАЮШЕЕ ИЛИ, два 6;E(jKa ЕЕЕЕдикаЕЕИи, ЕрЕЕ ||)иггера, ЕЕерв11ЕЙ э.че- мепт (1 Е1 элемеЕЕ (адержки, ЕЕ ЕЕчем ИЕЕ- |{)ормациоЕ1ЕЕЫЕЕ ВХОД анализатора соедипеЕ) lEa E UREAI aEEEa, 1E1zator, soda) eET1E1I cyMNKiEcjp 1E (1 module two, register CBRBE-a 55 e, EEEE H (KEY OR, two 6; E (jKa EE, DI, KEY OR, two 6; E chempept (1 E1 elements (supports, ITS ITEM) IEE- | {) ORMATION-1E ENTRY INPUT of the analyzer connection)

с ин()()|)мацн()ниым входом первого тригг е- ра и первыми входами сумматора по модулю два и ьлемепта ИСКЛ ЮЧАЮЩЕ: ИЛИ, второй вход и выход которого соединены соответственно с выходом первого триггера и nepBiiiM входом первого элемента И, сипхровход первого тригге)а o6i)e- динен с синхровходом регистра сдвига. разр дньгх выходов которого соеди нена с группой входов первого блока нп- дикации. грунна выходок регистра сдвига, определ ема  видом образующего полинома, соединена с группой входов сумматора но модулю два, выход которою соединен с информационным входом регистра сдвига, синхровход анализато|)а соединен с н,пе- вым входом второго триггера, вход сброса анализато)а соединен с входом сброса |)е- гистра сдвига, отличающийс  тем, что, с целью повьпнени  достоверностп когпро.т , анализатор содержит второй : ;гемент И, узел формирователей нмггульсов, дсппгфра- тор состо ни , два счетчика и третпгг блок индиканнн, нричем входы «Пуск и «Оон анализатора соедипе1Г1 г соответственно с единичным и нулевым входами riieriiero г)игwith in () () |) matsn () with the low input of the first trigger and the first inputs of the modulo two adder and the EXPLOIT EXCLUDING: OR, the second input and output of which are connected respectively with the output of the first trigger and the nepBiiiM input of the first element AND, the first trigger trigger) and o6i) e-dinene with the shift register synchronous input. the discharge of the outputs of which is connected with the group of inputs of the first block of indication. the soil trick of the shift register, defined by the type of the forming polynomial, is connected to the group of inputs of the adder module two, the output of which is connected to the information input of the shift register, the synchronous input analyzer |) and connected to the n, the first input of the second trigger, the reset input analyzer) connected to the reset input of the г e-hysteresis shift, characterized in that, in order to verify the reliability of the coht.t., the analyzer contains the second:; gement I, a node of the formers of nmguls, a cfgfrauter of the state, two counters and a tertfg unit of indicannn, inputs "poo k and 'Un analyzer soedipe1G1 g respectively with unit and zero inputs riieriiero z) dz

00

гера, которого соединен с nepEibiM входом второго элемента И н входом раз- ре1пени  счета второго счетчика, счет1н 1Й вход которого соединен с вторым входом второго элемента И и 1годключен к выходу де- гнифратора состо ни , вход которог о соединен с информационным входом ана.чизато- ра, г)унна выходов второго счетчика соединена с гругиюй входов третьего блока индикации , третий вход второго э, 1емента И соединен с синхровходом анализатора, выход второго элемента И соединен с нервг 1м sixo- дом узла формировате, гей импу, 1ьсов н входом элемента задержки, выход которого соеднрк Г с единичным входом второг о триггера , в1)Гход которого соединен с вторым входс м нервого элемента И, выход которого ггодключен к второму входу узла форми- роЕкггелей импульсов и счетному входу нервого счетчнка. группа разр дных выходов кото()ого подключена к группе входов второго б.юка индикации, входы сброса нервогч) н счетчиков об1)единены н нод- к,|ючены к входу сброса аналнзатора, выход уз. ш форми)овагелей им11у,1ьсов соединен с сиггхровходом регистра сдвига.a gere, which is connected to the nepEibiM input of the second element AND an input of the second counter, the account 1n 1Y input of which is connected to the second input of the second element I and 1 connected to the output of the state transformer, the input of which is connected to the information input ana.chizato - pa, d) unna of the outputs of the second counter is connected to the coarse inputs of the third display unit, the third input of the second e, 1st terminal I is connected to the synchronous input of the analyzer, the output of the second element I is connected to the nerve 1m by the sixth node of the formate, gay imp, 1c and the input of the element zader The output of which is connected to a single input is a second trigger, B1) whose gate is connected to the second input of the nerve element I, the output of which is connected to the second input of the pulse shaper node and the counting input of the nerve counter. the group of bit outputs of which () is connected to the group of inputs of the second b.yuk of indication, the reset inputs of the nervous systems recorder are 1) connected nod to the input of the analog output reset, the output of the nodes. W form) Ovagel im11y, 1sov connected with sigkhrovhodom shift register.

00

2626

--

2323

фиг. 2FIG. 2

5 five

СWITH

II

MM

rslrsl

oo

t aCVit aCVi

Ci Ci

ee

Claims (1)

Формила изобретенияThe claims Сигнатурный анализатор, содержащий сум мал ор по модулю два, регистр сдвига, элемент' ИСКЛЮЧАЮЩЕЕ ИЛИ, два блока индикации, три триггера, первый племени И и элемент шдержки, причем информационный вход анализатора соединен с информационным входом первого триггера и первыми входами сумматора по модулю два и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход и выход которого соединены соответственно с выходом первого триггера и первым входом первого элемента И, синхровход первого триггера объединен с синхровходом регистра сдвига, группа разрядных выходов которого соединена с группой входов первого блока индикации. группа выходов регистра сдвига, определяемая видом образующего полинома, соединена с группой входов сумматора по модулю два, выход которого соединен с информационным входом регистра сдвига, синхровход анализатора соединен с целевым входом второго триггера, вход сброса анализатора соединен с входом сброса регистра сдвига, отличающийся тем, что, с целью повышения достоверности контроля, анализатор содержит второй элемент И, узел формирователей импульсов, дешифратор состояния, два счетчика и третий блок индикации, причем входы «Пуск» и «('топ» анализатора соединены соответственно с единичным и нулевым входами третьего триг гера. выход которого соединен с первым входом второго элемента И и входом разрешения счета второго счетчика, счетный вход которого соединен с вторым входом второго элемента И и подключен к выходу дешифратора состояния, вход которого соединен с информационным входом анализатора, группа выходов второго счетчика соединена с группой входов третьего блока индикации, третий вход второго элемента И 10 соединен с синхровходом анализатора, выход второго элемента И соединен с первым входом узла формирователей импульсов и входом элемента задержки, выход которого соединен с единичным входом второго триггера, выход которого соединен с вторым входом первого элемента И, выход которого подключен к второму входу узла формирователей импульсов и счетному входу первого счетчика, группа разрядных выходов которого подключена к группе входов вто2θ рого блока индикации, входы сброса первого и второго счетчиков объединены и подключены к входу сброса анализатора, выход узла формирователей импульсов соединен с синхровходом регистра сдвига.A signature analyzer containing a sum modulo two, a shift register, an EXCLUSIVE OR element, two display units, three triggers, a first AND tribe and a crawl element, the analyzer information input connected to the information input of the first trigger and the first inputs of the adder modulo two and an EXCLUSIVE OR element, the second input and output of which are connected respectively to the output of the first trigger and the first input of the first AND element, the sync input of the first trigger is combined with the sync input of the shift register, a group of bit outputs s which is connected to a first group of inputs of the indication unit. the group of outputs of the shift register, determined by the type of the generating polynomial, is connected to the group of inputs of the adder modulo two, the output of which is connected to the information input of the shift register, the sync input of the analyzer is connected to the target input of the second trigger, the reset input of the analyzer is connected to the input of the reset of the shift register, characterized in that, in order to increase the reliability of control, the analyzer contains the second element And, the node of the pulse shapers, a state decoder, two counters and a third display unit, and the inputs “Start” and “(' the analyzer's top "are connected respectively to the single and zero inputs of the third trigger. The output of which is connected to the first input of the second AND element and the input of the account resolution of the second counter, the counting input of which is connected to the second input of the second AND element and connected to the output of the state decoder whose input is connected with the information input of the analyzer, the group of outputs of the second counter is connected to the group of inputs of the third display unit, the third input of the second element And 10 is connected to the sync input of the analyzer, the output of the second element This AND is connected to the first input of the pulse shaper node and the input of the delay element, the output of which is connected to the unit input of the second trigger, the output of which is connected to the second input of the first AND element, the output of which is connected to the second input of the pulse shaper node and the counting input of the first counter, a group of bit the outputs of which are connected to the group of inputs of the second θ2 indication block, the reset inputs of the first and second counters are combined and connected to the analyzer reset input, the output of the pulse shaper unit is connected n shift registers with the clock.
SU864146381A 1986-11-13 1986-11-13 Signature analysis SU1392564A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864146381A SU1392564A1 (en) 1986-11-13 1986-11-13 Signature analysis

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864146381A SU1392564A1 (en) 1986-11-13 1986-11-13 Signature analysis

Publications (1)

Publication Number Publication Date
SU1392564A1 true SU1392564A1 (en) 1988-04-30

Family

ID=21267226

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864146381A SU1392564A1 (en) 1986-11-13 1986-11-13 Signature analysis

Country Status (1)

Country Link
SU (1) SU1392564A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Э.лектроника. 1977, Л у 5, с. 26. Авторское свидетельство (,(;СР Л Ь I1414I5, кл. G 06 F- I I/26, 1981. *

Similar Documents

Publication Publication Date Title
CN1076580A (en) Detect the circuit of vision signal odd field and even field
SU1392564A1 (en) Signature analysis
SU621114A1 (en) Arrangement for monitoring elementwise synchronization
SU1550606A2 (en) Leading clock signal shaper
SU1088052A1 (en) Device for transmitting and receiving telecontrol signals
SU564623A1 (en) Electronic clock with readings correction according to time checking signals
SU1283980A1 (en) Serial code-to-parallel code converter
SU1541779A1 (en) Method and apparatus for converting analog quantity into code
SU1728975A1 (en) Channel selector
SU1387192A1 (en) Count element with checking facility
SU1515396A1 (en) Device for shaping video signal of inclined lines
SU1273933A1 (en) Device for simulating failures
SU1509912A1 (en) Information input device
SU1034162A1 (en) Device for shaping pulse train
SU430516A1 (en) DEVICE CONTROL BREAK OF COMMUNICATIONS
SU843273A1 (en) Cyclic synchronization device
SU515289A1 (en) Pulse frequency divider
SU752320A1 (en) Device for exchange of information between synchronous channels
SU1106008A1 (en) Pulse train duration selector
SU1298750A1 (en) Device for detecting contention in synchronized digital blocks
SU1591019A1 (en) Device for checking and restoring data by modulo two
SU1095220A1 (en) Device for transmitting and receiving digital messages
SU1628215A1 (en) Data transceiver
SU682889A1 (en) Message multichannel device for interfacing sources with digital computer
SU312389A1 (en) DEVICE FOR ACCOUNT BY VARIABLE MODULE