SU1376257A1 - Устройство дл блочной синхронизации цифровой системы передачи - Google Patents

Устройство дл блочной синхронизации цифровой системы передачи Download PDF

Info

Publication number
SU1376257A1
SU1376257A1 SU853926299A SU3926299A SU1376257A1 SU 1376257 A1 SU1376257 A1 SU 1376257A1 SU 853926299 A SU853926299 A SU 853926299A SU 3926299 A SU3926299 A SU 3926299A SU 1376257 A1 SU1376257 A1 SU 1376257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
switch
detector
shift register
inputs
Prior art date
Application number
SU853926299A
Other languages
English (en)
Inventor
Владимир Артемьевич Жаворонков
Александр Васильевич Пономаренко
Original Assignee
Предприятие П/Я В-2735
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2735 filed Critical Предприятие П/Я В-2735
Priority to SU853926299A priority Critical patent/SU1376257A1/ru
Application granted granted Critical
Publication of SU1376257A1 publication Critical patent/SU1376257A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитсй к электросв зи и обеспечивает повьшение быстродействи , надежности и расширение функциональных возможностей. Устр-во содержит регистры 1, 3 сдвига , кольцевые счетчики на три (КС) 2, 8, детектор 4 запрещенных значений текущей суммы, переключатель 5 и счетчики 6, 7. Входной линейный сигнал преобразуетс  в регистре 1 в трехразр дные блоки. Блоки записываютс  в регистр 3 по импульсу переключател  5 и анализируютс  в детекторе 4. Если вычисленное в детекторе 4 значение отличаетс  от заданных значений, формируетс  импульс ошибки . Ошибки фиксируютс  счетчиком 6. Счетчик 7 задает интервал анализа синхронизма. Если блочный синхронизм отсутствует,счетчик 6 быстро заполн етс  и по его импульсу переполнени  переключаетс  КС 2. В результате измен етс  частота следовани  импульсов записи с переключател  5. 1 ил. i (Л

Description

Токт
Изобретение относитс  к электросв зи и может быть использовано в цифровых системах передачи, примен ющих многоуровневые блочные балансные коды.
Цель изобретени  - повышение быстродействи , надежности и расширение функциональных возможностей устройства .
На чертеже.представлена структурна  функциональна  схема устройства дл  блочной синхронизации цифровой системы передачи.
Устройство дл  блочной синхронизации цифровой системы передачи содержит регистр 1 сдвига, дополнительный кольцевой счетчик 2 на три, дополнительный регистр 3 сдвига, детектор 4 запрещенных значений текущей суммы5 переключатель 5, первый и второй счетчики 6 и 7 и кольцевой счетчик 8 на три.
Устройство дл  блочной синхронизации цифровой системы передачи работает следу1оп1им образом.
ia соответствующие входы регистра 1 сдвига поступает входной линейный сигнал, разделенный по пол рност м и амплитудам, - тактовые импульсы , по которым регистр 1 сдвига преобразует входной линейный сигнал в трехразр дные блоки, которые поступают на соответствующие входы дополнительного регистра 3 сдвига, который записывает их по каждому импульсу с выхода переключател  5. Частоту следовани  этих импульсов записи определ ет кольцевой сче тчик 8 на три В течение времени хранени  в дополнительном регистре 3 сдвига записанные блоки поступают на соответствующие входы детекора 4 запрещенных значений текущей суммы, роль которого выполн ют посто нное запоминающее устройство (ПЗУ) и регистр хранени  значени  предыдущей цифровой суммы. В матрице ПЗУ закодирована програм- ма вычислени  значени  текущей цифровой суммы в конце блока, предельные значени  которой равны 1 и 4, и формировани  сигнала ощибки, если вычисленное значение меньше 1 или больще 4, при этом -в. регистр хранени  значени  предыдущей цифровой суммы записываетс  ближайшее предельное значение. По каждому импульсу с выхода переключател  5 детектор 4 запрещенных значений текущей суммы
повтор ет вычислени  и, если необходимо , формирует импульс ошибки, который поступает на счетньш вход пер- вого счетчика 6. .
Если блочны й синхронизм установлен ,, то частота поступлени  импульсов ощибки определ етс  веро тностью ошибок в канале св зи цифровой
системы передачи, значение которой не превышает 10 . Если блочный синхронизм отсутствует, то частота поступлени  импульсов ошибки существенно возрастает. Это следует из
того, что пределы значений текущей цифровой суммы внутри линейного блока имеют значени  О и 5, и детектор 4 запрещенных значений текущей суммы , настроенный на пределы суммы в
конце блока, фиксирует нарушение этих пределов после 20-50 тактовых интервалов , т.е. с веро тностью 10 - Ш.
Второй счетчик 7 формирует интервал анализа, на его счетный вход поступают тактовые импульсы, и по заполнению он обнул етс  и обнул ет первый счетчик 6 по входу сброса.
При этом, если блочный синхронизм
установлен, то счетчик 6 заполнить- , с  не успевает, в противном случае он заполн етс , обнул етс  и переключает дополнительный кольцевой счетчик 2 на три, который управл ет поступлением импульсов блочной синхронизации с соответствующего выхода кольцевого счетчика 8 на три через соответствующий вход переключател  5 на его выход.

Claims (1)

  1. Формула изобретени 
    Устройство дл  блочной синхрони- зации цифровой системы передачи, содержащее регистр сдвига, кольцевой счетчик на три, причем сигнальные входы и тактовый вход регистра сдвига  вл ютс  соответствующими входами устройства, отличающеес 
    тем, что, с целью повьш ени  быстродействи , : надежности и расширени  функциональных возможностей, введены последоват.ельно соединенные дополнительный регистр сдвига, детектор
    запрещенных значений текущей суммы, первый счетчик, дополнительный кольцевой счетчик на три и переключатель, второй счетчик, выход и вход которого соответственно соединены с ус3 13762574
    тановочным входом первого счетчиками дополнительного кольцевого счети с тактовыми входами регистра сдви-чина на три, причем выход переклюга и кольцевого счетчика на три,чател  соединен со счетными входами
    выходы которого соединены с соответ- дополнительного регистра сдвига и
    ствующими входами переключател , дру-детектора запрещенных значений тегие управл ющие входы которого со-кущей суммы и  вл етс  выходом устединены с соответствующими выхода-ройства.
SU853926299A 1985-07-09 1985-07-09 Устройство дл блочной синхронизации цифровой системы передачи SU1376257A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853926299A SU1376257A1 (ru) 1985-07-09 1985-07-09 Устройство дл блочной синхронизации цифровой системы передачи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853926299A SU1376257A1 (ru) 1985-07-09 1985-07-09 Устройство дл блочной синхронизации цифровой системы передачи

Publications (1)

Publication Number Publication Date
SU1376257A1 true SU1376257A1 (ru) 1988-02-23

Family

ID=21188146

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853926299A SU1376257A1 (ru) 1985-07-09 1985-07-09 Устройство дл блочной синхронизации цифровой системы передачи

Country Status (1)

Country Link
SU (1) SU1376257A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент GB № 1564085, кл. Н 4 Р, 1980. Авторское свидетельство СССР № 1124438, кл. Н 04 L 7/02, 1983. *

Similar Documents

Publication Publication Date Title
SU1376257A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
SU1124285A1 (ru) Генератор потоков случайных событий
SU1495779A1 (ru) Устройство дл ввода информации
SU1401630A1 (ru) Устройство дл фазовой синхронизации
SU1056190A1 (ru) Устройство дл определени разности двух чисел
SU906011A1 (ru) Устройство дл контрол достоверности передачи информации квазитроичным кодом
SU1566487A1 (ru) Преобразователь кодов
SU1037309A1 (ru) Преобразователь перемещени в параллельный код
SU1260976A1 (ru) Устройство дл вычислени отношени временных интервалов (его варианты)
SU1310822A1 (ru) Устройство дл определени старшего значащего разр да
SU1163334A1 (ru) Устройство дл вычислени отношени временных интервалов
SU1264175A1 (ru) Устройство дл управлени очередностью обслуживани запросов
SU1075255A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU1383429A1 (ru) Устройство дл приема информации
SU1091191A1 (ru) Устройство дл моделировани веро тностного графа
SU1008760A1 (ru) Устройство дл считывани информации с транспортных средств
SU1376083A1 (ru) Генератор потоков случайных событий
SU1656685A2 (ru) Преобразователь последовательного кода в параллельный
SU1157519A1 (ru) Преобразователь временных интервалов в код
SU1195278A1 (ru) Цифровой фазометр
SU1545330A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU1594705A1 (ru) Устройство дл контрол кода "1 из @
SU771898A1 (ru) Устройство дл приема кода морзе
SU1462281A1 (ru) Генератор функций
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем