SU1374438A1 - Apparatus for output/input of synchronous binary information from/into digital lines - Google Patents

Apparatus for output/input of synchronous binary information from/into digital lines Download PDF

Info

Publication number
SU1374438A1
SU1374438A1 SU843776577A SU3776577A SU1374438A1 SU 1374438 A1 SU1374438 A1 SU 1374438A1 SU 843776577 A SU843776577 A SU 843776577A SU 3776577 A SU3776577 A SU 3776577A SU 1374438 A1 SU1374438 A1 SU 1374438A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
elements
unit
Prior art date
Application number
SU843776577A
Other languages
Russian (ru)
Inventor
Арнольд Николаевич Глухов
Владимир Николаевич Точилов
Original Assignee
Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича filed Critical Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority to SU843776577A priority Critical patent/SU1374438A1/en
Application granted granted Critical
Publication of SU1374438A1 publication Critical patent/SU1374438A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

пы подключены выходы блока прогнозировани  стаффинговых и спиллинговых циклов, при этом второй, третий и четвертый выходы депшфратора служебной кодовой группы подключены к соответствующим входам блока управлени  тактовой частотой, а п тый выход дешифратора служебной кодовой группы подключен к соответствующему входу блока пам ти, причем входы и выходы блока прогнозировани  стаффинговых и спиллинговых циклов и выходы блока управлени  тактовой частотой  вл ютс  соответствующими входами и выходами узла регул рного прогнозировани , отличающеес  тем, что, с целью повышени  точности сопр жени  при асинхронном вводе-выводе цифровой информации за счет обнаружени  однократньпс ошибок в служебной кодовой комбинации путем перехода к кодированию служебной информации с помощью последовательного инвертировани  соответствующих элементов псевдослучайной последовательности (ПСП), на передающей стороне введен блок инверсии элемента ПСП, к первому входу которого подключен выход рекуррентного регистра сдвига, а к соответствующим входам блока инверсии элементов ПСП подключены соответствующие выходы формировател  служебной кодовой группы, к дополнительному входу которого подключен первьш выход блока запуска и управлени , а на приемной стороне дополнительные выходы .блока приема рекурренты подключены к соответствующим дополнительным входам дешифратора служебной кодовой группы.The outputs of the stuffing and spilling cycles prediction block are connected, the second, third and fourth outputs of the service code group are connected to the corresponding inputs of the clock control unit, and the fifth output of the service code group decoder is connected to the corresponding input of the memory block, and the inputs and the outputs of the prediction unit of the stuffing and spilling cycles and the outputs of the clock control unit are the respective inputs and outputs of the regular prediction node, Similarly, in order to improve the accuracy of interfacing with asynchronous digital I / O by detecting one-time errors in the service code combination by switching to coding the service information by sequentially inverting the corresponding elements of a pseudo-random sequence (CSP), a block is entered on the transmitting side inversion element of the SRP, the first input of which is connected to the output of the recurrent shift register, and to the corresponding inputs of the inversion block of the SRP elements The corresponding outputs of the former of the service code group are switched off, to the auxiliary input of which the first output of the starting and control unit is connected, and on the receiving side the additional outputs of the receiving block of recurrence are connected to the corresponding additional inputs of the decoder of the service code group.

2. Устройство по П.1, отличающеес  тем, что формирователь служебной кодовой группы содержит с первого по семнадцатый элементы И, первый и второй элементы НЕ, сумматор по модулю два и элемент ИЛИ, к первому и второму входам которого подключены выходы соответственно седьмого и двенадцатого элементов И, к первым входам которых подключен выход одиннадцатого элемента И, первый вход которого объединен с первым входом шестого элемента И, выход которого подключен к первым входам первого и второго элементов И, при этом первый вход третьего элемента И, объединен с первыми входами четвертого и п того элементов И, первый вход2. The device according to claim 1, characterized in that the driver of the service code group contains from the first to the seventeenth elements AND, the first and second elements are NOT, the modulo two adder and the element OR, the first and second inputs of which are connected to the outputs of the seventh and twelfth respectively elements And, the first inputs of which are connected to the output of the eleventh element And, the first input of which is combined with the first input of the sixth element And, the output of which is connected to the first inputs of the first and second elements And, the first input of the third element a And, combined with the first inputs of the fourth and fifth elements And, the first input

восьмого элемента И объединен с первыми входами дев того и дес того элементов И, первый вход тринадцатого элемента И объединен с первыми входами четырнадцатого элемента И и п тнадцатого элемента И, выход которого подключен к первым входам шестнадцатого и семнадцатого элементов И и объединен с выходами дев того и четырнадцатого элемента И, к второму входу которого, а также к вторым входам дев того и четвертого элементов И подключен выход первого элемента И, выход второго элемента И подключен к вторым входам третьего восьмого и тринадцатого элементов И, выход третьего элемента И объединен с выходом восьмого элемента И и выходом п того элемента И, к второму входу которого, а также к вторым входам дес того и п тнадцатого элементов И подключен выход элемента ИЛИ, выход четвертого элемента И объединен с выходами дес того и тринадцатого элементов И, при этом вторые входы второго, седьмого и двенадцатого элементов И объединены, а второй вхо шестого элемента И объединен с первы входом сумматора по модулю два и входом первого элемента НЕ, выход которого подключен к второму входу одиннадцатого элемента И, а второй вход семнадцатого элемента И объединен с входом второго элемента НЕ, выход которого подключен к второму входу шестнадцатого элемента И, выход которого , а также выход сумматора по модулю два и выходы п того, дес того и семнадцатого элементов И,  вл ютс  соответствующими выходами формировател  служебной кодовой группы, первым и дополнительным входами которого  вл ютс  соответственно вход второго элемента НЕ и первый вход одиннадцатого элемента И, а второй вход первого, второго и шестого элементов И, второй вход сумматора по модулю два и первые входы третьего, восьмого и тринадцатого элементов И  вл ютс  соответствующими входами формировател  служебной кодовой группы.the eighth element And combined with the first inputs of the ninth and tenth elements And, the first input of the thirteenth element And combined with the first inputs of the fourteenth element And and the fifteenth element And, the output of which is connected to the first inputs of the sixteenth and seventeenth elements And combined with the outputs of the ninth and the fourteenth element And, to the second input of which, as well as to the second inputs of the ninth and fourth elements And connected the output of the first element And, the output of the second element And connected to the second inputs of the third eighth and thirteen This element And the output of the third element And combined with the output of the eighth element And and the output of the fifth element And, to the second input of which, as well as to the second inputs of the tenth and fifteenth elements And connected the output of the element OR, the output of the fourth element And combined with the outputs the tenth and thirteenth And elements, while the second inputs of the second, seventh and twelfth elements And are combined, and the second input of the sixth element And is combined with the first input of the modulo two and the input of the first element NOT, the output of which is connected to the second the input of the eleventh element is And, and the second input of the seventeenth element And is combined with the input of the second element NOT, the output of which is connected to the second input of the sixteenth element And, the output of which, as well as the output of the modulo two and the outputs of the fifth, tenth and seventeenth elements And, are the corresponding outputs of the service code group maker, the first and additional inputs of which are respectively the input of the second element NOT and the first input of the eleventh AND element, and the second input of the first, second and sixth element And, the second input of the modulo two and the first inputs of the third, eighth, and thirteenth elements And are the corresponding inputs of the former of the service code group.

3. Устройство по П.1, отличающеес  тем, что блок инверсии элементов ПСП содержит генератор импульсов , выход которого подключен к Шервому входу первого элемента ИЛИ, а также последовательно соединенные первый элемент НЕ, второй элемент И,3. The device according to claim 1, characterized in that the block of inversion of the elements of the memory bandwidth contains a pulse generator, the output of which is connected to the Shervoy input of the first OR element, as well as the first element IN series, the second AND element,

1one

второй элемент НЕ и элемент ИЛИ, к второму входу которого подключен выход первого элемента И, второй вход которого объединен с вторым входом второго элемента И и  вл етс  первым входом блока инверсии элементов ПСП, выходом которого  вл етс  выход элемента ИЛИ, а входы генератора импульсов  вл ютс  соответствующими входами блока инверсии элементов ПСП, при этом выход генератора импульсов подключен к входу первого элемента НЕ.the second element is NOT and the OR element, the second input of which is connected to the output of the first element AND, the second input of which is combined with the second input of the second element AND and is the first input of the inversion unit of the SRP, the output of which is the output of the element OR, and the inputs of the pulse generator The corresponding inputs of the inversion block of the SRP elements, while the output of the pulse generator is connected to the input of the first element NOT.

4. Устройство ПОП.1, отличающеес  тем, что блок приема ре курренты содержит последовательно соединенные входной регистр, элемент сравнени , элемелт задержки и буферный регистр сдвига, а также датчик эталонной ПСП, первый вход которого объединен с вторым входом буферного регистра сдвига и  вл етс  вторым входом блока приема рекурренты, первым и третьим входами которого  вл етс  соответственно первый и второй входы входного регистра, причем второй вход входного регистра объединен с вторым входом датчика эталонной ПСП и третьим входом буферного регистра сдвига, к четвертому входу которого подключен первый выход датчика эталонной ПСП, вторые выходы которого подключены к вторым входам4. Device POP.1, characterized in that the recurrent receiving unit comprises a serially connected input register, a comparison element, a delay element and a buffer shift register, as well as a sensor of the reference SRP, the first input of which is combined with the second input of the buffer shift register and the second input of the recurrence receiver, the first and third inputs of which are respectively the first and second inputs of the input register, the second input of the input register being combined with the second sensor input of the reference SRP and the third input of the shift register, to the fourth input of which the first output of the sensor of the reference SRP is connected, the second outputs of which are connected to the second inputs

элемента сравнени , выход которого подключен к третьему входу датчика эталонной ПСП, третий выход которого а также выходы буферного регистра сдвига, выход элемента задержки и выходы входного регистра сдвига  вл ютс  соответствующими выходами блока приема рекурренты.the reference element, the output of which is connected to the third sensor input of the reference SRP, the third output of which as well as the outputs of the buffer shift register, the output of the delay element and the outputs of the input shift register are the corresponding outputs of the recurrent unit.

5. Устройство по П.1, о т л и ч а ю щ е ее   тем,что дешифратор служебной кодовой группы содержит последовательно соединенные блок сравнени , первый элемент И, дешифратор состо ний, первый элемент ИЛИ, сумматор по модулю два и второй элемент ИЛИ, к второму и третьему входам которого подключены соответственно выход второго элемента И и третий выход дешифратора состо ний, второй выход которого подключен к первым входам второго и третьего элементов И, при этом входы блока сравнени , вторые входы первого элемента И, дешифратора состо ний, сумматора по модулю два, второго и третьего элементов И  вл ютс  соответствующими входами дешифратора слунсебной кодовой группы соответствующими выходами которого  вл ютс  третий и четвертый выходы дешифратора состо ний, выход первого элемента ИЛИ, выход второго элемента ИЛИ и выход третьего элемента И.5. The device according to claim 1, that the decoder of the service code group contains a series-connected comparison unit, the first AND element, the state decoder, the first OR element, the modulo two and the second element OR, the second and third inputs of which are connected respectively to the output of the second element AND and the third output of the state decoder, the second output of which is connected to the first inputs of the second and third elements AND, while the inputs of the comparison unit, the second inputs of the first element AND, the state decoder, sum modulo two, second and third AND elements are the corresponding inputs of the slider code group decoder whose corresponding outputs are the third and fourth outputs of the state decoder, the output of the first OR element, the output of the second OR element, and the third element I.

1one

Изобретение относитс  к св зи и может быть использовано в аппаратуре асинхронного ввода-вывода синхронной двоичной информации в цифровые трак- ты систем, основанных на импульсно- кодовой модул ции, дельта-модул ции и других цифровых методах модул ции. Оно предназначено дл  асинхронного сопр жени  по скорости двух последо.- вательностей цифровых сигналов, номинальные значени  частот следовани  которых различны и априорно известны.The invention relates to communications and can be used in asynchronous input-output equipment of synchronous binary information in digital circuits of systems based on pulse-code modulation, delta modulation and other digital modulation techniques. It is intended for asynchronous matching in terms of the speed of two sequences of digital signals, the nominal values of the following frequencies are different and are known a priori.

Цель изобретени  - повьш1ение точности сопр жени  при асинхронном вво- де-выводе цифровой информации за счет обнаружени  однократных ошибок в служебной кодовой комбинации путем перехода к кодированию служебной информации с помощью последовательного инвертировани  соответствующих элементов псевдослучайной последовательности (ПСП).The purpose of the invention is to improve the accuracy of conjugation in the asynchronous input-output of digital information by detecting one-time errors in the service code combination by switching to coding the service information by successively inverting the corresponding elements of the pseudo-random sequence (PSP).

На фиг. 1 представлена структурна  электрическа  схема передающей стороны устройства ввода-вывода синхронной двоичной информации в цифровые тракты; на фиг. 2 - схема приемной стороны; на фиг.З - схема блока инверсии элементов ПСП; на фиг. 4 - схема формировател  служебной кодовой группы; на фиг. 5 - схема блока приема рекурренты; на фиг. 6 - схема дешифратора служебной кодовой группы; на фиг.7 - схема блока коррекции сверхцикла; на фиг. 8 - схема блока прогнозировани  .ффинговых и спиллинговых циклов;FIG. Figure 1 shows the structural electrical circuit of the transmitting side of the I / O device of synchronous binary information into digital paths; in fig. 2 is a diagram of the receiving side; on fig.Z - block diagram of the inversion of the elements of the SRP; in fig. 4 is a diagram of the driver of the service code group; in fig. 5 is a block diagram of the receiving recurrence; in fig. 6 is a diagram of the decoder service code group; Fig.7 is a diagram of the correction block superframe; in fig. 8 is a diagram of a prediction block of peeling and spilling cycles;

на фиг. 9 - схема блока измерени  ,,информационного: цикла;на фиг. 10 - схема блока управлени  тактовой частотой ,in fig. Figure 9 is a block diagram of a measurement informational: cycle; Fig. 10 is a diagram of a clock control unit;

Устройство ввода-вывода синхронной двоичной информации в цифровые тракты содержит на передающей стороне управл емый распределитель 1,блок 2 запуска и управлени , рекуррентный регистр 3 сдвига, блок 4 пам ти, двоично-дес тичный преобразователь 5, блок 6 инверсии элементов псевдослучайной последовательности (ПСП), узел 7 контрол  и коррекции прогноза блок 8 коррекции сверхцикла, блок 9 прогнозировани  стаффинговых и спил- линговых циклов, формирователь 10 служебной кодовой группы, блок 11 измерени  информационного цикла, на приемной стороне блок 12 запуска и управлени ,; двоично-дес тичный преобразователь 13, блок 14 пам ти, дешифратор 15 служебной кодовой группы блок 16 приема рекурренты, управл е- мьй распределитель 17, блок 18 коррекции , генератор 19 тактовой частоты , узел 20 регул рного прогнозировани , блок 21 прогнозировани  стаффинговых и спиллинговых циклов, блок 22 управлени  тактовой частотой,блок 6 инверсии элементов ПСП содержит генератор 23 импульсов, первый элемент И 24, первый элемент НЕ 25,второй элемент И 26, второй элемент НЕ 27, элемент ИЛИ 28, формирователь 10 служебной кодовой группы содержит элементы И 29-43, первый элемент НЕ 44, сумматор по модулю два 45, эле- мент ИЛИ 45, второй элемент НЕ 47, шестнадцатый элемент И 48, семнадцатый элемент И 49, блок 16 приема рекурренты содержит входной регистр 50 элемент 51 сравнени , датчик 52 эталонной ПСП, элемент 53 задержки, бу- ферный регистр 54 сдвига, дешифратор 15 служебной кодовой группы содержит элемент 55 сравнени , первый элемент И 56, дешифратор 57 состо ний, пер- вый элемент ИЛИ 58, сумматор 59 по модулю два, второй элемент И 60,второй элемент ИЛИ 61, третий элемент И 62, блок 8 коррекции сверхцикла содержит первый элемент И 63, первьй элемент ИЛИ 64, второй элемент И 65, первый счетчик 66, дешифратор 67 нул , третий и четвертый элементы И 68,69, второй счетчик 70, п тый элемент И 71, блок 9 прогнозировани A synchronous binary information input-output device to digital paths contains a controllable distributor 1, a start-up and control unit 2, a recurrent shift register 3, a memory block 4, a binary-decimal converter 5, a block 6 for inversion of elements of a pseudo-random sequence ), prediction control and correction unit 7; superframe correction block 8; staffing and spilling cycles prediction block 9; service code generator 10, information cycle measurement block 11, on the receiving side lock 12 and the control run,; binary-decimal converter 13, memory block 14, decoder 15 of the service code group recurrence receiving block 16, control valve 17, correction block 18, clock generator 19, regular prediction node 20, stuffing and spilling prediction block 21 cycles, the block 22 of the clock frequency control, the block 6 of the inversion of the SRP elements contains a pulse generator 23, the first element AND 24, the first element NOT 25, the second element AND 26, the second element NOT 27, the element OR 28, the driver 10 of the service code group contains the elements And 29-43, the first element is NOT 44, the modulo-two adder is 45, the element is OR 45, the second element is NOT 47, the sixteenth element is And 48, the seventeenth element is And 49, the recurrence receiving block 16 contains the input register 50 the reference memory sensor 52, the delay element 53, the buffer shift register 54, the decoder 15 of the service code group contains the comparison element 55, the first element AND 56, the decoder 57 states, the first element OR 58, the adder 59 modulo two, the second the element AND 60, the second element OR 61, the third element AND 62, the block 8 correction of the superframe contains the first element 63 and 63, the first element OR 64, the second element AND 65, the first counter 66, the decoder 67 zero, the third and fourth elements AND 68.69, the second counter 70, the fifth element AND 71, block 9 prediction

стаффинговых и спиллинговых циклов содержит счетчик 72, дешифратор 73, элемент И 74, элемент ИЛИ 75,НС-триггер 76, блок 11 измерени  информационного цикла содержит счетчик 77, дешифратор 78 состо ний, первый и второй элементы ИЛИ 79 и 80, блок 22 управлени  тактовой частотой содержит первый элемент И 81, элемент ИЛИ 82, второй и третий элементы И 83,84.The staffing and spilling cycles contain a counter 72, a decoder 73, an AND element 74, an OR 75 element, an HC-flip-flop 76, an information cycle measurement unit 11 contains a counter 77, a state decoder 78, the first and second elements OR 79 and 80, the control unit 22 clock frequency contains the first element And 81, the element OR 82, the second and third elements And 83.84.

Устройство ввода-вывода синхронной двоичной информации в цифровые тракты работает следующим образом.The device I / o synchronous binary information in digital paths works as follows.

Синхронный двоичный сигнал, следующий с тактовой частотой f ,лоследо- вательно по информационным циклам вводитс  в цифровой канал св зи, характеризуемый частотой ц несущей последовательности . Начало работы устройства фиксируетс  на передаче моментом совпадени  опорного и тактово- го импульсов в блоке 2 запуска и управлени . Это совпадение достигаетс  в результате предварительного фазировани  приемной и передающей сторон устройства в начале сеанса св зи. Опорные импульсы формируютс  в блоке 2 запуска и управлени  в соответстии с заданной длиной.N цикла передаи и следуют с частотой .A synchronous binary signal, which follows with a clock frequency f, is sequentially entered through information cycles into a digital communication channel, characterized by the frequency c of the carrier sequence. The start of operation of the device is recorded at the transmission of the coincidence of the reference and clock pulses in the start-up and control unit 2. This coincidence is achieved by pre-phasing the receiving and transmitting sides of the device at the beginning of the communication session. The reference pulses are generated in the start-up and control unit 2 in accordance with a predetermined length. The N-cycle is transmitted and followed with a frequency.

При заданном соотношении частот и fц и длине N цикла передачи количество и периодичность изменений числа элементов в информационном цикле , включающем в себ  определенное количество тактовых импульсов между двум  смежными опорными импульсами, прогнозируютс  в блоке 9 прогнозировани  стаффинговых и спиллинговых циклов. Этот блок предназначен дл  хранени  и использовани  программы прогноза, котора  составл етс  априори и охватывает все циклы передачи в пределах сверхцикла.Given the ratio of frequencies and fc and the length N of the transmission cycle, the number and frequency of changes in the number of elements in the information cycle, including a certain number of clock pulses between two adjacent reference pulses, are predicted in block 9 of the prediction of stuffing and spilling cycles. This block is intended for the storage and use of the forecast program, which is compiled a priori and covers all transmission cycles within the superframe.

После включени  устройства блок 9 прогнозировани  стаффинговых и спиллинговых циклов обнул етс  и затем начинает свою работу по первому опорному импульсу частоты , поступающему из блока 2 запуска и управлени  вслед за тем, как осуществлено начальное фазирование приемной и передающей сторон устройства. Это обеспечивает работу устройства, начина  с ервого информационного каждого сверх- икла. Счет последующих информационных циклов в пределах каждого сверх- . икла осуществл етс  по опорным имAfter switching on the device, block 9 of prediction of stuffing and spilling cycles is nullified and then begins its work on the first frequency reference pulse received from start and control unit 2 after the initial phasing of the receiving and transmitting sides of the device has been performed. This ensures the operation of the device, starting with the first informational each superframe. The count of subsequent information cycles within each super-. It is carried out on the supporting them.

513513

пульсам. В соответствии с программой прогноза на выходе блока 9 прогнозировани  стаффинговых и спиллинговых циклов вырабатываютс  1 или О сигналы, которые соответственно указывают на то, что прогнозируемое количество элементов в информационном цикле отличаетс  от п элементов либо на то, что в информационном цикле по прогнозу содержитс  п элементов.Кроме того, сигналГами на других выходах блока 9 прогнозировани  задаетс  характер сверхцикла. При этом один из сигналов свидетельствует о том, что сверхцикл содержит по прогнозу информационные циклы только из п или (п+1) элементов, а другой сигнал свидетельствует о том, что сверхцикл содержит по прогнозу информационные циклы из п или (п-1) элементов.pulses. In accordance with the forecast program, at the output of prediction block 9 of staffing and spilling cycles, 1 or O signals are generated, which respectively indicate that the predicted number of elements in the information cycle differs from n elements or that the predicted information cycle contains n elements In addition, signaling the other outputs of prediction block 9 determines the nature of the superframe. At the same time, one of the signals indicates that the superframe contains, according to the forecast, information cycles from only n or (n + 1) elements, and another signal indicates that the superframe contains according to the forecast information cycles from n or (n-1) elements .

Фактическое число элементов в информационном цикле может отличатьс  от прогнозируемого вследствие относиThe actual number of elements in the information cycle may differ from the predicted due to the relative

тельной девиации частот f и f или вследствие посто нного фазового сдвга фактической и количественно прогнозируемой последовательностей.Это число определ етс  в блоке 11 измерени  информационного цикла. Единичный сигнал на одном из первых трех его выходов свидетельствует о том, что в информационном цикле имеет мето п, (п+1) или (п-1) элементов. Едничный сигнал на четвертом выходе блока 11 измерени  информационного цикла служит указанием на то, что данный информационный цикл  вл етс  стаффинговым или спиллинговым, т.е. соответственно содержит (п+1) или (п-1) элементов.frequency deviation of frequencies f and f or due to constant phase shift of the actual and quantitatively predicted sequences. This number is determined in block 11 of the information cycle measurement. A single signal on one of its first three outputs indicates that it has methods of n, (n + 1) or (n-1) elements in the information cycle. The unit signal at the fourth output of the information cycle measurement unit 11 indicates that the information cycle is stuffing or spilling, i.e. respectively, it contains (n + 1) or (n-1) elements.

Отклонение числа элементов в информационном цикле от прогнозируемого фиксируетс  формирователем 10 служебной кодовой группы, на соответствующие входы которого направл ютс  сигналы из блока 11 измерени  информационного цикла, блока прогнозировани  9 стаффинговых и спиллинговых циклов и из блока 4 пам ти - сигнал о логическом характере (п+1)-го элемента информационного цикла. В соответствии с этой информацией формирователь 10 служебной кодовой группы согласно заложенному в нем алгоритму логической обработки выдает единич- ньй сигнал по одному из четырех выходов , подключенньпс к входам блока 6 инверсии элементов ПСП. При этомThe deviation of the number of elements in the information cycle from the predicted is recorded by the shaper 10 of the service code group, the corresponding inputs of which are sent from the information cycle measurement unit 11, the prediction unit 9 staffing and spilling cycles and from memory block 4 a signal of a logical character (n + 1) -th element of the information cycle. In accordance with this information, the shaper 10 of the service code group, according to the logic processing algorithm embedded in it, produces a single signal on one of four outputs connected to the inputs of the block 6 of the inversion of the SRP elements. Wherein

00

0 0

5five

00

5five

00

5 five

5five

00

5five

по трем остальным выходам вьщаютс  нулевые сигналы. Сигналы на указанных выходах формировател  10 сл жеб- ной кодовой группы несут одну сле- д ующих к о ма нд:on the other three outputs, zero signals appear. The signals at the specified outputs of the former of the 10th code group carry one of the following signals:

не измен ть количество элементов в информационном цикле по отношению к прогнозу;do not change the number of elements in the information cycle relative to the forecast;

вычесть один элемент из прогнозируемого количества элементов в информационном цикле;subtract one element from the predicted number of elements in the information cycle;

прибавить один элемент (логический ноль) к прогнозируемому количеству элементов в информационном цикле;add one element (logical zero) to the predicted number of elements in the information cycle;

прибавить один элемент (логическую единицу) к прогнозируемому количеству элементов в информационном цикле.add one element (logical unit) to the predicted number of elements in the information cycle.

Эти команды используютс  в блоке 6 инверсии элементов ПСП дл  последовательного инвертировани  (п+3)-го, (п+2)-го и (п+1)-го элементов участка ПСП длиной N элементов. При этом перва  из перечисленных команд реализуетс  тем, что (п+1)-й, (п+2)-й и (п+3)-й элементы участка ПСП не инвертируютс .These commands are used in block 6 of inversion of the elements of the memory bandwidth for sequential inversion of the (n + 3) -th, (n + 2) -th and (n + 1) -th elements of the segment of the length of the N elements. In this case, the first of the listed commands is implemented in that (n + 1) -th, (n + 2) -th and (n + 3) -th elements of the SRP section are not inverted.

Опорными импульсами с четвертого выхода блока 2 запуска и управлени  запускаетс  управл емьй распределитель 1, имеющий два входа и (п+1) выходов. После запуска управл емый распределитель 1 тактируетс  импульсами тактовой частоты f, , поступающими с третьего выхода блока 2 за- пуска и управлени . Тактовые импульсы на выходах управл емого распределител  1 служат импульсами записи в блок 4 пам ти, имеющий (п+1)  чеек. Участок информационного цикла, длиной п элементов, записанный в блок 4 пам ти на тактовой частоте f, , считываютс  оттуда в двоично-дес тичньй преобразователь 5 быстрыми тактовыми импульсами (БТИ), формируемыми в блоке 2 запуска и управлени . При этом частота их следовани  превышает- канальную частоту f, не менее чем вThe reference pulses from the fourth output of the start-up and control unit 2 start up the control valve 1, which has two inputs and (n + 1) outputs. After start-up, the controlled valve 1 is clocked by pulses of the clock frequency f, coming from the third output of the start-up and control unit 2. The clock pulses at the outputs of the controlled distributor 1 serve as write pulses to memory block 4 having (n + 1) cells. A section of the information cycle, the length of n elements, recorded in memory block 4 at clock frequency f, is read from there to binary-decimal converter 5 by fast clock pulses (BTI) generated in start-up and control unit 2. At the same time, the frequency of their following exceeds the channel frequency f, not less than

оПOP

/ раз./ time.

Двоично-дес тичный преобразователь 5 обрабатывает двоичную информацию и осуществл ет перевод участка информационного цикла длиной п элементов из двоичного кода в дес тичньш. Полученное при этом дес тичное число, вьфа- женное в соответствующем количестве БТИ,с выхода двоично-дес тичного преобразовател  5 направл етс  на первыйThe binary-decimal converter 5 processes the binary information and translates the section of the information cycle with a length of n elements from the binary code to the ten. The resulting decimal number, extracted in the appropriate number of BTIs, from the output of the binary-decimal converter 5 is directed to the first

вход n-разр дного рекуррентного регистра 3 сдвига. Под действием БТИ и в соответствии с сигналами с выхода двоично-дес тичного преобразовател  5 в рекуррентном регистре 3 сдвига осуществл етс  сдвиг фазы псевдослучайной последовательности, котора  используетс  дл  передачи информадии в канал св зи. Участок ПСП длиной N элементов, генерированный рекуррентным регистром 3 сдвига, считываетс  из последнего на несущей частоте канала св зи в блок 6 инверсии элемен1374438 .8input n-bit recurrent register 3 shift. Under the action of the BTI and in accordance with the signals from the output of the binary-decimal converter 5 in the recurrent shift register 3, the phase shift of the pseudo-random sequence is used, which is used to transmit information to the communication channel. A segment of the SRP with a length of N elements, generated by the recurrent shift register 3, is read from the latter at the carrier frequency of the communication channel to the inversion unit 6 of the element 1374438 .8

зи начальное фазирование опорных импульсов приемной и передающей сторон устройства, позвол ющее зафиксировать начало сверхцикла на приеме и на передач е. После этого блок 12 запуска и управлени  начинает формировать опорные и быстрые тактовые импульсы.The initial phasing of the reference pulses of the receiving and transmitting sides of the device, allowing the start of the superframe to be fixed at the reception and at the transmissions e. After this, the startup and control unit 12 begins to generate reference and fast clock pulses.

to С приходом из канала св зи участка ПСП, несущего полезную информацию, блок 16 приема рекурренты принимает и распознает (по зачетному интервалу длиной п элементов) этот участок ПСП,With the arrival of the PSP section carrying the useful information from the communication channel, the recurrent receiving unit 16 receives and recognizes (by the valid interval of n elements) this PSP section,

тов ПСП. Импульсы частоты f направ- .Пришедший на первый (информационный)Comrade PSP. Pulses of frequency f direction-. Come on first (informational)

л ютс  в рекуррентный регистр 3 сдвига с второго выхода блока 2 запуска и управлени , В блоке 6 инверсии элементов ПСП осуществл етс  необходимое последовательное инвертирование 20 (п+3)-го, (п+2)-го и ()-го элементов ПСП и после этого участок ПСП длиной N элементов направл етс  в канал св зи.are entered into the recurrent shift register 3 from the second output of the starting and controlling unit 2; In block 6 of the inversion of the SRP elements, the necessary sequential inversion of the 20 (n + 3) -th, (n + 2) -th and () -th elements of the SRP is performed and after this, a bandwidth region of length N of elements is directed to the communication channel.

вход блока 16 приема рекурренты участок ПСП записывают во входной регистр , и в момент окончани  записи начинает формировать отрезки эталонной ПСП на скорости БТИ. Одновременно с этим производитс  поразр дное сравнение эталонной ПСП с зачетным интервалом прин того участка ПСП, и в момент их совпадени  -количествоthe input of the recurrent receiving unit 16 is written into the input register, and at the time of the end of the recording begins to form the segments of the reference SRP at the BTI speed. At the same time, a one-by-one comparison of the reference bandwidth is made with the valid interval of the received bandwidth, and at the moment of their coincidence the quantity

Блок 8 коррекции сверхцикла пред- 25 дес тичных фазовых сдвигов, исчисл Block 8 of the correction of the super-cycle of pre-25 decimal phase shifts,

назначен дл  однократной за сверхцикл коррекции программы прогноза в случае, если во всех циклах данного сверхцикла имеет место посто нный фазовый сдвиг между фактической и количественно-прогнозируемой последовательност ми чисел элементов в информационном цикле. Под посто нным фазовым сдвигом понимаетс  однонаправленный фазовый сдвиг в тех циклах передачи одного сверхцикла, в которых по прогнозу должны быть стаф финговые, т.е. (п+1)-ые элементы, или спиллинговые, т.е. (п-1)-ые ко-, нечные элементы информационного цикла . При этом сверхциклом называетс  последовательность информационных циклов с неповтор ющимс  законом распределени  количества элементов в них.assigned for a one-shot over-cycle correction of the forecast program if there is a constant phase shift between the actual and quantitatively-predicted sequences of element numbers in the information cycle in all cycles of this superframe. By a constant phase shift is meant a unidirectional phase shift in those transmission cycles of one superframe in which, according to the forecast, there should be stafing, i.e. (n + 1) -th elements, or spilling, i.e. (n-1) -th final elements of the information cycle. In this case, a superframe is a sequence of information cycles with a non-repeating law of the distribution of the number of elements in them.

На приемной стороне устройства асинхронного ввода-вывода цифровой информации псевдослучайна  последовательность из канала св зи поступает на первый вход блока 16 приема рекурренты.At the receiving side of the asynchronous I / O digital information device, a pseudo-random sequence from the communication channel is fed to the first input of the recurrent receiving unit 16.

Перед началом сеанса св зи на передающей стороне устройства формируетс  специальна  служебна  кодова  комбинаци  - участок ПСП длиной N элементов. По этому участку ПСП, при н тому блоком 16 приема рекурренты, в блоке 12 запуска и управлени  осуществл етс  однократное за сеанс св Before the beginning of the communication session, a special service code is formed on the transmitting side of the device — a bandwidth zone of length N elements. In this section of the memory bandwidth, with the recurrence block receiving unit 16, in the launch and control unit 12, a single session is performed

Пришедший на первый (информационный)Come on first (informational)

вход блока 16 приема рекурренты участок ПСП записывают во входной регистр , и в момент окончани  записи начинает формировать отрезки эталонной ПСП на скорости БТИ. Одновременно с этим производитс  поразр дное сравнение эталонной ПСП с зачетным интервалом прин того участка ПСП, и в момент их совпадени  -количествоthe input of the recurrent receiving unit 16 is written into the input register, and at the time of the end of the recording begins to form the segments of the reference SRP at the BTI speed. At the same time, a one-by-one comparison of the reference bandwidth is made with the valid interval of the received bandwidth, and at the moment of their coincidence the quantity

00

5five

00

5 five

5five

00

емое от начала эталонной ПСП, транслируетс  в дес тично-двоичный преобразователь 13, в котором осуществл етс  перевод количества БТИ, соответствующего в дес тичном исчислении начальной фазе ПСП, в двоичную кодовую комбинацию. При этом двоична  кодова  комбинаци  содержит п элементов , которые записываютс  в  чейки блока 14 пам ти на скорости БТИ,The emitter from the beginning of the reference bandwidth is translated into a decimal-binary converter 13, in which the number of BTI corresponding in the initial calculation of the initial phase of the bandwidth is converted into a binary code combination. At the same time, the binary code combination contains n elements that are written into the cells of the memory block 14 at the BTI speed,

В процессе формировани  эталонной ПСП в блоке 16 приема рекурренты элементы этой ПСП переписывают в буферный регистр 54 сдвига с тем, чтобы в момент прекращени  формировани  ПСП в буферном регистре 54 сдвига оказалась записанной кодова  комбинаци  из N элементов, соответствующа  начальной фазе прин той .из канала св - зи ПСП.Из буферного регистра 54 сдвига (п+1)-ый, (п+2)-й и (п+3)-й эле- . менты ПСП под действием задержанного на несколько быстрых тактов сигнала прекращени  формировани  эталонной . ПСП направл ютс  в дешифратор 15 служебной кодовой группы, куда направл ютс  также двоичные сигналы одноименных  чеек входного регистра блока 16 приема рекурренты. Поэлементное сравнение этих сигналов в дешифраторе 15 служебной кодовой группы позвол ет зафиксировать служебную кодовую группу , дешифрировать ее и обнаружить однократные ошибки. Критерием обнаружени  однократных ошибок служит нарушение пор дка следовани  соответствующих инвертированных элементов участка ПСП. In the process of generating a reference memory bandwidth, in block 16, the recurrence elements are written into the buffer shift register 54 so that at the time the memory bandwidth in the buffer shift register 54 is terminated, the recorded code combination of N elements corresponding to the initial phase of the received channel from - zi PSP.From the buffer register 54 shift (n + 1) -th, (n + 2) -th and (n + 3) -th ele. PSP copes under the action of a signal to stop the formation of a reference signal delayed by several fast clocks. The memory bandwidth is sent to the decoder 15 of the service code group, where the binary signals of the like cells of the input register of the recurrent receiving unit 16 are also sent. An element-by-element comparison of these signals in the decoder 15 of the service code group allows one to fix the service code group, decipher it and detect one-time errors. The criterion for detecting single errors is the violation of the order of the corresponding inverted elements of the SRP section.

Дешифратор 15 служебной кодовой группы дл  выделени  логического характера (п+1)-го элемента информационного цикла, формировани  сигналов отклонени  от прогноза и сигналов, необходимых дл  управлени  тактовой частотой генератора 19.Service code decoder 15 for extracting the logical nature of the (n + 1) -th element of the information cycle, generating deviation signals and signals necessary for controlling the clock frequency of generator 19.

Сигнал о логическом характере (п+1)-го элемента информа1;ионного цикла поступает в дополнительную (п+1)-ю  чейку блока 14 пам ти.The signal of the logical nature of the (n + 1) -th element of information1; the ionic cycle enters the additional (n + 1) -th cell of the memory block 14.

Сигнал об отклонении от прогноза формируетс  на основе сигналов о пргнозируемом стаффинговом (спиллинго вом) характере каждого конкретного информационного цикла и сверхцикла, поступающих из блока 21 прогнозировани  стаффинговых и спиллинговых циклов, вход щего в состав узла 20 регул рного прогнозировани , и еле- дует в блок 18 коррекции, который идентичен блоку 8 коррекции сверхцикла .The signal about deviation from the forecast is formed on the basis of the signals on the predicted staffing (spilling) character of each specific information cycle and super cycle coming from the prediction block 21 of the stuffing and spilling cycles included in the node 20 of the regular prediction, and goes to the block 18 correction, which is identical to the block 8 correction of the superframe.

Сигналы, полученные после дешифрации служебной кодовой группы, по- Signals received after decoding the service code group,

ступают в блок 22 управлени  тактовой частотой, также вход щей в сое- тав узла 20 регул рного прогнозировани , который формирует команды на подстройку генератора 19 тактовой частоты в зависимости от фактического количества элементов в информационном цикле. Номинальное значение тактовой частоты генератора 19 соответствует случаю, когда в информационном цикле содержитс  п элементов. В случае, когда в информационном цикле фактически содержитс  (п+1) или (п-1) элементов, блок 20 управлени  тактовой частотой формирует сигнал на соответствующее увеличение или уменьшение тактовой частоты относительноstep into the clock frequency control unit 22, also included in the node of the regular prediction node 20, which generates commands for adjusting the clock generator 19 depending on the actual number of elements in the information cycle. The nominal value of the clock frequency of the generator 19 corresponds to the case when n elements are contained in the information cycle. In the case when (n + 1) or (n-1) elements are actually contained in the information cycle, the clock frequency control unit 20 generates a signal for a corresponding increase or decrease in the clock frequency relative to

ее номинального значени .its nominal value.

II

Регенерированна  тактова  частота f используетс  дл  тактировани  управл емого распределител  17, который запускаетс  опорными импульсами с второго выхода блока 12 запуска и управлени . С помощью управл емого распределител  17 блок 14 пам ти выдает на частоте f восстановленньй синхронный двоичный сигнал, который поступает потребителю информации.The regenerated clock frequency f is used to clock the controllable distributor 17, which is triggered by reference pulses from the second output of the starting and control unit 12. With the help of the controlled distributor 17, the memory block 14 generates at the frequency f a reconstructed synchronous binary signal that is fed to the information consumer.

1л11l1

1 Г1 G

16sixteen

6ТИ6TI

ISIS

ПP

1212

fnlfnl

1313

ItfItf

ВыходOutput

2222

7777

2121

1313

Фи.2Fi.2

))i)) i

fWf fWf

eifj l oift«nt - ffffajmgjfeifj l oift "nt - ffffajmgjf

ё « %мЩ ё "% msch

Vi-SNgVi-sng

V .|jч - mfV. | Jч - mf

ii

.M.M

.t.t

---

«"

1one

||

vivi

.1.one

t t

Claims (5)

1. УСТРОЙСТВО ВВОДА-ВЫВОДА СИНХРОННОЙ ДВОИЧНОЙ ИНФОРМАЦИИ В ЦИФРОВЫЕ ТРАКТЫ, содержащее на передающей стороне последовательно соединенные блок запуска и управления, управляемый распределитель, блок памяти, двоично-десятичный преобразователь и рекуррентный регистр сдвига, а также узел контроля и коррекции, состоящий из последовате'льно соединенных блока измерения информационного цикла, формирователя служебной кодовой группы, блока коррекции сверхцикла и блока прогнозирования стаффинговых и спиллинговых циклов, выходы которого подключены к соответствующим входам формирователя служебной кодовой группы и блока коррекции сверхцикла к управляющему входу которого, объединенному с соответствующими входами блока измерения информационного цикла и блока прогнозирования стаффинговых и спиллинговых циклов подключен выход опорных импульсов блока запуска и управления, первый выход которого подключен к соответствующим входам двоично-десятичного преобразователя, блока памяти, блока коррекции сверхцикла и второму входу рекуррентного регистра сдвига, к третьему входу которого подключен второй выход блока запуска и управления, выход сигнала тактовой частоты которого подключен к второму входу блока измерения информационного цикла, при этом второй выход блока памяти подключен к дополнительному входу формирователя служебной кодовой группы, а на приемной стороне - последовательно соединенные дешифратор служебной кодовой группы, блок коррекции, узел регулярного прогнозирования, состоящий из блока управления тактовой частотой и блока прогнозирования стаффинговых и спиллинговых циклов, генератор так- е товой частоты, управляемый распределитель и блок памяти, к одному из входов которого через десятично-двоичный преобразователь подключен первый выход блока приема рекурренты, первый вход которого является первым входом устройства, а второй выход блока приема рекурренты подключен к входу блока запуска и управления, первый выход которого подключен к второму входу десятично-двоичного преобразователя и соответствующим входам дешифратора служебной кодовой группы блока приема рекурренты и блока коррекции, второй выход блока запуска и управления подключен к третьему входу блока приема рекурренты и соответствующим входом управляемого распределителя, блока прогнозирования стаффинговых и спиллинговых циклов и блока коррекции, к соответствующим входам которого, а также к соответствующим входам блока управления тактовой частотой и дешифратора служебной кодовой труп1. DEVICE FOR I / O OF SYNCHRONOUS BINARY INFORMATION IN DIGITAL TRANSPORT, containing on the transmitting side a series-connected start-up and control unit, a controlled allocator, a memory unit, a binary-decimal converter and a recursive shift register, as well as a control and correction unit, consisting of a sequence of the loops of the information cycle measuring unit, the service code grouper, the supercycle correction block, and the staffing and spilling cycle prediction block, the outputs of which are connected the corresponding inputs of the driver of the service code group and the correction block of the supercycle to the control input of which, combined with the corresponding inputs of the measurement unit of the information cycle and the forecasting unit of staffing and spilling cycles, the output of the reference pulses of the start-up and control unit, the first output of which is connected to the corresponding inputs of the binary decimal converter, memory block, supercycle correction block and the second input of the recursive shift register, to the third input which the second output of the start-up and control unit is connected, the output of the clock signal of which is connected to the second input of the information cycle measuring unit, while the second output of the memory unit is connected to an additional input of the service code group former, and on the receiving side, the service code group decoder is connected in series, correction unit, a regular forecasting unit, consisting of a clock frequency control unit and a forecasting unit for stuffing and spilling cycles, a clock generator frequency, controlled distributor and memory block, to one of the inputs of which through the decimal-binary converter is connected the first output of the recurrent reception unit, the first input of which is the first input of the device, and the second output of the recurrence reception unit is connected to the input of the start and control unit, the first output of which connected to the second input of the binary-decimal converter and the corresponding inputs of the decoder of the service code group of the recursion unit and the correction unit, the second output of the start and control unit connected to the third input of the recurrent reception unit and the corresponding input of the controlled distributor, the prediction unit of staffing and spilling cycles and the correction unit, to the corresponding inputs of which, as well as to the corresponding inputs of the clock frequency control unit and decoder service code corpse SU „ 1374438 пы подключены выходы блока прогнозирования стаффинговых и (шиллинговых циклов, при этом второй, третий и четвертый выходы дешифратора служебной кодовой группы подключены к соответствующим входам блока управления тактовой частотой, а пятый выход дешифратора служебной кодовой группы подключен к соответствующему входу блока памяти, причем входы и выходы блока прогнозирования стаффинговых и спиллинговых циклов и выходы блока управления тактовой частотой являются соответствующими входами и выходами узла регулярного прогнозирования, отличающееся тем, что, с целью повышения точности сопряжения при асинхронном вводе-выводе цифровой информации за счет обнаружения однократных ошибок в служебной кодовой комбинации путем перехода к кодированию служебной информации с помощью последовательного инвертирования соответствующих элементов псевдослучайной последовательности (ПСП), на передающей стороне введен блок инверсии элемента ПСП, к первому входу которого подключен выход рекуррентного регистра сдвига, а к соответствующим входам блока инверсии элементов ПСП подключены соответствующие выходы формирователя служебной кодовой группы, к дополнительному входу которого подключен первый выход блока запуска и управления, а на приемной стороне - дополнительные выходы блока приема рекурренты подключены к соответствующим дополнительным входам дешифратора служебной кодовой группы.SU “1374438” the outputs of the forecasting unit of staffing and (shilling cycles) are connected, while the second, third and fourth outputs of the decoder of the service code group are connected to the corresponding inputs of the control unit of the clock frequency, and the fifth output of the decoder of the service code group is connected to the corresponding input of the memory unit, the inputs and outputs of the forecasting unit of staffing and spilling cycles and the outputs of the clock frequency control unit are the corresponding inputs and outputs of the regular forecasting unit characterized in that, in order to increase the accuracy of pairing during asynchronous input-output of digital information by detecting one-time errors in the service code combination by switching to coding service information by sequentially inverting the corresponding elements of the pseudo-random sequence (PSP), block inversion of the SRP element, to the first input of which the output of the recursive shift register is connected, and to the corresponding inputs of the inversion block of the SRP elements, sub the corresponding outputs of the driver of the service code group are connected, to the additional input of which the first output of the start-up and control unit is connected, and on the receiving side, the additional outputs of the receiver unit of the recursion device are connected to the corresponding additional inputs of the decoder of the service code group. 2. Устройство по п.1, отличающееся тем, что формирователь служебной кодовой группы содержит с первого по семнадцатый элементы И, первый и второй элементы НЕ, сумматор по модулю два и элемент ИЛИ, к первому и второму входам которого подключены выходы соответственно седьмого и двенадцатого элементов И, к первым входам которых подключен выход одиннадцатого элемента И, первый вход которого объединен с первым входом шестого элемента И, выход которого подключен к первым входам первого и второго элементов И, при этом первый вход третьего элемента И, объединен с первыми входами четвертого и пятого элементов И, первый вход восьмого элемента И объединен с первыми входами девятого и десятого элементов И, первый вход тринадцатого элемента И объединен с первыми входами четырнадцатого > элемента И и пятнадцатого элемента И, выход которого подключен к первым входам шестнадцатого и семнадцатого элементов И и объединен с выходами девятого и четырнадцатого элемента И, к второму входу которого, а также к вторым входам девятого и четвертого элементов И подключен выход первого элемента И, выход второго элемента И подключен к вторым входам третьего, восьмого и тринадцатого элементов И, выход третьего 'элемента И объединен с выходом восьмого элемента И и выходом пятого элемента И, к второму входу которого, а также к вторым входам десятого и пятнадцатого элементов И подключен выход элемента ИЛИ, выход четвертого элемента И объединен с выходами десятого и тринадцатого элементов И, при этом вторые входы второго, седьмого и двенадцатого элементов И объединены, а второй вход шестого элемента И объединен с первым входом сумматора по модулю два и входом первого элемента НЕ, выход которого подключен к второму входу одиннадцатого элемента И, а второй вход семнадцатого элемента И объединен с входом второго элемента НЕ, выход которого подключен к второму входу шестнадцатого элемента И, выход которого, а также выход сумматора по модулю два и выходы пятого, десятого и семнадцатого элементов И, являются соответствующими выходами формирователя служебной кодовой группы, первым и дополнительным входами которого являются соответственно вход второго элемента НЕ и первый вход одиннадцатого элемента И, а второй вход первого, второго и шестого элементов И, второй вход сумматора по модулю два и первые входы третьего, восьмого и тринадцатого элементов И являются соответствующими входами формирователя служебной кодовой группы.2. The device according to claim 1, characterized in that the driver of the service code group contains from the first to seventeenth elements AND, the first and second elements NOT, an adder modulo two and an OR element, to the first and second inputs of which the outputs of the seventh and twelfth are connected And elements, to the first inputs of which the output of the eleventh element And, the first input of which is combined with the first input of the sixth element And, the output of which is connected to the first inputs of the first and second elements And, is connected, the first input of the third element , combined with the first inputs of the fourth and fifth elements And, the first input of the eighth element And combined with the first inputs of the ninth and tenth elements And, the first input of the thirteenth element And combined with the first inputs of the fourteenth> element And and the fifteenth element And, the output of which is connected to the first inputs the sixteenth and seventeenth elements And and combined with the outputs of the ninth and fourteenth elements And, to the second input of which, as well as to the second inputs of the ninth and fourth elements And the output of the first element And is connected, the output the second element And is connected to the second inputs of the third, eighth and thirteenth elements And, the output of the third 'element And is combined with the output of the eighth element And and the output of the fifth element And, to the second input of which, as well as to the second inputs of the tenth and fifteenth elements And the output of the element is connected OR, the output of the fourth element AND is combined with the outputs of the tenth and thirteenth elements And, while the second inputs of the second, seventh and twelfth elements And are combined, and the second input of the sixth element And is combined with the first input of the adder mode two and the input of the first element NOT, the output of which is connected to the second input of the eleventh element AND, and the second input of the seventeenth element AND is combined with the input of the second element NOT, the output of which is connected to the second input of the sixteenth element And, the output of which, as well as the output of the adder modulo two and outputs of the fifth, tenth and seventeenth AND elements are the corresponding outputs of the driver of the service code group, the first and additional inputs of which are respectively the input of the second element NOT and the first input of the eleventh element And, and the second input of the first, second and sixth elements And, the second input of the adder modulo two and the first inputs of the third, eighth and thirteenth elements And are the corresponding inputs of the shaper service code group. 3. Устройство по п.1, отличающееся тем, что блок инверсии элементов ПСП содержит генератор импульсов, выход которого подключен к ^первому входу первого элемента ИЛИ, а также? последовательно соединенные первый элемент НЕ, второй элемент И, второй элемент НЕ и элемент ИЛИ, к второму входу которого подключен выход первого элемента И, второй вход которого объединен с вторым входом второго элемента И и является первым входом блока инверсии элементов ПСП, выходом которого является выход элемента ИЛИ, а входы генератора импульсов являются соответствующими входами блока инверсии элементов ПСП, при этом выход генератора импульсов подключен к входу первого элемента НЕ.3. The device according to claim 1, characterized in that the inversion unit of the SRP elements contains a pulse generator, the output of which is connected to the first input of the first OR element, and also? the first element is NOT connected in series, the second element is AND, the second element is NOT, and the OR element is connected to the second input of which the output of the first AND element is connected, the second input of which is combined with the second input of the second AND element and is the first input of the inverter unit inversion of the SRP elements, the output of which is the output OR element, and the inputs of the pulse generator are the corresponding inputs of the inversion unit of the SRP elements, while the output of the pulse generator is connected to the input of the first element NOT. 4. Устройство по п.1, отличающееся тем, что блок приема рекурренты содержит последовательно соединенные входной регистр, элемент сравнения, элемент задержки и буферный регистр сдвига, а также датчик эталонной ПСП, первый вход которого объединен с вторым входом буферного регистра сдвига и является вторым входом блока приема рекурренты, первым и третьим входами которого является соответственно первый и второй входы входного регистра, причем второй вход входного регистра объединен с вторым входом датчика эталонной ПСП и третьим входом буферного регистра сдвига, к четвертому входу которого подключен первый выход датчика эталонной ПСП, вторые выходы которого подключены к вторым входам элемента сравнения, выход которого подключен к третьему входу датчика эталонной ПСП, третий выход которого, а также выходы буферного регистра сдвига, выход элемента задержки и выходы входного регистра сдвига являются соответствующими выходами блока приема рекурренты.4. The device according to claim 1, characterized in that the recurrent reception unit comprises a serially connected input register, a comparison element, a delay element and a buffer shift register, as well as a reference SRP sensor, the first input of which is combined with the second input of the shift shift register and is the second the input of the recurrent reception unit, the first and third inputs of which are the first and second inputs of the input register, respectively, and the second input of the input register is combined with the second input of the sensor of the reference memory bandwidth and the third input of the buffer a shift register, to the fourth input of which the first output of the reference SRP sensor is connected, the second outputs of which are connected to the second inputs of the comparison element, the output of which is connected to the third input of the reference SRP sensor, the third output of which, as well as the outputs of the buffer shift register, the delay element output and the outputs of the input shift register are the corresponding outputs of the block recursion. 5. Устройство по п.1, о т л и ч βίο щ е е с я тем,что дешифратор служебной кодовой группы содержит последовательно соединенные блок сравнения, первый элемент И, дешифратор состояний, первый элемент ИЛИ, сумматор по модулю два и второй элемент ИЛИ, к второму и третьему входам которого подключены соответственно выход второго элемента И и третий выход дешифратора состояний, второй выход которого подключен к первым входам второго и третьего элементов И, при этом входы блока сравнения, вторые входы первого элемента И, дешифратора состояний, сумматора по модулю два, второго и третьего элементов И являются соответствующими входами дешифратора служебной кодовой группы, соответствующими выходами которого являются третий и четвертый выходы дешифратора состояний, выход первого элемента ИЛИ, выход второго элемента ИЛИ и выход третьего элемента И.5. The device according to claim 1, with the fact that the decoder of the service code group contains series-connected comparison unit, the first element AND, the state decoder, the first element OR, the adder modulo two and the second element OR, to the second and third inputs of which the output of the second AND element and the third output of the state decoder are connected respectively, the second output of which is connected to the first inputs of the second and third AND elements, while the inputs of the comparison unit, the second inputs of the first AND element, the state decoder, are summarized modulo two, second and third AND elements are corresponding inputs of the service code group decoder, the corresponding outputs of which are the third and fourth outputs of the state decoder, the output of the first OR element, the output of the second OR element and the output of the third element I.
SU843776577A 1984-07-27 1984-07-27 Apparatus for output/input of synchronous binary information from/into digital lines SU1374438A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843776577A SU1374438A1 (en) 1984-07-27 1984-07-27 Apparatus for output/input of synchronous binary information from/into digital lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843776577A SU1374438A1 (en) 1984-07-27 1984-07-27 Apparatus for output/input of synchronous binary information from/into digital lines

Publications (1)

Publication Number Publication Date
SU1374438A1 true SU1374438A1 (en) 1988-02-15

Family

ID=21133086

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843776577A SU1374438A1 (en) 1984-07-27 1984-07-27 Apparatus for output/input of synchronous binary information from/into digital lines

Country Status (1)

Country Link
SU (1) SU1374438A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 862373, кл. Н 04 J 3/00, 1980. Авторское свидетельство СССР № 1177925, кл. Н 04 J 3/00, 1982. *

Similar Documents

Publication Publication Date Title
US3701894A (en) Apparatus for deriving synchronizing pulses from pulses in a single channel pcm communications system
US3872432A (en) Synchronization circuit for a viterbi decoder
JPS6340080B2 (en)
US4099028A (en) Asynchronous multiplexer-demultiplexer
SU1374438A1 (en) Apparatus for output/input of synchronous binary information from/into digital lines
JP2754170B2 (en) Phase adjustable programmable frequency timing generator
US3906367A (en) Method and apparatus for error correction in a digital data transmission system
CA2410422A1 (en) Method and apparatus of producing a digital depiction of a signal
US4361897A (en) Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems
SU1053307A1 (en) Device for asynchronous input/output of synchronous information
SU1336263A1 (en) Discrete information transmitting-receiving system
SU1298942A2 (en) Device for transmission and reception of digital information
SU790218A1 (en) Device for synchronizing timing train signals
SU1285608A2 (en) Interface for asynchronous ganging of asynchronous binary signals
RU2099887C1 (en) Method of transmission of control commands between objects separated in space and device for its realization
US4290135A (en) Circuit arrangement for receiving digital intelligence signals in a digital switching center for PCM-time-division multiplex communication networks
SU860326A1 (en) Device for asynchronous interfacing of digital signals
SU1432798A2 (en) Device for receiving frequency-phase-modulated signals
SU1401629A1 (en) Device for asynchronous matching of synchronous binary signals
SU642867A1 (en) Device for transmitting and receiving discrete information
SU902296A1 (en) Device for receiving and transmitting discrete information
SU1164892A1 (en) Method and device for transmission and reception of binary signals
SU1552388A2 (en) Device for asynchronous coupling of synchronous binary signals
SU1649681A1 (en) Device for asynchronous interfacing of digital signals
SU1030988A2 (en) Information transmission system