SU1368921A2 - Запоминающее устройство с самоконтролем - Google Patents
Запоминающее устройство с самоконтролем Download PDFInfo
- Publication number
- SU1368921A2 SU1368921A2 SU853975474A SU3975474A SU1368921A2 SU 1368921 A2 SU1368921 A2 SU 1368921A2 SU 853975474 A SU853975474 A SU 853975474A SU 3975474 A SU3975474 A SU 3975474A SU 1368921 A2 SU1368921 A2 SU 1368921A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- switch
- inputs
- Prior art date
Links
Landscapes
- Control By Computers (AREA)
- Hardware Redundancy (AREA)
Description
(61) 1105944
(2t) 3975474/24-10
(22) 14,11.85
(46) 23.01.88.БЮЛ. № 3
(72) А.В.Дрозд, Е.Л.Полин, В.А.Соколов , В.А.Минченко и В.П.Карпенко (53) 681.327.6(088.8)
(56) Авторское свидетельство СССР № 1.105944, кл. G 11 С 29/00, 1984.
(54)(57) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ по авт.св. № 1105944, отличающеес тем, что, с целью по&ышени точности, в него введены последовательно соединенные информационные шины, третий коммутатор , регистр, четвертый коммутатор и первый триггер, шины общих сигналов контрол , подключенные к другим входам регисфра, выходы которого соединены с информационными входами четвертого коммутатора, последовательно соединенные шина пуска, блок запуска , первый счетчик и второй счетчик , подключенный выходом к управл ющему входу четвертого коммутатора, другой -вход второго счетчика подключен к первому выходу блока запуска, последовательно соединенные шина контрольного кода, входной блок контрол , второй триггер, первый датчик ршибок, подключенный выходом к одному из дополнительных информационных входов третьего коммутатора, и последовательно соединенные третий триггер и второй датчик ошибки, подключенный выходом к другому дополнительному информационному входу третьего коммутатора , третий счетчик, блок синхронизации с подключенной к его входу шиной синхронизации, шины первого и второго выходных кодов, подключенные соответственно к йторому выходу первого счетчика и к выходу второго счетчика, перва и втора ишны блокировки , соединенные соответственно с входами сброса первого и второго датчиков ошибки, при этом блок синхронизации подключен выходами к синхро- входам соответствующих триггеров, регистра , первого и третьего счетчиков, выход третьего счетчика соединен с управл ющим входом третьего коммутатора , другой вход третьего счетчика подключен к второму входу блока запуска , третий выход которого соединен через первый триггер с входом блокировки синхровхода регистра и вхо- д;1М блокировки счета первого счетчика, информационные входы входного блока контрол соединены с соответствующими информационными входами блока пам ти , а дополнительный выход - с соответствующими дополнительными входами блока пам ти и первого коммутатора , выход блока контрол подключен к информационному входу третьего триг гера.
(Л
N
Изобретение относитс к запоминающим устройствам, в частности к за- пoминaюaц м устройствам с развитой системой аппаратного контрол , обес- печивающей обнаружение и локализацию неисравностей как при эксплуатации устройства, так и в процессе его отладки, и вл етс усовершенствованием устройства по авт.св. № 1105944.
Целью изобретени вл етс повышение точности контрол .
На фиг.1 представлена структурна схема ycтpoйcтвai на фиг.2 - временные диаграммы сигналов дл случа обнаружени ошибки при считывании слов из блока пам ти.
Устройство содержит соединенные определенным образом входной блок 1 контрол , блок 2 управлени , блок 3 запуска, первый т-риггер 4, первый коммутатор 5,блок 6 синхронизации, первый датчик 7 ошибки, блок 8 пам ти , дополните льный блок 9 пам ти, блок 10 контрол , второй коммутатор 11, второй триггер 12, блок 13 сравнени , второй датчик 14 ошибки, первый счетчик 15, третий коммутатор 16, регистр 17, второй счетчик 1 третий счетчик 19, четвертый коммутатор 20, третий триггер 21, информационные шины 22, перва и втора шины 23 и 24 блокировки, шина 25 контрольного кода, информационные вхо- ды 26 устройства, управл юший вход 27 устройства, шины 28 общих сигналов контрол , шина 29 пуска, шина 30 синхронизации, информационные выходы 31 устройства, первый контроль- ный выход 32 устройства, второй контрольный выход 33 устройства, шины 34 и 35 первого и второго кодов устройства (локализующих кодов).
Устройство работает следующим образом .
В блок 8 пам ти записываетс последовательность слов, включающих как информационные, так и соответ- ствую1цие им контрольные разр ды. Информационные разр ды поступают на информационные входы блока 8 пам ти через информационные входы 26 устройства . Контрольные разр ды проход т на контрольный вход блока 8 пам ти с выхода контрольного кода входного блока 1 контрол . Контрольные разр ды определ ютс входным блоком 1
контрол путем свертки, например, по модулю три, информационных разр дов, поступаюц(их на его информационные входы с входа устройства 26. Кроме того, входной блок контрол осуществл ет проверку входных слов путем сравнени вычисленных им контрольных разр дов с контрольными разр дами, поступающими на его контрольный вход с шины 25 контрольного кода устройства . В результате проверки формируетс сигнал контрол входных слов, поступающий с выхода сигнала контрол входного блока 1 контрол на информационный вход второго триггера 12. Запись этого сигнала в триггер 12 осуществл етс после завершени переходных процессов свертки и сравнени входного блока 1 контрол по фронту (переднему или заднему) синхросигнала, снимаемого с выхода блока 6 синхронизации. С выхода второго триггера 12 сигнал контрол поступает на вход установки первого датчика 7 ошибки. Датчик 7 ошибки реагирует на значение Ошибка сигнала контрол , запомина его при запи- си в блок 8 пам ти полезной информации .
При считывании слов с выходов блока 8 пам ти разр ды слов поступают на информационные выходы 31 устройства , а также на входы 10 контрол , осуществл ющего свертку информацион- ньк разр дов слова и сравнени результата свертки с контрольными разр дами слова. При этом формируетс сигнал контрол блока пам ти, посту- панлций на первый контрольный выход 32 устройства, а также через третий триггер 21 - на вход второго датчика 14 ошибки. Второй триггер 21 и второй датчик 14 ошибки работают аналогично первому триггеру 12 и первому датчику 7 ошибки,обеспечива запоминание значени ошибка сигнала контрол блока 8 пам ти по завершению переходного процесса, при считывании полезной информации. Синхросигналы на синхровход третьего триггера 21 поступают с выхода блока 6 синхронизации. Сигналы контрол с выходов первого 7 и второго 14 датчиков ошибки, а также внешние сигналы контрол , поступаюпще с информационных шин 22, подаютс на информационные входы третьего коммутатора 16. Внешние сигналы контрол со3
общают данному устройству информаци о неисправности других устройств, решающих совместно единую задачу. Работа устройства начинаетс с подачи на вход блока запуска 3 чере тину 29 пуска сигнала Начало. При этом блок 3 запуска формирует ипульс сброса, который устанавливает в нулевое состо ние первый 15, второй 18 и третий 19 счетчики, а также первый триггер 4. По окончании действи импульса сброса первый 15 и третий 19 счетчики под действием синхросигналов, поступающих на их счетные входы с выходов 6 синхронизции , начинают синхронно измен ть свои состо ни . Коды состо ни третьего счетчика 19 поступают с его выхода на управл ющий вход третьего коммутатора 16. При этом сигналы контрол , каждый из которых однозначно соответствует определенному состо нию первого 15 и третьего 19 счетчиков, последовательно транслируютс с информационных входов третьего коммутатора 16 на его выход, образу общий сигнал контрол . Общий сигнал контрол с выхода третьего коммутатора 16 поступает на информационный вход регистра 17, на другие информационные входы которого подаютс с щины 28 общих сигналов контрол устройства внешние общие сигналы контрол . Эти сигналы организованы аналогично сигналу на выходе третьего коммутатора 16,т.е. последовательно принимают значени отдельных сигналов контрол устройства , также участвующих в решении общей задачи.Прием общих сигналов контрол в регистр 17 осуществл етс по синхросигналам, поступающим на его синхровход с выхода блока 6 синхронизации. С выхода регистра 17 общие сигналы контрол подаютс на информационные входы четвертого коммутатора 20. На управл ющий вход четвертого коммутатора 20 поступает код с выхода второго счетчика 18, на счетный вход которого подаетс сигнал переноса или старшего разр да с первого выхода первого счетчика 15 Следовательно, состо ни второго счетчика 18 измен ютс реже, чем состо ни первого счетчика ,15, и в течение действи одного кода состо ни второго счетчика 18 на выход четвертого коммутатора 20 транслиру689214
етс соответствующий общий сигнал контрол , который принимает за это врем значени всех включенных в него сигналов контрол . Таким образом , выход четвертого коммутатора последовательно принимает значени сигналов контрол всех устройств, участвующих в решении общей задачи,
10 При фиксации неисправности в одном из этих устройств, включа данное , соответствующий сигнал контрол , а следовательно и выход четвертого коммутатора 20 измен ют свои значе15 ни н а противоположные, устанавлива первый триггер 4 в состо ние обнаружени ошибки. Сигнал с выхода первого триггера.4 поступает на входы блокировки синхровхода регистра 17
20 и блокировки счета первого счетчика 15, преп тству воспри тию регистром 17 и счетчиком 15 синхросигналов . Таким образом,регистр 17 фиксирует значение общих сигналов конт25 рол , содержащих информацию об опшб- ке. Первый счетчик 15, работающий синхронно с третьим счетчиком 19, фиксирует состо ние, однозначно соответствующее сигналу контрол , ко30 торьш несет информации об ошибке.
Код этого состо ни вл етс номером неисправного устройства в составе группы устройств, объединенных в части контрол общим сигналом контрол . Номер неисправного устройства поступает на шину .35 второго (локализующего ) кода устройства, второй счетчик 18 фиксирует состо ние, однозначно соответствующее общему сигналу
4Q контрол , который содержит информацию об ошибке. Код состо ни вл етс номером неисправной группы устройств. Номер неисправной группы устройств поступает на шину 34 первого (локализующего ) кода устройства. Коды на шинах 34 и 35 выходных кодов однозначно указывают на неисправное устройство.Например, несоответствие информационных и контрольных разр дов входных слов приводит к установке сигнала контрол на выходе датчика 7 ошибки в состо ние ошибка. Это показано на фиг.2, изображающей временные диаграммы входов устройства и выходов его блоков .Ошибка фиксируетс первым датчиком 7 ошибки после его разблокировки сигналом, поступающим на его вкоц сброса первой шины 23 блокировки. Лалее значение ошибки
35
45
50
55
сигнала контрол про вл етс на выходе третьего коммутатора 16. При этом первый счетчик 15 принимает нулевой код состо ни . В последующие моменты времени а интервалах, ког да первый счетчик 15 переходит в состо ние 1, информаци об ошибке про вл етс на выходе регистра 17. В момент времени t/ информаци об ошибке транслируетс на выход четвертого коммутатора 20 и через полупериод синхросигналов нимаетс в первый триггер 4 (момент tj), фиксирующий состо ние регистра 17 и счетчиков 15 и 18. Выходы этих счетчиков принимают соответственно значени О и 1, составл ющие номер неисправного устройства О (в данном случае это устройство предшествует рассматриваемому).
В момент времени t, информаци об ошибке, первоначально зафиксированна датчиком 14 ошибки, транслируетс на выход четвертого коммутатора 20 и в момент времени t записываетс в триггер 5, фиксирующий состо ние регистра 17 и счетчиков 15 и 18. Выходы счетчиков 18 и 15 принимают соответственно значени О и 2, составл ющие номер данного устройства: 02. По вление кода номера 02 на шинах 34 и 35 выходных кодов свидетельствует о неисправности блока 8 пам ти.
Дальнейша локализаци неисправности осуществл етс средствами отладки и диагностировани системы контрол (блоки 1,2,5,9,10,11 и 13) В блок 8 пам ти записываетс тестова
последовательность слов, контрольные разр ды которых, как и в рабочем режиме формируетс входным блоком 1 контрол . Считываема из блока 8 пам ти информаци поступает на выходы устройства 31, а также на входы блока 10 контрол , вырабатывающего сигнал контрол . В блоке 2 управлени ,
0 реализованном, например, в виде тум- блерных переключателей, имеющих два положени 1 и О, задаетс двоичный код i. Этот код подаетс на управл ющие входы первого 5 и вто5 рого 11 коммутаторов, выбирающих при этом сигналы с входа и выхода i-ro разр да блока 8 пам ти. С выхода первого коммутатора 5 сигнал зано- , ситс в одноразр дный дополнитель0 ньш блок 9 пам ти, устроенный подобно части блока 8 пам ти, хран щей один разр д. С выхода второго коммутатора 11 и выхода дополнительного блока 9 пам ти сигналы поступают на
5 входы блока 13 сравнени , вырабатывающего сигнал J проверки i-ro разр да блока 8 пам ти.
При обнаружении ошибки на выходе блока 10 контрол , вл ющимс выхо0 дом 32 устройства, тестова входна последовательность слов подаетс на входы устройства 26 многократно и заданием различных кодов на управл ющие входы первого 5 и второго 11 коммутаторов определ ютс значени сигнала.у дл всех разр дов блока ik пам ти. Таким образом, локализуетс неисправность данного устройства с точностью до разр да блока 8 пам 0
35
Фиг.1
...да чгААААЛАААЛ
вх.23
Claims (1)
- ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ по авт.св. № 1105944, отличающееся тем, что, с целью повышения точности, в него введены последовательно соединенные информационные шины, третий коммутатор, регистр, четвертый коммутатор и первый триггер, шины общих сигналов контроля, подключенные к другим входам регис+ра, выходы которого соединены с информационными входами четвертого коммутатора, последовательно соединенные шина пуска, блок запуска, первый счетчик и второй счетчик , подключенный выходом к управляющему входу четвертого коммутатора, другой -вход второго счетчика подключен к первому выходу блока запуска, последовательно соединенные шина контрольного кода, входной блок контроля, второй триггер, первый датчик ршибок, подключенный выходом к одному из дополнительных информационных входов третьего коммутатора, и последовательно соединенные третий триггер и второй датчик ошибки, подключенный выходом к другому дополнительному информационному входу третьего коммутатора, третий счетчик, блок синхронизации с подключенной к его входу шиной синхронизации, шины первого и второго выходных кодов, подключенные соответственно к второму выходу первого счетчика и к выходу второго счетчика, первая и вторая шины блокировки, соединенные соответственно с входами сброса первого и второго датчиков ошибки, при этом блок синхронизации подключен выходами к синхровходам соответствующих триггеров, регистра, первого и третьего счетчиков, выход третьего счетчика соединен с управляющим входом третьего коммутатора, другой вход третьего счетчика подключен к второму входу блока запуска, третий выход которого соединен через первый триггер с входом блокировки синхровхода регистра и входам блокировки счета первого счетчика, информационные входы входного блока контроля соединены с соответствующими информационными входами блока памяти, а дополнительный выход - с соответствующими дополнительными входами блока памяти и первого коммутатора, выход блока контроля подключен к информационному входу третьего триг гера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853975474A SU1368921A2 (ru) | 1985-11-14 | 1985-11-14 | Запоминающее устройство с самоконтролем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853975474A SU1368921A2 (ru) | 1985-11-14 | 1985-11-14 | Запоминающее устройство с самоконтролем |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1105944A Addition SU208454A1 (ru) | Переключатель приборов освещения мотоцикла |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1368921A2 true SU1368921A2 (ru) | 1988-01-23 |
Family
ID=21204881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853975474A SU1368921A2 (ru) | 1985-11-14 | 1985-11-14 | Запоминающее устройство с самоконтролем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1368921A2 (ru) |
-
1985
- 1985-11-14 SU SU853975474A patent/SU1368921A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1579775A (en) | Digital monitor | |
SU1368921A2 (ru) | Запоминающее устройство с самоконтролем | |
US3100888A (en) | Checking system | |
SU1539761A1 (ru) | Устройство дл ввода информации | |
SU1564066A1 (ru) | Информационное устройство | |
SU1439566A1 (ru) | Устройство дл синхронизации блоков пам ти | |
SU1256101A1 (ru) | Устройство дл контрол цифровых блоков пам ти | |
SU1416995A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1411818A1 (ru) | Устройство дл контрол каналов записи аппарата магнитной записи | |
SU1621026A1 (ru) | Микропрограммное устройство управлени с контролем | |
SU1223233A1 (ru) | Устройство дл контрол однотипных логических узлов | |
SU1654824A1 (ru) | Устройство дл поиска неисправностей | |
SU1596336A1 (ru) | Устройство дл контрол двух последовательностей импульсов | |
SU1424060A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1297018A2 (ru) | Устройство дл задани тестов | |
SU1213554A1 (ru) | Устройство контрол и управлени реконфигурацией | |
SU1667280A1 (ru) | Устройство дл контрол и резервировани информационно-измерительных систем | |
SU1332381A1 (ru) | Регистр сдвига с самоконтролем | |
SU1661840A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1249591A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1467572A1 (ru) | Резервированное запоминающее устройство | |
SU1485307A2 (ru) | Устройство для контроля синхронизма воспроизведенных сигналов | |
SU1501023A1 (ru) | Устройство дл ввода информации | |
SU1302325A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU1349007A1 (ru) | Шифратор позиционного кода |