SU1336094A1 - Устройство дл цифровой индикации - Google Patents

Устройство дл цифровой индикации Download PDF

Info

Publication number
SU1336094A1
SU1336094A1 SU864046680A SU4046680A SU1336094A1 SU 1336094 A1 SU1336094 A1 SU 1336094A1 SU 864046680 A SU864046680 A SU 864046680A SU 4046680 A SU4046680 A SU 4046680A SU 1336094 A1 SU1336094 A1 SU 1336094A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
outputs
information
output
Prior art date
Application number
SU864046680A
Other languages
English (en)
Inventor
Вячеслав Михайлович Соловьев
Владимир Николаевич Трофименко
Original Assignee
Ростовское высшее военное командно-инженерное училище ракетных войск
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское высшее военное командно-инженерное училище ракетных войск filed Critical Ростовское высшее военное командно-инженерное училище ракетных войск
Priority to SU864046680A priority Critical patent/SU1336094A1/ru
Application granted granted Critical
Publication of SU1336094A1 publication Critical patent/SU1336094A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении устройств дл  индикации цифровой информации. Целью изобретени   вл етс  расширение области применени  устройства за счет обеспечени  возможности индикации равенства двух индицируемых сигналов. Поставленна  цель достигаетс  тем, что в устройство, содержащее мультиплексоры первой и второй групп, информационные входы которых  вл ютс  информационными входами первой и второй группп соответственно, а управл ющие входы подключены к выходам счетчика , соединенным с входами второго де- щифратора, выходы которого подключены к управл ющим входам блока индикаторов, информационные входы которого соединены с выходами первого дешифратора, счетный вход счетчика  вл етс  тактовым входом устройства, введены два триггера, элемент НЕ, блок сравнени , п ть элементов И и блок коммутаторов. Введение указанных функциональных блоков и их св зей с известными блоками устройства позвол ет расширить область его применени  за счет воз.можности индикации равенства информации , поступающих с выходов двух источников . 1 ил. S сл со со О5 со

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении устройств индикации цифровой информации.
Цель изобретени  - расширение области применени  путем обеспечени  возможности индикации равенства двух индицируемых сигналов.
На чертеже приведена функциональна  схема устройства.
Устройство содержит блок 1 индикаторов, мультиплексоры 2.1-2.4. первой группы, мультиплексоры 3.1-3.4 второй группы, информационные входы 4 и 5 первой и второй группы устройства соответственно, дешифраторы 6 и 7, счетчик 8, коммутирующий элемент 9, управл юш,ие входы 10 и 11 устройства, тактовый вход 12 устройства , блок 13 коммутаторов, блок 14 сравнени , элементы И 15-19, элемент НЕ 20, RS-триггеры 21 и 22, индикатор 23.
Блок 1 индикаторов включает семисег- ментные цифровые индикаторы 1.1 - l.n и индикатор 23.
Блок 13 коммутаторов состоит из четырех коммутаторов 13.1 -13.4.
Устройство работает следующим образом. На информационные входы 4 первой группы поступает входна  информаци  от первого источника информации, на информационные входы 5 второй группы - от второго источника. Входна  информаци  представл етс  п четырехразр дными декадами. На управл ющие входы 10 и 11 поступают управл ющие напр жени  с выходов источника управл ющих напр жений (не показан), причем величины папр жений на этих входах соответствуют уровн м сигналов логического нул  и логической единицы соответственно. На вход 12 поступают тактовые импульсы. Мультиплексоры 2.1-2.4 и мультиплексоры 3.1-3.4 по сигналам счетчика 8 преобразуют параллельные коды чисел, поступающих па входы 4 и 5, в две последовательности декад, начина  со старших. Декады с выходов мультиплексоров 2.1-2.4 поступают на входы первой группы коммутаторов 13.1 -13.4 и на входы первой группы блока 14 сравнени , а декады с выходов мультиплексоров 3.1-3.4 поступают на входы второй группы коммутаторов 13.1 -13.4 и на входы второй группы блока 14 сравнени .
Сигналы с выходов счетчика 8 поступают на входы дешифратора 7, управл ющего работой семисегментных цифровых индикаторов 1.1 - 1. п. С помощью коммутирующего элемента 9, представл ющего собой переключатель на два положени , можно подключить управл ющий вход блока 13 коммутаторов либо к выходу 10 источника управл ющих напр жений, либо к выходу 11 этого источника В первом случае на управл ющий вход блока 13 коммутаторов подан уровень напр жени , соответствующий
уровню логического нул , во втором случае- уровню логической единицы.
В первом случае коммутаторы 13.1 -13.4 на свои выходы пропускают информацию с
входов первой группы, во втором случае - с входов второй группы. Код декады с выходов коммутаторов 13.1 -13.4 поступает на входы дешифратора 6, который преобразует его в код управлени  сегментами се- мисегментного цифрового индикатора. Код с
выхода дещифратора 6 поступает на соответствующие входы управлени  сегментами индикаторов 1.1 - l.n. Таким образом, в i-м периоде тактовых импульсов цикла индикации на индикаторе 1. i в зависимости от
5 положени  коммутирующего элемента 9 высвечиваетс  значение i-й декады сигнала с входа 4 либо значение i-й декады сигнала с входа 5. Одновременно с индикацией информации происходит сравнение кодов входных сигналов между собой. Это происхо0 дит следующим образом.
В первом периоде тактовых импульсов сигнал с первого выхода дешифратора 7 открывает элемент И 16, через который сигнал инверсии тактовых импульсов, полученf . ный на выходе элемента НЕ 20, устанавливает RS-триггер 21 в единичное состо ние . Если в данном периоде тактовых импульсов коды декад входных сигналов равны между собой, то с инверсного выхода блока 14 сравнени  на пер.вый вход элеQ мента И 15 nocTynaet- с игнал уровн  логического нул , запирающий этот элемент . В этом периоде тактовый импульс с входа 12 не проходит через элемент И 15 на нулевой вход RS-триггера 21, который остаетс  в единичном состо нии
5 Если же в периоде тактовых импульсов коды декад входных сигналов не равны один другому, то с выхода блока 14 сравнени  на первый вход элемента И 15 поступает сигнал единичного уровн , который разрешает прохождение на нулевой вход
0 RS-триггера 21 тактового импульса - RS- триггер 21 устанавливаетс  в положение «О. В последнем периоде тактовых импульсов сигналом с последнего выхода дешифратора 7 и тактовым импульсом на выходе с элемента И 17 формируетс  импульс, который поступает на вторые входы элементов И 18 и 19. В зависимости от состо ни  RS-триггера 21 этот импульс проходит либо через элемент И 18 на единичный вход RS-триггера 22 (RS-триггер 21
0 сброщен, значени  входных сигналов не равны друг другу), либо через элемент И 19 на нулевой вход RS-триггера 22 (RS-триггер 21 за цикл индикации не сброшен, значени  входных сигналов равны друг другу). Во втором случае сигнал уровн  логической
5 единицы с инверсного выхода RS-триггера 22 поступает на вход индикатора 23, который высвечивает символ, обозначающий равенство входных сигналов.
Таким образом, с помощью вновь введенных блоков и их св зей с известными блоками, предлагаемое устройство обеспечивает возможность индикации равенства двух индицируемых сигналов, что расшир ет область применени  устройства.

Claims (1)

  1. Формула изобретени 
    Устройство дл  цифровой индикации, содержащее мультиплексоры- первой группы, информационные входы которых  вл ютс  информационными входами первой группы устройства, мультиплексоры второй группы, информационные входы которых  вл ютс  информационными входами второй группы устройства, управл ющие входы мультиплексоров первой и второй групп соед;инены с выходами счетчика, счетный вход которого  вл етс  тактовым входом устройства, первый дешифратор, выходы которого подключены к информационным входам группы блока индикаторов, управл ющие входы которого соединены с выходами второго дешифратора , входы которого соединены с выходами счетчика, коммутирующий элемент, входы которого  вл ютс  управл ющими входами устройства, отличающеес  тем, что, с целью расширени  области применени  устройства путем обеспечени  возможности индикации равенства двух индицируемых сигналов , в него введены два триггера, элемент НЕ, блок сравнени , п ть элементов И и блок коммутаторов, управл ющи вход которого подключен к выходу коммутирующего элемента, информационные входы сосдинены с входами мультиплексороЕ первой и второй групп, а выходы - е входами первого дешифратора, входы первой и второй групп блока срав} ени  подк/иоче- ны к выходам мультиплексоров первой и второй групп соответственно, а инверсный
    0 выход соединен с первым входом первого элемента И, второй вход которого подключен к входу элемента НЕ и счетному входу счетчика, выход элемента НЕ соединен с первым входом второго элемента И,
    5 второй вход которого подключен к первому выходу второго дешифратора, первый вход третьего элемента И соединен с вхсх цп; элемента НЕ, а второй входс последним выходом второго де1 фрптора, нулевой и единичный входы первого трип ера
    0 подключены к выходам первого и второго элементов И соответственно, выход третьего элемента И соединен с первыми входами четвертого и п того элементов И, вторые входы которых подключены соответственно к нулевому и единичному выходам первого трш - гера, выходы четвертого и п того элел;ен- тов И соединены соответственно с единичным и нулевым выходами второго триггера , нулевой выход которого соединен с информационным входом блока индикаторов.
    5
SU864046680A 1986-04-01 1986-04-01 Устройство дл цифровой индикации SU1336094A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864046680A SU1336094A1 (ru) 1986-04-01 1986-04-01 Устройство дл цифровой индикации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864046680A SU1336094A1 (ru) 1986-04-01 1986-04-01 Устройство дл цифровой индикации

Publications (1)

Publication Number Publication Date
SU1336094A1 true SU1336094A1 (ru) 1987-09-07

Family

ID=21229973

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864046680A SU1336094A1 (ru) 1986-04-01 1986-04-01 Устройство дл цифровой индикации

Country Status (1)

Country Link
SU (1) SU1336094A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1045226, кл. G 06 F 3/147, 1981. Приборы и техника эксперимента, 1982, № 4, с. 90-92. *

Similar Documents

Publication Publication Date Title
SU1336094A1 (ru) Устройство дл цифровой индикации
SU1336095A1 (ru) Устройство дл цифровой индикации
SU895468A1 (ru) Командный прибор
SU1272342A1 (ru) Устройство дл вычислени показател экспоненциальной функции
SU647635A1 (ru) Устройство цифровой индикации времени
SU855531A1 (ru) Цифровой фазовращатель
SU970281A1 (ru) Логический пробник
SU1105885A1 (ru) Преобразователь числоимпульсного кода в код семисегментного индикатора
SU813752A1 (ru) Распределитель импульсов
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU651339A1 (ru) Устройство дл определени максимального числа
SU1264135A1 (ru) Двухканальный врем импульсный преобразователь
SU610144A2 (ru) Устройство дл отображени окружностей
SU845292A1 (ru) Делитель частоты импульсов
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU760108A1 (ru) Комбинаторное устройство 1
SU1709386A1 (ru) Устройство дл индикации
SU1120319A1 (ru) Устройство дл логарифмировани
SU1143294A1 (ru) Цифроаналоговый преобразователь
SU1254501A1 (ru) Устройство дл моделировани вершины графа
SU1156124A1 (ru) Устройство дл цифровой индикации
SU840850A1 (ru) Пневматический счетчик импульсов
SU758131A1 (ru) Устройство для индикации 1
SU813411A1 (ru) Комбинаторное устройство
SU754405A1 (ru) Преобразователь десятичного кода в двоичный код1