SU1324121A1 - Логический фазоразностный демодул тор - Google Patents
Логический фазоразностный демодул тор Download PDFInfo
- Publication number
- SU1324121A1 SU1324121A1 SU853865394A SU3865394A SU1324121A1 SU 1324121 A1 SU1324121 A1 SU 1324121A1 SU 853865394 A SU853865394 A SU 853865394A SU 3865394 A SU3865394 A SU 3865394A SU 1324121 A1 SU1324121 A1 SU 1324121A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- outputs
- counter
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к области св зи. Цель изобретени - повышение верности демодул ции. Устр-во содержит формирователь 1 входного сигнала, г-р 2 опорной частоты, триггер 3, счетчик 6, эл-т И 7, дешифратор 10, Вновь введены триггеры 4, 5 и 11, эл-т И 8 и эл-т ИЛИ 9, Формирователь 1 выполнен в виде последовательно соединенных полосового фильтра 12, усилител -ограничител 13, преобразовател 14 уровн , 1-го инвертора 15 и 2-го инвертора 16, вы- ходы к-рых вл ютс выходами формировател 1. 1 а.п. ф-лы, 2 ил. (Л с фиг л
Description
113
Изобретение относитс к области св зи и может найти применение в системах передачи дискретной информации и аппаратуре магнитной записи.
Целью изобретени вл етс повы- шение верности демодул ции.
На фиг. 1 изображена структурна схема устройства; на фиг. 2 - эпюры напр жений, по сн ющие его работу.
Устройство содержит формирователь 1 входного сигнала, генератор 2 опорной частоты, первый 3, второй 4, третий 5 триггеры, счетчик 6, первьй 7, второй 8 элементы И, элемент ИЛИ 9, дешифратор 10 и четвертый триггер 11, причем формирователь входного сигнала содержит полосовый фильтр 12 усилитель-ограничитель 13, преобразователь 14 уровн , первый 15 и второй 16 инверторы.
Демодул тор работает следующим образом .
Входной фазоразностный сигнал (фиг. 2а) через полосовый фильтр 12 формировател 1 входного сигнала поступает на вход усилител -ограничител 13, где усиливаетс и ограничиваетс , затем в преобразователе 14 уровн подвергаетс преобразованию уровн 5 которое необходимо дл согла совани уровней выходного сигнала усилител -ограничител (обычно операционного усилител со стандартными напр жени ми питани ) с цифровым входом первого инвертора 15. Далее сиг- нал поступает на вход второго инвертора 16. С формировател 1 входного сигнала пр мой и инверсный импульсные сигналы (фиг. 26,в) поступают на тактовые входы второго 4 и третье го 5 триггеров, которые тактируютс положительным фронтом, и один из этих двух сигналов (пр мой или инверсный ) устанавливает выход соответствующего триггера в нулевое- состо - ние,- так как к управл ющим входам второго 4 и третьего 5 триггеров посто нно подключен нулевой потенциал. Этот нулевой потенциал на выходе второго 4 И.ПИ третьего 5,, или того и другого триггеров вместе разрешает счет счетчику 6 импульсов генератора опорной частоты 2, так как используемый счетчик 6 имеет логику И на установочных входах.
Частота импульсов генератора 2 опорной частоты выбрана в сто раз больше тактовой частоты манипул ции, т.е. оп.ген.100 W- После установле12
ни режима счета первым фронтом входного фазоразностного сигнала счетчик 6 начинает считать импульсы генератора 2 опорной частоты на прот жении тактового интервала частоты манипул ции до счета 75, В момент счета 75, т.е. в момент времени ,75 Т, где T l/f
««и . а f„„ -. частота ма5
5 0
О 5 0 5 0 5
нипул ции фазоразностного сигнала, на прот жении каждого тактового интервала с второго выхода дешифратора 10 короткий импульс, действу на установочные входы второго 4 и третьего 5 триггеров, устанавливает их в единичное состо ние одновременно. Одновременное воздействие двух единичных уровней на установочные входы с счетчика 6 останавливает счет и производит сброс выходов счетчика 6 в нулевое состо ние, (на фиг. 2г,д ин- тервалы останова счета заштрихованы).
Точность прив зки счетных импульсов к моменту установлени режима счета счетчика 6 в этом меньше величины одного периода генератора 2 опорной частоты, что составл ет менее одного процента от длительности тактового интервала Т. Частоту генератора 2 опорной част оты можно выбрать иной, но с изменением опорной частоты измен етс и точность прив зки счетных импульсов к моменту установлени режима счета. С ростом опорной частоты эта точность растет, но при этом растут и аппаратурные затраты. На первом и втором выходах дешифратора 10 формируютс соответственно два импульса на прот жении одного бита информации входного сигнала: один с задержкой Т, 0,25 Т, , а второй с задержкой ,75 TO от момента начала счета или относительно начала каждого тактового интервала битов входного фазоразностного сигнала . I
Таким образом, формируютс две
серии коротких отрицательных импульсов (фиг. 2е,ж), которые приход тс на середины каждого полупериода тактовой частоты манипул ции на прот жении ка одого бита входной информации и затем использ тотс как моменты отсчета при анализе входной информации. Анализ заключаетс в том, что демодул тор фиксирует, мен етс или нет пол рность импульсного сигнала, сс юрмированного формирователем 1 входного сигнала на прот жении одного тактового интервала
т , Изменение пол рности означает по вление нул на выходе демодул - тора (фаза несущего колебани с тактовой частотой манипул ции осталась неизменной). Отсутствие такого из- менени означает по вление единицы на выходе демодул тора. Отсчеты дл анализа берутс в моменты времени 0,25 и 0,75 Тр .
Логическа функци , реализуетс первым 7 и вторым 8 элементами И и элементом ИЛИ 9, а первый триггер 3 фиксирует уровень входного сигнала в момент времени 0,25 на прот жении каждого бита входного фазоразностного сигнала. На фиг.2з,и показаны эпюры напр жений на пр мом и инверсном выходе первого триггера 5, а на фиг, 2к - напр жение на выходе элемента ИЛИ 9. Выходной сигнал в пр мой двоичной форме по вл етс на выходе четвертого триггера 11 в моменты 0,75 Т каждого бита входного фазоразностиого сигнала (фиг, 2л)
При прохождении через канал св - зи фазоразностный сигнал подвергаетс искажени м, в результате которых происходит нарушение временных соотношений в структуре сигнала, которое выражаетс в смещении фронтов. Если смещаетс только задний отрицательный фронт фазоразностного сигнала, то в этом случае правильна демодул ци возможна, если он смещаетс в пределах-0,25-0,75 Тр, т.е. на
±0,25 TO f величина, составл юща менее 1% от длительности тактового интервала Т, обусловленна выбором частоты генератора 2 опорной частоты, которую можно умень шать за счет увеличени частоты этог генератора, В наихудшем случае происходит смещение положительного и отрицательного фронтов в разные стороны . Правильна демодул ци в этом случае возможна, если суммарное смещение не превышает величину 0,25 Т -лГзад, где 0,01 Тр ,
Преимущества логического фазоразностного демодул тора заключаютс в повьш1ении веро тности правильной демодул ции , что достигаетс расширением диапазона допустимых смещений фрон тов входного сигнала после прохожде- нид его через помеховый канал св зи, а также более высокой устойчиво
с
fO ( |5 20 ,
25 jp
п -
3241214
стью работы счетчика, котора , в свою очередь, достигаетс применением указанной схемы включени третьего и четвертого триггеров дл управлени режимом счета, вследствие чего схема вл етс нечувствительной к помехам в течение всего времени счета, т,е, на прот жении 0,75 Т каждого интервала фазоразностного сигнала.
Claims (1)
- Формула изобретени 1 , Логический фаз-оразностный демодул тор , содержащий формирователь входного сигнала, первый элемент И, генератор опорной частоты, выход которого подключен к счетному входу счетчика, выходы которого подключены к входам дешифратора,-- первый выход которого подключен к тактовому входу первого триггера, отличающийс тем, что, с целью повышени верности демодул ции, введены второй и третий триггеры, последовательно соединенные второй элемент И, элемент ИЛИ и четвертый триггер, при этом первьй выход формировател входного сигнала подключен к тактовому входу второго триггера, к информационному входу первого триггера и к первому входу первого элемента И, вы ход которого подключен к второму входу элемента ИЛИ, второй выход формировател входного сигнала подключен к тактовому входу третьего триггера и к первому входу второго элемента И, выходы первого триггера подключены к вторым входам первого и второго элементов И, выходы второго и третьего триггеров подключены к установочным входам Счетчика, а второй выход дешифратора подключен к тактово му входу четвертого триггера и к установочным входам второго и третьего триггеров,2, Демодул тор по п, 1, отличающийс тем, что формирователь входного сигнала выполнен в.виде последовательно соединенных полосового фильтра, усилител -ограничител , преобразовател уровн , первого инвертора и второго инвертора, выход которого, а также выход первого инвертора вл ютс соответственно вторым и первым выходами формировател входного сигнала,,505500 77/ 100 1жf I Г I I I I I I I П1ГП тГПтгifк,/7 ГУ 7 7 I 7П I Г7(U22Редактор Л.ВеселовскаСоставитель О.Андрушко Техред Л. ОлийныкЗаказ 2973/57Тираж 638ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, JK-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, т. Ужгород, ул. Проектна , 4Корректор Н.Король
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853865394A SU1324121A1 (ru) | 1985-03-11 | 1985-03-11 | Логический фазоразностный демодул тор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853865394A SU1324121A1 (ru) | 1985-03-11 | 1985-03-11 | Логический фазоразностный демодул тор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1324121A1 true SU1324121A1 (ru) | 1987-07-15 |
Family
ID=21166318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853865394A SU1324121A1 (ru) | 1985-03-11 | 1985-03-11 | Логический фазоразностный демодул тор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1324121A1 (ru) |
-
1985
- 1985-03-11 SU SU853865394A patent/SU1324121A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 926786, кл. Н 04 L 27/22, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4721905A (en) | Digital phase meter circuit | |
US4628282A (en) | Clock generator for digital demodulators | |
SU1324121A1 (ru) | Логический фазоразностный демодул тор | |
JPS5895447A (ja) | クロツク再生回路 | |
SU1304071A1 (ru) | Устройство дл декодировани сигнала воспроизведени магнитной записи | |
SU1555892A1 (ru) | Устройство тактовой синхронизации | |
SU1381684A1 (ru) | Синхронный демодул тор | |
SU1361727A1 (ru) | Способ тактовой синхронизации приемника двоичного частотно-модулированного сигнала и устройство дл его осуществлени | |
JPH0644756B2 (ja) | 同期クロツク発生回路 | |
SU1350824A1 (ru) | Цифровой фильтр | |
SU815862A1 (ru) | Частотный дискриминатор | |
RU1823147C (ru) | Детектор фазоманипулированных сигналов | |
JPH02179115A (ja) | デジタル信号処理回路 | |
SU879735A2 (ru) | Двухканальный формирователь однополосного сигнала | |
SU1354424A1 (ru) | Устройство контрол трехуровневых бипол рных сигналов | |
SU1302436A1 (ru) | Преобразователь бипол рного кода | |
SU1282345A1 (ru) | Устройство дл формировани биимпульсного сигнала | |
SU678512A1 (ru) | Устройство дл воспроизведени цифровой информации | |
SU828216A1 (ru) | Способ записи двоичного кода на магнит-Ный НОСиТЕль | |
SU734895A1 (ru) | Дискретный демодул тор сигналов частотной телеграфии | |
SU1248034A1 (ru) | Д-триггер | |
SU1075431A1 (ru) | Устройство фазировани бинарного сигнала | |
SU731604A2 (ru) | Устройство тактовой синхронизации с пропорциональным регулированием | |
SU1356193A1 (ru) | Устройство дл сравнени двух частот | |
SU1376229A1 (ru) | Фазовый дискриминатор |