SU1322446A1 - Устройство дл контрол серии импульсов - Google Patents
Устройство дл контрол серии импульсов Download PDFInfo
- Publication number
- SU1322446A1 SU1322446A1 SU853986777A SU3986777A SU1322446A1 SU 1322446 A1 SU1322446 A1 SU 1322446A1 SU 853986777 A SU853986777 A SU 853986777A SU 3986777 A SU3986777 A SU 3986777A SU 1322446 A1 SU1322446 A1 SU 1322446A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- pulse
- pulses
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в автоматике и вычислительной технике дл контрол при передаче и обработке информации. Изобретение обеспечивает повышение надежности контрол при расширении диапазона длительностей входных импульсов. Устройство содержит многовхо- довые элементы ИЛИ 1 и 2, формирователи 3 и 4 импульсов, триггеры 5 и 9, элемент И 6, элементы ИЛИ 7 и 10, элемент 8 задержки , третий формирователь 11 импульсов и шины; входные 12, выходную 13 и начальной установки 14. Введение в устройство триггера, двух элементов ИЛИ, элемента задержки и формировател импульсов позвол ет исключить ложные срабатывани при увеличении длительностей входных импульсов и повысить надежность устройства за счет фиксации момента совпадени входных импульсов и формировани импульсов сброса в конце циклов измерений . 2 ил. 10) со ю 60 4 4 О5
Description
Изобретение относитс к импульсной технике и может быть использовано в автоматике и вычислительной технике дл контрол при передачи и обработке информации.
Цель изобретени - повышение падеж- ности контрол при расширении дианазо- на длительностей входных импульсов.
На фиг. 1 представлена функциональна схема предлагаемого устройства; на фиг. 2 - временные диаграммы, по сн ю- щие работу устройства.
Устройство содержит многовходовые элементы ИЛИ 1 и И 2, первый 3 и второй 4 формирователи и.мнульсов, первый триггер 5, элемент И 6, первый элемент ИЛИ 7, элемент 8 задержки, второй триггер 9, второй элемент ИЛИ 10 и третий формирователь 1 импульсов. Устройство содержит также входные 12, выходную 13 шины и входную шину 14 начальной установки, одноименные входы элементов ИЛИ 1 и И 2 соединены между собой и подключены к входным шинам 12 устройства, первый 3 и второй 4 формирователи, входы которых соединены между собой и подключены к выходу мпоговходового элемента ИЛИ 1, первый триггер 5, пр мой выход которого соединен с первым входом эле.мента И 6, второй вход которого подключен к выходу второго формировател 4 импульсов, а выход подключен к выходной шине 13 устройства , управ 1 юш.ий вход первого триг- гера 5 соединен с выходом первого формировател 3 импульсов, информационный вход соединен с его инверсным выходом, а вход сброса соединен с выходом первого элемента ИЛИ 7, первый вход которого через третий формирователь 11 импульсов подключен к выходной шине 13 устройства, второй вход через элемент 8 задержки подключен к пр мому выходу второго триггера 9, вход установки которого подключен к выходу многовходового элемента И 2, а вход сброса к выходу второго элемента ИЛИ 10, первый вход которого подключен к шине 14 начальной установки устройства, а второй вход - к выходу второго формировател 4 импульсов.
Устройство работает следуюшим обра- зом.
Контролируемые серии импульсов, по- ступаюш,ие на входные шины 12 устройства (фиг. 2 а, б, в) могут быть сдвинуты во времени одна относительно другой и иметь различную длительность. При наличии импульсов на всех шинах 12 устройства (интервал времени t, ) и совпадении их в течение времени, достаточного дл надежной работы элементов, вход щих в его состав , по переднему фронту импульса с вы- хода многовходового элемента ИЛИ 1 (фиг. 2 г) формирователь 3 импульсов формирует импульс (фиг. 2 е), поступающий на управл ющий вход первого триггера 5.
5
5
0 о 5
5
5
0
Так как на информационном входе первого триггера 5 уровень логической единицы, на его пр мом выходе устанавливаетс уровень логической единицы (фиг. 2 з), поступающий на первый в.ход элемента И 6. Одновременно на выходе мпоговходового элемента И 2 формируетс импульс (фиг. 2 д) длительностью, равной времени совпадени входных импульсов, поступающий на вход установки второго триггера 9. На выходе последнего формируетс уровень логической единицы (фиг. 2 и), поступающий через элемент 8 задержки на второй вход первого элемента ИЛИ 7 (фиг. 2 л). Врем задержки элемента 8 задержки выбираетс несколько большим или равным времени формировани импульса на выходе первого формировател 3 импульсов, что позвол ет устранить сост зание импульсов на входах первого триггера 5 при одновременном формировании импульсов на выходах много- входовых элементов ИЛИ 1 и И 2.
С выхода первого элемента ИЛИ 7 импульс поступает на вход сброса первого триггера 5 и устанавливает на его пр мом выходе уровень логического нул (фиг. 2 з), поступающий на первый вход элемента И 6. По заднему фронту импульса с выхода многовходового элемента ИЛИ 1 второй формирователь 4 импульсов фор.мирует им Iyльc опроса (фиг. 2 ж) состо ни триггера 5 на элементе И 6. Так как на первом входе последнего импульс отсутствует, отсутствует импульс и на выходной шине 13 устройства (фиг. 2 м). Таким образом, при совпадении импульсов на всех входах устройства импульс на выходе устройства отсутствует . Возврат триггера 9 в исходное состо ние после каждого цикла контрол осуществл етс импульсами с выхода ЕЗТО- рого элемента ИЛИ 10. Импульс на второй вход элемента ИЛИ 10 поступает с выхода первого формировател 4 импульсов. Начальна установка триггера 9 в исходное состо ние при включении напр жени питани осуществл етс импульсом с входной шины начальной установки 14, поступающим на первый вход второго элемента ИЛИ 10.
Если на одной из входных шин 12 устройства импульс отсутствует (интервал времени ti-t) или отсутствует совпадение импульсов на всех шинах 12 устройства, на выходе многовходового элемента И 2 импульс не формируетс и второй триггер 9 не формирует импульс, устанавливающий первый триггер 5 в нулевое состо ние. Поэтому импульс опроса с выхода второго формировател 4 проходит на выход элемента И 6 (фиг. 2м), что указывает на несравнение входных импульсных последовательностей . После цикла контрол первый триггер 5 устанавливаетс в нулевое состо ние через элемент ИЛИ 7 импульсом (фиг. 2 к).
формируемым третьим формирователем 11 импульсов по заднему фронту импульса на выходе элемента И б (фиг. 2 м), а триггер 9 устанавливаетс в нулевое состо ние импульсом, формируемым на выходе второго формировател 4 импульсов (фиг. 2 ж).
Если на одном входе устройства по вл етс ложный импульс (интервал времени ti-tj), на выходе многовходового элемента И 2 импульс также не формируетс , импульс на выходе второго триггера 9 не формируетс , а триггер 5 остаетс в состо нии, разрешающем прохождение импульса опроса с выхода формировател 4 импульсов на выход элемента И 6 и выходную шину 13 устройства (фиг. 2 м).
Таким образом, в устройстве с введением триггера, двух элементов ИЛИ, элемента задержки и формировател импульсов исключены ложные срабатывани при увеличении длительностей входных импульсов, т.е. повышена надежность его работы при контроле серий импульсов за счет фиксации момента совпадени входных импульсов и формировани импульсов сброса в конце циклов измерений.
Claims (1)
- Формула изобретениУстройство дл контрол серии импульсов , содержащее многовходовые элементы ИЛИ и И, одноименные входы которых соединены между собой и подключены к входным шинам устройства, первый и второй формирователи импульсов, входы которых соединены между собой и подключены квыходу многовходового элемента ИЛИ, первый триггер, пр мой выход которого подключен к первому входу элемента И, второй вход которого подключен к выходу второго формировател импульсов, а выход подклю0 чен к выходной шине устройства, отличающеес тем, что, с целью повышени надежности контрол при расщирении диапазона длительностей входных импульсов, в него введены элемент задержки, второй триггер, первый и второй элементы ИЛИ и третий формирователь импульсов, причем управл ющий вход первого триггера соединен с выходом первого формировател импульсов, информационный вход соединен с его инверсным выходом, а вход сброса соединен с выхо0 дом первого элемента ИЛИ, первый вход которого через третий формирователь импульсов подключен к выходной шине устройства , второй вход через элемент задержки подключен к пр мому выходу второго триг гера, вход установки которого подключен к выходу многовходового элемента И, а вход сброса подключен к выходу второго элемента ИЛИ, первый вход которого подключен к входной шине нача.тьной установки, а второй вход подключен к выходу второго формировател импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853986777A SU1322446A1 (ru) | 1985-12-10 | 1985-12-10 | Устройство дл контрол серии импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853986777A SU1322446A1 (ru) | 1985-12-10 | 1985-12-10 | Устройство дл контрол серии импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1322446A1 true SU1322446A1 (ru) | 1987-07-07 |
Family
ID=21208870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853986777A SU1322446A1 (ru) | 1985-12-10 | 1985-12-10 | Устройство дл контрол серии импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1322446A1 (ru) |
-
1985
- 1985-12-10 SU SU853986777A patent/SU1322446A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 510781, кл. Н 03 К 5/19, 1976. Авторское свидетельство СССР № 1064445, кл. Н 03 К 5/19, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1322446A1 (ru) | Устройство дл контрол серии импульсов | |
SU1064445A1 (ru) | Устройство дл контрол серий импульсов | |
SU1262709A2 (ru) | Устройство дл контрол серий импульсов | |
SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU1471206A1 (ru) | Устройство дл счета штучных изделий | |
SU1649643A1 (ru) | Устройство дл контрол серий импульсов | |
SU1059594A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
SU1676076A1 (ru) | Устройство дл контрол серий импульсов | |
SU783956A1 (ru) | Устройство дл получени пачек импульсов | |
SU1277359A1 (ru) | Программируемый генератор импульсов | |
SU1322291A1 (ru) | Устройство дл контрол кода "1 из @ | |
SU1282088A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1434419A1 (ru) | Устройство дл ввода информации | |
SU1183970A1 (ru) | Сигнатурный анализатор | |
SU953620A2 (ru) | Измеритель временных интервалов | |
SU1640822A1 (ru) | Преобразователь частоты в код | |
SU1175022A1 (ru) | Устройство дл контрол серий импульсов | |
SU1416964A1 (ru) | Устройство дл инициативного ввода адреса | |
SU1091167A1 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU1270880A1 (ru) | Генератор пр моугольных импульсов | |
SU1473077A1 (ru) | Устройство дл контрол серий импульсов | |
SU1555841A2 (ru) | Устройство дл контрол серий импульсов | |
SU1201828A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU506898A1 (ru) | Устройство дл управлени передающим полукомплектом телесигнализации | |
SU1175019A1 (ru) | Формирователь задержанных импульсов |