SU1064445A1 - Устройство дл контрол серий импульсов - Google Patents
Устройство дл контрол серий импульсов Download PDFInfo
- Publication number
- SU1064445A1 SU1064445A1 SU823492121A SU3492121A SU1064445A1 SU 1064445 A1 SU1064445 A1 SU 1064445A1 SU 823492121 A SU823492121 A SU 823492121A SU 3492121 A SU3492121 A SU 3492121A SU 1064445 A1 SU1064445 A1 SU 1064445A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- pulse
- trigger
- pulse shaper
- Prior art date
Links
Landscapes
- Burglar Alarm Systems (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СЕРИЙ ИМПУЛЬСОВ, содержащее многовходовые элементы ИЛИ и И, одноименные входы которых соединены между собой и подключены к входным шинам устройства , формирователь импульсов, триггер и элемент И, отличающеес тем, что, с целью повышени Нсщежности контрол ,в него дополнительно введены одновиератор и второй формирователь импульсов, выход которого соединен с первым входом элемента И, а вход подключен к выходу многовходового элемента ИЛИ и через последовательно соединенные первый формирователь импульсов и одновибратор к первому входу триггера, второй вход которого подключен к выходу многовходового элемента И, а выходсоединен с. вторым входом элемента И, выход которого подклю- чен к выходной шине устройства. (Л О) 4 4;: 4 СГ1
Description
Изобретение относитс к импульсной технике и может быть использовано в автоматике и вычислительной тенике дл контрол при передаче и обработке информации.
Известно устройство дл контрол импульсов, содержащее четыре элемента И, элемент ИЛИ, три дифференцирующих формировател , одновибратор , три элемента запрета, входные и выходные шины, l ,
Недостатком данного устройства вл етс то, что оно не формирует сигнал ошибки при одновременном пропадании импульсов на всех входах кроме одного, а также при по влении ложного импульса на одном из входов.
Наиболее близким к предлагаемому вл етс устройство контрол времен разброса группы импульсов, содержащее Г|- кипп-реле, многовходовые элементы ИЛИ и И, элемент задержки, формирователь импульсов, два элемента И, два триггера и два индикатра , причем выходы кипп-реле подключены к соответствующим, объединеным между собой входам многовходовы элементов ИЛИ и И, выход многовходового элемента ИЛИ соединен с входом цепи, состо щей из последовательно соединенных элемента задержки, формировател импульсов, первого элемета И, первого триггера и первого индикатора , а выход многовходового элемента И подключен к второму входу первого элемента Ник входу цепи, состо щей из последовательно соединенных второго элемента И, второго триггера и второго индикатора , при этом выход первого триггера подключен ко второму входу второго элемента И 2 .
Однако известное устройство обладает низкой надежностью, обусловленной тем, что врем задержки, обеспечивающеес элементом задержки , должно быть равно максимальному времени разброса группы импульсо При отклонении времени задержки от заданного значени возможны ложные срабатывани устройства.
Цель изобретени - повышение надежности контрол .
Поставленна цель достигаетс тем, что в устройство дл контрол серий импульсов, содержащее многовходовые элементы ИЛИ и И, одноименные входы которых соединены между собой и подключены к входным шинам устройства, формирователь импульсов триггер и элемент И, дополнительно введены одновибратор и второй формирователь импульсов, выход которого соединен с первым входом элемента И, а вход подключен к выходу многовходового элемента ИЛИ,
и через последовательно соединенные первый формирователь импульсов и одновибратор к первому входу триггера , второй вход которого подключен к выходу многовходового элемент И, а выход соединен с вторым входом элемента И, выход которого подключен к выходной шине устройства.
На фиг.1 представлена функционална схема предлагаемого устройства; на фиг.2 - временные диаграммы, по сн ющие его работу.
Устройство содержит многовходовые элементы ИЛИ 1 и И 2, одноименные входы которых соединены между собой , формирователи 3. и 4 импульсов , одновибратор 5, триггер 6 и элемент И 7, причем выход формировател 4 соединен с первым входом элемента И 7, а его вход подключен к выходу многовходового элемента ИЛИ 1, и через последовательно соединенные формирователь 3 импульсов одновибратор 5 - к первому входу триггера 6, второй вход которого подключен к выходу многовходового элемента И 2, а выход соединен с вторым входом элемента И 7. Устройство содержит также входные шины 8 и выходную шину 9.
Устройство работает следующим образом.
Контролируемые серии импульсов, поступающие на входные шины 8 устройства (фиг. 2 Q, В , 6 ) могут быть сдвинуты во времени друг относительно друга и иметь разную длительност При наличии импульсов на всех шинах 8 устройства (интервал времени to-t() и совпадении их в течение времени, достаточного дл надежной работы элементов, вход щих в его состав, по переднему фронту импульса с выхода многовходового элемента ИЛИ 1 (фиг.2 г) формирователь импульсов 3 формирует импульс , (фиг.2 е), который запускает одновибратор 5. Импульс с выхода одновибратора 5, соответствующий уровню О (фиг.2 з), поступает на вход установки триггера 6 в единичное состо ние и разрешает его срабатывание при поступлении на его вход установки в нулевое состо ние импульса с выхода многовходового элемента И 2 ( фиг. к). Длительност импульса, формируемого одновибратором 5,должна быть больше суммы длительностей импульсов на выходах многовходового элемента ИЛИ 1 и формировател 4.импульсов. По заднему фронту импульса с выхода многовхдового элемента ИЛИ 1 формирователь импульсов 4 формирует импульс опроса (фиг.2 ж) состо ни триггера 6 (фиг,2 и) на элементе И 7. Таким образом, при совпадении импульсов
на всех входах устройства импульс йа выходе устройства отсутствует (фиг.2 к). Возврат триггера 6 в исходное состо ние после каждого цикла контрол происходит при возврате в исходное состо ние одновибратора 5.
Если на одной из шин 8 устройства импульс отсутствует (интервал времени t -tj) или отсутствует совпадение импульсов на всех шинах 8 устройства, то на выходе многовходового элемента И 2 импульс не формируетс , и триггер 6 остаетс в состо нии, разрешающем прохождение импульса опроса с выхода формироватл импульсов 4 на выхбд элемента И 7 (фиг.2 к), что указывает на несравнение входных импульсных последовательностей . Если на одном вхоце устройства по витс ложный импульс , (интервал времени ), то на выходе многовходового элемента И 2 импульс также не формируетс , и триггер 6 остаетс в состо нии, разрешанлдем прохождение импульса опроса с выхода формировател 4 импульсов на выход элемента И 7.
0
Таким образом, в предлагаемом устройстве с введением дополнительных одновибратора и формировател импульсов исключены его ложные сра5 батывайи , т.е. повьиена надежность его работы при контроле серий импульсов .
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СЕРИЙ ИМПУЛЬСОВ, содержащее многовходовые элементы ИЛИ и И, одноименные входы которых соединены между собой и подключены к входным шинам устройства, формирователь импульсов, триггер и элемент И, отличаю щееся тем, что, с целью повышения надежности контроля,в него до полнительно введены одновибратор и второй формирователь импульсов, выход которого соединен с первым входом элемента И, а вход подключен к выходу многовходового элемента ИЛИ и через последовательно соединенные первый формирователь импульсов и одновибратор к первому входу триггера, второй вход которого подключен к выходу многовходового элемента И, а выход соединен с. вторым входом элемента И, выход которого подключен к выходной шине устройства.Фив. 1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823492121A SU1064445A1 (ru) | 1982-09-13 | 1982-09-13 | Устройство дл контрол серий импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823492121A SU1064445A1 (ru) | 1982-09-13 | 1982-09-13 | Устройство дл контрол серий импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1064445A1 true SU1064445A1 (ru) | 1983-12-30 |
Family
ID=21029352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823492121A SU1064445A1 (ru) | 1982-09-13 | 1982-09-13 | Устройство дл контрол серий импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1064445A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5045723A (en) * | 1990-07-31 | 1991-09-03 | International Business Machines Corporation | Multiple input CMOS logic circuits |
-
1982
- 1982-09-13 SU SU823492121A patent/SU1064445A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР №416850, кл. Н 03 К 5/19, 1973. 2. Авторское свидетельство СССР № 510781, кл. Н 03 К 5/19, 1974. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5045723A (en) * | 1990-07-31 | 1991-09-03 | International Business Machines Corporation | Multiple input CMOS logic circuits |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1064445A1 (ru) | Устройство дл контрол серий импульсов | |
SU1322446A1 (ru) | Устройство дл контрол серии импульсов | |
SU1262709A2 (ru) | Устройство дл контрол серий импульсов | |
SU1471206A1 (ru) | Устройство дл счета штучных изделий | |
SU1432757A1 (ru) | Устройство дл контрол последовательности чередовани импульсных сигналов | |
SU1676076A1 (ru) | Устройство дл контрол серий импульсов | |
SU1200416A1 (ru) | Многоканальное счетное устройство | |
SU1383472A1 (ru) | Временный селектор импульсов | |
SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU1175021A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1478289A1 (ru) | Частотный компаратор | |
SU1674182A1 (ru) | Устройство дл классификации сигналов | |
SU1473077A1 (ru) | Устройство дл контрол серий импульсов | |
SU1275776A1 (ru) | Преобразователь кода во временной интервал | |
SU1534751A1 (ru) | Устройство дл контрол серий импульсов | |
SU1200397A1 (ru) | Формирователь импульсов | |
SU1385283A1 (ru) | Селектор последовательности импульсов | |
SU1649577A1 (ru) | Многоканальный счетчик импульсов | |
SU809034A1 (ru) | Устройство дл дискретного изме-РЕНи ВРЕМЕННыХ иНТЕРВАлОВ | |
SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU915163A1 (ru) | Способ защиты преобразователя 1 / | |
SU1064452A1 (ru) | Селектор пар импульсов | |
SU1374236A1 (ru) | Устройство дл исследовани графов | |
SU1525885A1 (ru) | Формирователь импульсов | |
SU1272480A1 (ru) | Формирователь последовательности импульсов |