SU1311032A1 - Устройство дл преобразовани врем импульсного сигнала в код - Google Patents

Устройство дл преобразовани врем импульсного сигнала в код Download PDF

Info

Publication number
SU1311032A1
SU1311032A1 SU864002029A SU4002029A SU1311032A1 SU 1311032 A1 SU1311032 A1 SU 1311032A1 SU 864002029 A SU864002029 A SU 864002029A SU 4002029 A SU4002029 A SU 4002029A SU 1311032 A1 SU1311032 A1 SU 1311032A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
counter
input
outputs
converter
Prior art date
Application number
SU864002029A
Other languages
English (en)
Inventor
Александр Викторович Петров
Николай Михайлович Сафьянников
Александр Иванович Галкин
Original Assignee
Ленинградский электротехнический институт им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский электротехнический институт им.В.И.Ульянова (Ленина) filed Critical Ленинградский электротехнический институт им.В.И.Ульянова (Ленина)
Priority to SU864002029A priority Critical patent/SU1311032A1/ru
Application granted granted Critical
Publication of SU1311032A1 publication Critical patent/SU1311032A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в информационно-измерительных и вычислительных системах. Целью изобретени   вл етс  повышение точности устройства. Устройство работает по принципу автоматической компенсации частотно-импульсных последовательностей , реализуемой с помощью отрицательной обратной св зи на основе счетчиков 14, 15, 16. Устройст

Description

1311032
во содержит суммирующий счетчик I, импульсные преобразователи , эле- вычитатель 2, перемножители 3,6,8, мент И 13 и реверсивные счетчики 14- суМматор 4, коммутаторы 5, 7, кодо- 16. 1 ил.
Изобретение относитс  к вычислительной технике и может примен тьс  в телеметрических информационно-измерительных системах и в вычислительных комплексах.
Целью изобретени   вл етс  повышение точности врем импульсного преобразовател .
На чертеже представлена структурна  схема устройства.
Устройство содержит первый суммирующий счетчик 1, вычитатель 2, первый перемножитель 3, сумматор 4, первый коммутатор 5, второй перемножитель 6, второй коммутатор 7, третий перемножитель 8, первый - четвертый кодоимпульсные преобразователи 9-12, элемент. И 13, второй - четвертый реверсивные счетчики 14-16.
Устройство работает следующим образом .
На вход счетчика 1 поступает опорна  импульсна  последовательность с частотой fg, на информационный вход устройства - широтно-импульсный сиг- нал с относительной длительностью S , на кодовые входы поступают двоичные коды N, N, , N, N, N, N5. Пусть в начальный момент времени счетчики 1, 14, 15, 16 обнулены. Преобразователи 9-12 совместно со счетчиком 1 реализуют линейное преобразование кода
в частоту:
f - ° .W ЛБ 2 Ь
где f (g - среднее значение частоты на
выходе преобразовател ; Njg- входной управл ющий код преобразовател ; п - разр дность счетчика 1 и
кода .
Вьтчитатель 2 и перемножитель 3 формируют управл ющий код дл  преобразовател  9 в соответствии с выражением
(N - N)N, ,
где Nj - значение кода счетчика 14. При этом с перемножител  3, как и с
остальных перемножителей, снимаетс  старша  половина разр дов. На выход элемента И 13 и на суммирующий вход счетчика 14 поступает последователь- ность импульсов со средней за период поступлени  111ИМ-сигналом частотой:
fo(N - Nft)N, е/2 На выход коммутатора 5 благодар 
управл ющему ШИМ-сигналу поступает код Nj при наличии импульса ШИМ-сиг- нала и код Nj при его отсутствии.Под воздействием измен ющегос  кода счетг чика 14 на выходе сумматора 4 формируетс  сумма кодов счетчиков 14, 15, отлична  от нул . Благодар  этому в преобразователь 10 поступает управл ющий код с умножител  6 и на выходе преобразовател  10 формируетс  последовательность импульсов с частотой f(), где N - значение кода счетчика 15 в течение времени наличи  ШИМ-сигнала и с частотой fp(N(+ Ng)Nj/2 в его отсутствие . Таким образом, в среднем за период ШИМ-сигнала на вычитающий вход - счетчика 14 и суммирующий вход счетчика 15 поступает частота
К,)(1-9).
Аналогично на вычитающий вход счетчика 15 и суммирующий вход счетчика 16 поступает последовательность импульсов со средней частотой
1 + NjCi-e).
2
В основу построени  устройства положен принцип автоматической компенсации частотно-импульсных последовательностей , реализуемый с помощью отрицательной обратной св зи. В качестве схемы сравнени , вырабатывающей сигнал рассогласовани  в контуре обратной св зи., используетс  реверсивный счетчик. Здесь имеютс  три контура отрицательной обратной св зи: местные - на основе реверсивных счетчиков 14, 15 и главньм - на основе
реверсивного счетчика 16. Условием динамического равновеси  схемы  вл етс  равенство приращений кодов суммирующих и вычитающих цепей в каждом реверсивном счетчике в течение пери- ода широтно-импульсной модул ции, т.е. равенство средних частот им- . пульсньгх последовательностей, поступающих на суммирующие и вычитающие входы счетчиков.
Таким образом, точность функцио- нального преобразовани  устройства вьше точности прототипа за счет уменшени  методической погрешности уст-п ройства, благодар  заданию дробных коэффициентов аппроксимирующей зависимости с помощью кодов, а не целочисленных весов суммирующих и вычитающих цепей реверсивных счетчиков, и получению дробно-рациональной функции третьего пор дка (в прототипе - дробно-рациональна  функци  второго пор дка).

Claims (1)

  1. Формула изобретени 
    Устройство дл  преобразовани  вре м импульсногр сигнала в код, содержащее первый счетчик, вход которого  в л етс  тактовым входом преобразовател , выходы первого счетчика соеди- нены с соответствующими первыми входами первого, второго и третьего ко- доимпульсных преобразователей, выход первого кодои тульсного преобразовател  соединен с первым входом элемента И, второй вход элемента И  вл етс  информационным входом преобразовател , и третий счетчик, о т л и - чающеес  тем, что, с целью повьшени  точности устройства, в не- ,го введены вычитатель, сз матор, перемножители , коммутаторы, четвертый кодоимпульсный преобразователь и чет вертый счетчик, выходы вычитател  соединены с соответствующими первыми
    Редактор М.Циткина
    Составитель М,.Никуленков
    Техред М.Ходанич Корректор Г.Решетник
    Заказ 1903/56 Тираж 902Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий -13035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие,г.Ужгород,ул.Проектна ,4
    входами первого перемножител , выходы которого соединены с соответству- ющими вторыми входами первого кодо- импульсного преобразовател , выход элемента И соединен с суммирующим входом втарого счетчика, выходы которого соединены с соответствующими первыми входами сумматора и вычитател , выходы сумматора соединены с соответствующими первыми входами второго перемножител , выходы которого соединены с вторыми входами второго кодоимпу,льсного преобразовател , выход которого соединен с вычитающим входом второго счетчика и суммирующим входом третьего счетчика, выходы которого соединены с соответствзгющи- ми вторыми входами сумматора и пер- вьми входами третьего перемножител , выходы которого соединены с соотве- тствующими вторыми входами третьего кодоимпульсного преобразовател , выход которого соединен с вычитающим входом третьего счетчика и суммирующим входом четвертого счетчика,; выходы которого соединены с соответствующими первыми входами четвертого кодоимпульсного преобразовател  и  вл ютс  выходами преобразовател , вто- рЫЕ входы четвертого кодоимпульсного преобразовател  подключены к соответствующим выходам первого счетчика, выход четвертого кодоимпульсного преобразовател  соединен с вычитающим входом четвертого счетчика,управл ющие входы первого и второго коммутаторов объединены и подключены к информационному входу устройства, выходы первого и второго коммутаторов подключены к вторым входам соответственно второго и третьего перемножите лей, суммирующие входы вычитател , вторые входы первого перемножител , первые и вторые информационные входы первого и второго коммутаторов  вл ютс  соответственно первыми - шестыми кодовыми входами устройства.
SU864002029A 1986-01-02 1986-01-02 Устройство дл преобразовани врем импульсного сигнала в код SU1311032A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864002029A SU1311032A1 (ru) 1986-01-02 1986-01-02 Устройство дл преобразовани врем импульсного сигнала в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864002029A SU1311032A1 (ru) 1986-01-02 1986-01-02 Устройство дл преобразовани врем импульсного сигнала в код

Publications (1)

Publication Number Publication Date
SU1311032A1 true SU1311032A1 (ru) 1987-05-15

Family

ID=21214336

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864002029A SU1311032A1 (ru) 1986-01-02 1986-01-02 Устройство дл преобразовани врем импульсного сигнала в код

Country Status (1)

Country Link
SU (1) SU1311032A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Смолов В.Б. Функциональные преобразователи информации. - Л.: Энер- гоиздат., 1981, с. 180, рис.5-7. Авторское свидетельство СССР № 677100, кл. Н 03 К 13/20, 1977. *

Similar Documents

Publication Publication Date Title
US3263066A (en) Hybrid digital-analog circuit
JPH0783267B2 (ja) 2進信号をこれに比例する直流信号に変換する装置
SU1311032A1 (ru) Устройство дл преобразовани врем импульсного сигнала в код
US2913675A (en) Pulse width modulator
US3963911A (en) Hybrid sample data filter
US4321684A (en) Digital resolver
SU1211749A1 (ru) Устройство дл функционального преобразовани ШИМ-сигналов
SU1462301A1 (ru) Устройство дл вычислени тангенса
RU2171011C1 (ru) Широтно-импульсный модулятор
SU1120358A1 (ru) Вычислительное устройство
Schmid An operational hybrid computing system provides analog-type computation with digital elements
JPH0376311A (ja) パルス幅変調回路
SU951588A1 (ru) Цифровое фазосдвигающее устройство
US4156916A (en) Pulse burst processing system and apparatus
SU744569A1 (ru) Умножитель частоты
SU1203535A1 (ru) Устройство дл функционального кодировани широтно-импульсных сигналов
SU907795A1 (ru) След щий аналого-цифровой преобразователь
SU1358103A1 (ru) Цифровое устройство фазовой синхронизации
SU746653A1 (ru) Устройство дл преобразовани "перемещение-код-фаза
SU1201852A1 (ru) Элемент с управл емой проводимостью
SU661773A1 (ru) Устройство дл преобразовани кодов в частоту
SU1254583A1 (ru) Устройство дл функционального кодировани широтно-импульсных сигналов
SU898416A1 (ru) Преобразователь двоично-дес тичного кода в код семисегментного индикатора
SU577673A1 (ru) Преобразователь кода в частоту
SU1020799A1 (ru) Широтно-импульсное устройство дл программного управлени приводом