SU1303999A1 - Устройство дл контрол цифровых блоков - Google Patents
Устройство дл контрол цифровых блоков Download PDFInfo
- Publication number
- SU1303999A1 SU1303999A1 SU853941620A SU3941620A SU1303999A1 SU 1303999 A1 SU1303999 A1 SU 1303999A1 SU 853941620 A SU853941620 A SU 853941620A SU 3941620 A SU3941620 A SU 3941620A SU 1303999 A1 SU1303999 A1 SU 1303999A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- register
- block
- control
- output
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл контрол цифровых , устройств. Цель изобретени - расширение области применени устройства за счет контрол цифровых блоков с двунаправленными выводами и различными уровн ми логических сигналов. Устройство содержит блок 4 регистров, регистры 5, 6, 7, формирователи 8-и 9 уровней сигналов, коммутаторы 10 и 11, блоки 12, 13 опорных напр жений, блок 14 компараторов и дешифратор 3. 1 ил. СО О СО со ;о ;о
Description
Изобретение относитс к контрольно-измерительной технике, в частности к технике контрол и диагностики цифровых устройств.
Цель изобретени - расширение об- ласти применени за счет контрол цифровых блоков с двунаправленными выводами и различными уровн ми логических сигналов,
На чертеже изображена схема уст- ройства.
Устройство содержит управл ющую вычислительную машину 1, блок 2 сопр жени , дешифратор 3, блок 4 регистров , первый 5, второй 6 и третий 7 регистры, первый 8 и второй 9 формирователи уровней сигналов, первьй 10 и второй 11 коммутаторы, первый 12 и второй 13 блоки опорных напр жений, блок 14 компараторов, мультиплексор 15, объект 16 контрол .
В.устройстве используетс УВМ типа Ш-З, СМ-4 с блоком сопр жени , в качестве которого может примен тьс интерфейс СМ-3 КАМАК 74 типа 106 А/106В,
.Дешифратор 3 предназначен дл преобразовани команд, поступающих от УВМ через блок 2 сопр жени в управл ющие сигналы записи и считывани .
Блок 4 регистров предназначен дл преобразовани последовательности машинных слов в параллельный код и содержит три группы регистров, выходы которых соединены соответственно с входами регистров 5, 6 и 7.
Регистр 5, разр дность которого равна количеству каналов контрол системы , предназначен дл хранени текущего кода теста. Каждьш разр д данного регистра несет информацию о зна- чении ,логических сигналов воздействий или ОТВД1ИКОВ объекта контрол ,
Регистр 7 предназначен дл управлени коммутатором 11. Каждый разр д данного регистра несет информацию о наборе уровней логических сигналов, на которые настраиваетс соответствующий канал устройства.
Регистр 6 предназначен дл управ- дени коммутатором 10 и обеспечивает переключение каналов устройства на режим выдачи воздействи или на контроль откликов.
Формирователь 8 предназначен дл формировани сигналов воздействий с напр жением первого набора уровней логических сигналов, а формирователь 9 - дл формировани сигналов воздей
5
О
0
5
0
5
ствий с напр жени ми второго набора логических уровней.
Коммутатор 10 обеспечивает подачу сигналов тестирующих воздействий на входы объекта 16 контрол , а коммутатор 11 - подачу сигналов воздействий в уровн х напр жений на объект контрол блока 8 или блока 9, а также подключение соответствующих опорных напр жений к блоку 14 компараторов .
Блок 12 опорных напр жений, в качестве которого могут быть использованы два цифроаналоговых преобразовател (ЦАП), предназначен дл формировани предельно допустимых напр жений первого набора, например дл ТТЛ-логики напр жений 0,4 В и +2,4В.
Блок 13 опорных напр жений аналогичен блоку 12 и.предназначен дл формировани предельно допустимых уровней напр жени второго набора, например дл ЭСЛ-логики минус 0,98 В и минус 1,63 В.
Блок 14 компараторо:в предназначен дл сравнени логических сигналов, поступающих с объекта 16 контрол с зталонными сигналами тестов, а также допускового контрол уровней сигнао ЛОВ .
Мультиплексор 15 предназначен дл пословного считывани результатов сравнени из блока 14 компараторов
в УВМ.
Устройство работает следующим образом .
ъ
УВМ в соответствии с программой испытаний .контролируемого блока осуществл ет включение блоков 12 и 13 опорных напр жений, на в ыходе которых устанавливаютс предельно допустимые уровни напр жений логических сигналов . Контрольно-испытательна информаци , котора в общем случае по каждому шагу теста содержит три набора данных: набор данных об уровн х напр жений логических сигналов на контролируемых выводах объекта контрол ; набор данных о значени х логического сигнала на контактах объекта контрол ; набор данных, определ ющих режим работы (вход-выход) каналов устройства на данном шаге теста, заноситс в блок 4 регистров.
(
После заполнени блока 4 регистров УВМ выдает команду, котора в дешифраторе 3 формируетс в сигнал разрешени перезаписи содержимого блока 4 регистров в регистры 5, 6 и 7,
Под управлением сигналов с регистра 7 в коммутаторе 11 произойдут соответствующие переключени , в резуль- тате которых сигналы тестового набора с регистра 5 через формирователи 8 или 9 поступ т на вход коммутатора 10. Данное переключение осуществл ет также соответствующее соединение выходов блоков 12 и 13 опорных напр жений с входами блока 14 компараторов.
Подключение выходов коммутатора 11 с сигналами тестового набора (входные воздействи ) к входам объекта контрол осуществл етс коммутатором 10, который переключаетс под воздействием сигналов с регистра 6.
Выводы объекта контрол подключены к входам блока 14 компараторов, где происходит сравнение как входных, так и выходных сигналов с эталонным тестовым н абором и осуществл етс допус- ковьй контроль уровней сигналов.
Сигналы с блока 14 компараторов через мультиплексор 15, управл емый дешифратором 3, и блок 2 сопр жени подключаютс на вход УВМ.
Через мультиплексор 15 и блок 2 сопр жени результаты сравнени подключаютс на вход УВМ. В случае положительного результата контрол в считанной информации отсутствуют биты соответствующих сигналов логичес- кой 1, испытание продолжаетс по следующему тестовому набору. Если же в результате ко.нтрол по каУстройство дл контрол цифровых блоков, содержащее дешифратор, первый и второй регистры, мультиплексор,первый коммутатор и блок компараторов, выходы которого подключены к информационным входам мультиплексора, управл ющие входа которого соединены с выходами группы дешифратора, а выход вл етс выходом устройства, выход второго регистра подключен к управл ющему входу первого коммутатора, выходы которого соединены с первой группой информационных входов блока компараторов , первый выход дешифратора сподключен к управл ющему входу второго регистра, о тличающе е с тем, что, с целью расширени области применени устройства за счет контрол цифровых блоков с двунаправленными выводами и различными уровн ми логических сигналов, в него введены два блока опорных напр жений, второй коммутатор, два формировател уровней сигналов, третий регистр и блок регистров , управл ющий вход которого вл етс первым управл ющим входом:устройства , информационный вход подключен к второму выходу дешифратора, выходы блока регистров с первого по третий соединены с информационными входами регистров с первого по третий соответственно, управл ющие входы первого и третьего регистров подключены к первому выходу дешифратора.
кому-либо тестовому набору будет обнаружено несоответствие между эталон-40 выходы первого,,регистра через первый ными сигналами и сигналами с объекта , и второй формирователи уровней сиг- 16 контрол , то через устройстро вво- налов подключены соответственно к да-вывода (алфавитно-гцифровое печа-первой и второй группам информацион-
тающее устройство или дисплей), вхо- ных входов второго коммутатора, груп- д щее в состав УВМ,.выводитс сооб- 45 управл ющих входов которого подсоединена к выходам третьего регистщение о номерах тестового набора и ; канала, в которых обнаружено несоответствие .
ра, а треть и четверта группы информационных входов - к выходам соответственно первого и второго блоков
Предлагаемое изобретение позвол етзо опорных напр жений, управл ющие входы, существенно расширить функциональные которых вл ютс вторым управл ющим возможности устройства, заключающиес входом устройства, информационные в расширении номенклатуры контроли-входы которого вл ютс входами деруемых блоков, а именно цифровых бло- шифратора, выходы первого регистра ков, работающш в двух наборах напр - 55 соединены е управл ющими входами бло- жений логических сигналов, а такжека компараторов, перва и втора групцифровых бЛоков с двунаправленньми пы выходов второго коммутатора .под- выводами, что позвол ет значительноключены соответственно к информацион- повысить производительность труда при ным входам первого коммутатора и к
контроле и настройке цифровых блоков различных типов.
Claims (1)
- Формула изобретениУстройство дл контрол цифровых блоков, содержащее дешифратор, первый и второй регистры, мультиплексор,первый коммутатор и блок компараторов, выходы которого подключены к информационным входам мультиплексора, управл ющие входа которого соединены с выходами группы дешифратора, а выход вл етс выходом устройства, выход второго регистра подключен к управл ющему входу первого коммутатора, выходы которого соединены с первой группой информационных входов блока компараторов , первый выход дешифратора сподключен к управл ющему входу второго регистра, о тличающе е с тем, что, с целью расширени области применени устройства за счет контрол цифровых блоков с двунаправленными выводами и различными уровн ми логических сигналов, в него введены два блока опорных напр жений, второй коммутатор, два формировател уровней сигналов, третий регистр и блок регистров , управл ющий вход которого вл етс первым управл ющим входом:устройства , информационный вход подключен к второму выходу дешифратора, выходы блока регистров с первого по третий соединены с информационными входами регистров с первого по третий соответственно, управл ющие входы первого и третьего регистров подключены к первому выходу дешифратора.выходы первого,,регистра через первый и второй формирователи уровней сиг- налов подключены соответственно к первой и второй группам информацион-ра, а треть и четверта группы ин . .51303999 6второй группе информационных входовходов устройства дл подключе блока компараторов, выходы первогони контролируемого цифрового блокоммутатора вл етс группой вы-ка.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853941620A SU1303999A1 (ru) | 1985-08-06 | 1985-08-06 | Устройство дл контрол цифровых блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853941620A SU1303999A1 (ru) | 1985-08-06 | 1985-08-06 | Устройство дл контрол цифровых блоков |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1303999A1 true SU1303999A1 (ru) | 1987-04-15 |
Family
ID=21193382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853941620A SU1303999A1 (ru) | 1985-08-06 | 1985-08-06 | Устройство дл контрол цифровых блоков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1303999A1 (ru) |
-
1985
- 1985-08-06 SU SU853941620A patent/SU1303999A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 796860, кл. G 06 F 15/46, 1979. Авторское свидетельство СССР № 710045, кл. G 06 F 15/46, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3631229A (en) | Monolithic memory array tester | |
US3470542A (en) | Modular system design | |
EP0052707A2 (en) | System for controlling a machine tool by a tool controller under supervision of a central data processor | |
IE56161B1 (en) | Automatic test equipment | |
KR970011585B1 (ko) | 반도체 시험장치의 파형 정형기 | |
KR100265764B1 (ko) | 다수군의 데이터 입출력 채널들 중 어느 일군이 선택되어 테스트되는 반도체 메모리장치 | |
US3179883A (en) | Point matrix display unit for testing logic circuit | |
EP0017091A1 (en) | Two-mode-shift register/counter device | |
US6731125B2 (en) | Multi-channel semiconductor test system | |
KR870000114B1 (ko) | 데이타 처리 시스템 | |
SU1303999A1 (ru) | Устройство дл контрол цифровых блоков | |
DE3175865D1 (en) | Device for testing the functions of a multi-computer system | |
US6246348B1 (en) | Device for converting multiple signal types to NRZ format with automatic self-test | |
JPS60121588A (ja) | デイジタル符号検出回路 | |
GB2195028A (en) | Testing electrical circuits | |
US4608691A (en) | Signature analyzer card | |
SU1319029A1 (ru) | Микропрограммное устройство управлени | |
SU1674133A1 (ru) | Устройство дл имитации неисправностей | |
SU1658157A1 (ru) | Устройство дл диагностики абонентов вычислительной сети | |
SU1168952A1 (ru) | Устройство дл контрол дискретной аппаратуры с блочной структурой | |
SU1251084A1 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU1080195A1 (ru) | Устройство дл отображени информации на экране осциллографа | |
SU1596330A1 (ru) | Многоканальное устройство дл проверки контроллеров внешних устройств | |
SU1599860A2 (ru) | Устройство дл контрол функционировани логических блоков | |
SU1555704A1 (ru) | Тестер дл контрол цифровых блоков |