SU1302298A1 - Анализатор параметрических отказов - Google Patents

Анализатор параметрических отказов Download PDF

Info

Publication number
SU1302298A1
SU1302298A1 SU853982195A SU3982195A SU1302298A1 SU 1302298 A1 SU1302298 A1 SU 1302298A1 SU 853982195 A SU853982195 A SU 853982195A SU 3982195 A SU3982195 A SU 3982195A SU 1302298 A1 SU1302298 A1 SU 1302298A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
trigger
pulse
Prior art date
Application number
SU853982195A
Other languages
English (en)
Inventor
Вячеслав Алексеевич Зеленцов
Николай Николаевич Ефимов
Язит Тамимович Абдалов
Сергей Ефимович Близнюк
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU853982195A priority Critical patent/SU1302298A1/ru
Application granted granted Critical
Publication of SU1302298A1 publication Critical patent/SU1302298A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может- быть использовано при производстве, испытани х и.эксплуатации электронных изделий, подверженных параметрическим отказам. Цель изобретени  - повышение достоверности результатов за счет более достоверного подсчета длительности каждого отказа, исключени  возможности ложной регистрации отказа, улучшени  различени  двух следующих друг за другом отказов . Устройство содержит пороговый блок 1, формирователи импульсов 2 и 14, инверторы 3 и 9, элементы И 4, 5, 15, 17 и 21, элемент ИЛИ 6, счетчики 7, 18, 19, элемент 8 задержки, генератор 10 импульсов , делитель 11 частоты, дифференцирующий элемент 12, регистр 13 и триггеры 16 и 20. 2 ил. с S

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  анализа пара метрических отказов,
Цель изобретени  - повышение достоверности результатов а 1ализа.
На фиг.1 представлена структурна  схема анализатора, на фиг.2 - временные диаграммы, по сн ющие работу анализатора .
Устройство содержит пороговый блок 1, первый формирователь 2 импульсов, первый инвертор 3, первый 4 и второй 5 элементы И, элемент ИЛИ 6, первый
W
Врем  задержки на элементе 8. равно времени задержки сигнала на формирователе 2 и.первом инверторе 3, тем самым исключаютс  случаи по в лени  ложных сигналов на выходе элемента И 4. Коэффициент делени  делител  11 выбираетс  таким, чтобы подсчет времени пребывани  контролируемого издели  в отказовом состо нии на перво счетчике 7 проводилс  в единицах, прин тых Д.ЛЯ данного издели  (в секундах , минутах и т.д.). После возвращени  пэ-раметра в область работоспособности подача импульсов через
счетчик 7, элемент 8 задержки, второй 15 элемент И 5 прекращаетс . На счетинвертор 9, генератор 10 импульсов, делитель 11 частоты, дифференцирующий элемент 12, регистр 13, второй формирователь 14 импульсов, четвертый элемент И 15, первый триггер 16, третий элемент И 17, второй 18 и третий 19 счетчики, второй триггер 20 и п тый элемент И 21 .
Устройство работает следующим образом .
После включени  питани  происход т обнуление счетчиков 7 и 18 и установка триггера 16 в единичное, а тригге ра 20 в нулевое состо ние с помощью подачи импульса по Установка О (не показана). Одновременно в счетчике 19 и регистре 13 устанавливаетс  число, соответствующее длительности эталонного интервала, равной минимальной длительности выхода параметра,за пределы области работоспособности , при превьшении которой должен фиксироватьс  отказ.
20
чике 7, таким образом, фиксируетс  количество импульсов, соответствующе длительности отказа минус длителы- ность эталонного импульса, вырабаты ваемого формирователем 2.
В момент возвращени  контролируемого параметра в область работоспособности передний фронт с выхода вто
25 рого инвертора 9 переводит второй триггер 20 в единичное состо ние (фиг.2е,ж). Единичный потенциал с вы хода второго триггера 20 разрешает прохождение импульсов большой частот
30 с генератора 10 через элемент И 21 на счетчик 7 (фиг.2). Одновременно эти же импульсы проход т на вычитающий вход счетчика 19, в котором пред варительно записано число, соответ35 ствующее длительности эталонного импульса формировател  2. Как только содержимое счетчика 19 становитс  равньи О, на его выходе по вл етс 
импульс, который переводит триггер 20
На пороговый блок 1 поступают, сиг- 40 в нулевое состо ние (фиг.2ж), запре- нал с 1контролируемого издели  и опор- ща  дальнейшее прохождение импульсов.
большой частоты через элемент И 21 на счетчик 7. Этот же импульс с выхода счетчика 19 проходит и на вход ре45 гистра 13, в котором также записано число, соответствующее длительности сигнала формировател  2. Под действием импульса число с регистра 13 переписываетс  в параллельном коде в
50 счетчик 19, возвраща  его в первоначальное состо ние, при этом число, записанное в регистре 13, сохран етс . Таким образом, после каждого зарегистрированного отказа за короткий
55 промежуток времени происходит увеличение содержимого счетчика 7 до величины, соответствующей ; реальной длительности последнего отка - за.
ный сигнал (фиг.2) . При превьш1ении значений параметра опорного сигнала на выходе блока 1 по вл етс  пр мо- угольньй импульс (фиг.25), который своим передним фронтом запускает первый формирователь 2. Длительность импульса на выходе первого формировател  2 (фиг.2В) равна минимальному времени выхода параметра за границу, при превышении которой должен фиксироватьс  отказ. Если параметр находитс  в отказовой области в течение времени, большего минимально необходимого , на выходе элемента И 4 по вл етс  импульс (фиг.22), разрешающий прохождение счетных импульсов от генератора 10 через делитель 11 и элемент И 5 на первый счетчик 7 (фиг,2).
Врем  задержки на элементе 8. равно времени задержки сигнала на формирователе 2 и.первом инверторе 3, тем самым исключаютс  случаи по в лени  ложных сигналов на выходе элемента И 4. Коэффициент делени  делител  11 выбираетс  таким, чтобы подсчет времени пребывани  контролируемого издели  в отказовом состо нии на первом счетчике 7 проводилс  в единицах, прин тых Д.ЛЯ данного издели  (в секундах , минутах и т.д.). После возвращени  пэ-раметра в область работоспособности подача импульсов через
элемент И 5 прекращаетс . На счет
чике 7, таким образом, фиксируетс  количество импульсов, соответствующее длительности отказа минус длителы- ность эталонного импульса, вырабаты ваемого формирователем 2.
В момент возвращени  контролируемого параметра в область работоспособности передний фронт с выхода вто25 рого инвертора 9 переводит второй триггер 20 в единичное состо ние (фиг.2е,ж). Единичный потенциал с выхода второго триггера 20 разрешает прохождение импульсов большой частоты
30 с генератора 10 через элемент И 21 на счетчик 7 (фиг.2). Одновременно эти же импульсы проход т на вычитающий вход счетчика 19, в котором предварительно записано число, соответ35 ствующее длительности эталонного импульса формировател  2. Как только содержимое счетчика 19 становитс  равньи О, на его выходе по вл етс 
Переднш фронт импульса с выхода второго инвертора 9, свидетельствующий о возвращении контролируемого параметра в область работоспособности , запускает формирователь 14. Длительность импульсов на выходе форми- роватрл  14 равна минимально возможному времени нормального функционировани , при превышении которого необходимо регистрировать два соседних выхода параметра за границу области работоспособности как два разных отказа, т.е. она равна минимальному времени выполнени  задачи контролируемым изделием (фиг.2и). Если очередной выход параметра за границу происходит раньше, чем произойдет перепад на выходе формировател  14, то на выходе элемента И 15 по вл етс , импульс, который переводит триггер 16 в нулевое состо ние (фиг.2 к, л). Тем самым запрещаетс  прохождение импульса с выхода дифференцирующего элемента 12 через элемент
0
15
20
первый триггер, первый и второй счет чики, генератор импульсов, дифферен цирующий элемент, вход порогового блока  вл етс  входом устройства дл  подключени  объекта контрол , а выхо соединен с входом первого формировател  импульсов, выход третьего эЛе- .мента И подключен к счетному входу второго счетчика, q т л и ч а ю щ и с   тем, что, с целью повышени  достоверности результатов анализа, в анализатор введены элемент задержки элемент ИЛИ, четвертый и п тый эле- менты И, делитель частоты, регистр, третий счетчик и второй триггер, выход порогового блока через элемент задержки и выход первого формировате л  импульсов через первый инвертор подключены к соответствующим входам первого элемента И, выход которого подключен к первому входу второто эл мента И, через дифференцирующий элемент к первому входу третьего элемен та И и через второй инвертор к входу
И 17 на счетчик .18. Возвращение триг- второго формировател  импульсов и к
гера 16 в исходное (единичное) состо ние производитс  задним фронтом импульса с блока 1, свидетельствующим об окончании отказа. В обычном состо нии импульсы с выхода элемента 12, которые формируютс  от переднего фронта импульсов с выхода элемента И 4, т.е.  вл ютс  индикаторами по влени  регистрируемых отказов (фиг.2м н), проход т через элемент И 17, по- скольку на выходе триггера 16 единичный потенциал.
Таким образом, в счетчике 7 фиксируетс  суммарна  продолжительность отказов, а в счетчике 18 - число отказов за врем  испытаний или эксплуатации . Обработка содержимого счетчиков позвол ет найти статистические оценки Показателей надежности контролируемого издели  (наработку на отказ, веро тность безотказной работы , коэффициент готовности и др.).

Claims (1)

  1. Формула изобретени 
    Анализатор паран,етрических отказов , содержащий пороговый блок, два формировател  импульсов, два инвертора , с первого по третий элементы И,
    первый триггер, первый и второй счетчики , генератор импульсов, дифференцирующий элемент, вход порогового блока  вл етс  входом устройства дл  подключени  объекта контрол , а выход соединен с входом первого формировател  импульсов, выход третьего эЛе- .мента И подключен к счетному входу второго счетчика, q т л и ч а ю щ и й- с   тем, что, с целью повышени  достоверности результатов анализа, в анализатор введены элемент задержки, элемент ИЛИ, четвертый и п тый эле- . менты И, делитель частоты, регистр, третий счетчик и второй триггер, выход порогового блока через элемент задержки и выход первого формировател  импульсов через первый инвертор подключены к соответствующим входам первого элемента И, выход которого подключен к первому входу второто элемента И, через дифференцирующий элемент к первому входу третьего элемента И и через второй инвертор к входу
    второго формировател  импульсов и к
    0
    5
    0
    5
    0
    первому установочному входу второго триггера, выход порогового блока соединен с -первым входом четвертого элемента И и с первым установочным входом первого триггера, второй установочный вход которого подключен к выходу четвертого элемента И, второй вход которого соединен с выходом второго формировател  импульсов, пр мой выход первого триггера подключен к второму входу третьего элемента И, выход генератора импульсов соединен с первым входом п того элемента И и через делитель частоты с вторым входом второго элемента И, выход которого , подключен к первому входу элемента ИЛИ, выход которого соединен со счетным входом первого счетчика, выход п того элемента И соединен с вторым входом элемента ИЛИ и со счетным входом третьего счетчика, выход которого подключен к входу управлени  регистра , выход которого соединен с установочным входом третьего счетчика, выход третьего счетчика соединен с вторьм установочным входом второго триггера, пр мой выход которого подключен к второму входу п того элемента И.
    Редактор И.Николайчук
    Составитель И.Алексеев Техред А.Кравчук
    Заказ 1218/49Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    Корректор А.Зимокосов
SU853982195A 1985-11-22 1985-11-22 Анализатор параметрических отказов SU1302298A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853982195A SU1302298A1 (ru) 1985-11-22 1985-11-22 Анализатор параметрических отказов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853982195A SU1302298A1 (ru) 1985-11-22 1985-11-22 Анализатор параметрических отказов

Publications (1)

Publication Number Publication Date
SU1302298A1 true SU1302298A1 (ru) 1987-04-07

Family

ID=21207251

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853982195A SU1302298A1 (ru) 1985-11-22 1985-11-22 Анализатор параметрических отказов

Country Status (1)

Country Link
SU (1) SU1302298A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 905821, кл. G 06 F 15/46, 1980. Авторское свидетельство СССР № 1005073, кл. G 06 F 15/46, 1981. *

Similar Documents

Publication Publication Date Title
SU1302298A1 (ru) Анализатор параметрических отказов
CN112061919B (zh) 一种电梯计时计数器测试方法
SU1297221A1 (ru) Устройство делени частоты импульсов с контролем
SU1405075A1 (ru) Анализатор параметрических отказов
SU1427369A1 (ru) Устройство дл регистрации сигналов неисправности
CN212723996U (zh) 一种电梯计时计数器测试装置
SU1474681A2 (ru) Устройство дл диагностики неисправностей технических объектов
RU2109318C1 (ru) Автоматическое контрольное устройство
SU993168A1 (ru) Устройство дл контрол логических узлов
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1751720A1 (ru) Устройство дл контрол многоканального объекта
SU1352420A1 (ru) Логический пробник
SU1264181A1 (ru) Устройство дл контрол БИС
SU1236483A1 (ru) Устройство дл контрол цифровых блоков
SU1385105A1 (ru) Устройство сигнатурного контрол проводных соединений
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU1481767A1 (ru) Анализатор сигнатур с квазисинхронизацией
SU1499350A1 (ru) Устройство дл анализа состо ний логических схем
SU1381517A1 (ru) Устройство дл контрол логических схем
SU1255985A1 (ru) Устройство дл измерени временных интервалов /его варианты/
JPS5824220Y2 (ja) グリツチ検出器
SU1310753A1 (ru) Устройство функционального контрол больших интегральных схем
SU734646A1 (ru) Программное устройство
SU1012264A1 (ru) Устройство дл проверки схем сравнени
SU1182668A1 (ru) Делитель частоты следовани импульсов