SU1302269A2 - Universal logic register - Google Patents

Universal logic register Download PDF

Info

Publication number
SU1302269A2
SU1302269A2 SU843760876A SU3760876A SU1302269A2 SU 1302269 A2 SU1302269 A2 SU 1302269A2 SU 843760876 A SU843760876 A SU 843760876A SU 3760876 A SU3760876 A SU 3760876A SU 1302269 A2 SU1302269 A2 SU 1302269A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
equivalence
output
universal logic
cell
Prior art date
Application number
SU843760876A
Other languages
Russian (ru)
Inventor
Сергей Николаевич Изотов
Вячеслав Леонидович Смирнов
Валентин Александрович Мищенко
Валерий Иванович Костеневич
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Пво filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority to SU843760876A priority Critical patent/SU1302269A2/en
Application granted granted Critical
Publication of SU1302269A2 publication Critical patent/SU1302269A2/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике, может быть использовано дл  построени  устройств ЭВМ и однородных вычислительных сред и  вл етс  усовершенствованием изобретени  по а. с. № 1196845. Целью изобретени   вл етс  повышение контролепригодности логической  чейки. Универсальна  логическа   чейка содержит информационный вход 1, настроечные входы 2-4, элемент И-НЕ 5, элементы 6-10 равнозначности, элемент II неравнозначности, информационный выход 12, контролируемый выход 13. 1 ил. 00 о lN3 I4D Ci соThe invention relates to automation and computing, can be used to build computer devices and homogeneous computing environments, and is an improvement of the invention in a. with. No. 1196845. The purpose of the invention is to increase the testability of the logic cell. The universal logic cell contains information input 1, configuration inputs 2-4, the AND-NE element 5, equivalence elements 6-10, unequality element II, information output 12, controlled output 13. 1 Il. 00 about lN3 I4D Ci with

Description

Изобретение относитс  к области автоматики и вычислительной техники, может быть использовано дл  построени  устройств ЭВМ и однородных вычислительнь1х сред и  вл етс  усовершенствованием изобретени  по авт. св. № 1196845.The invention relates to the field of automation and computing, can be used to build computer devices and homogeneous computing environments and is an improvement of the invention according to the author. St. No. 1196845.

Целью изобретени   вл етс  повышение контролепригодности логической  чейки.The aim of the invention is to increase the testability of the logic cell.

На чертеже показана функциональна  схема универсальной логической  чейки.The drawing shows a functional diagram of a universal logic cell.

Универсальна  логическа   чейка содержит информационный вход 1, настроечные входы 2-4, элемент И-НЕ 5, элементы 6-10 равнозначности, элемент 11 неравнозначности , информационный выход 12, контролируемый выход 13.The universal logic cell contains information input 1, configuration inputs 2-4, the AND-NOT element 5, equivalence elements 6-10, unequality element 11, information output 12, controlled output 13.

Универсальна  логическа   чейка работает следующим образом.Universal logic cell works as follows.

Если на вход 2 подаетс  сигнал из О, то на выходе 12 универсальной  чейки ре- ализуетс  люба  булева функци  двух переменных в зависимости от значени  настроечных сигналов HI и На на входах 3 и 4. Причем Значени  настроечных сигналов И и И2 наход тс  в классе настроечного алфавита С и определ ютс  в соответствии с выражени ми:If input 2 is supplied with a signal from O, then the output 12 of the universal cell realizes any Boolean function of two variables depending on the value of the tuning signals HI and On at inputs 3 and 4. Moreover, the values of the tuning signals I and I2 are in the class of tuning alphabet C and are defined in accordance with the expressions:

(x2); U2 R(fv fi).(x2); U2 R (fv fi).

Функции fi и f2 могут принимать значени  0,1, Х2 и Х2, а функци  R есть функци  равнозначности .The functions fi and f2 can take the values 0.1, X2 and X2, and the function R is an equivalence function.

В режиме контрол  на вход 2 подаетс  сигнал Из 1, а на входы 1, 3, и 4 - сигналы х, О, HI О, Н2 О или Х| 1, xi 1,In the control mode, input 2 is given a signal From 1, and to inputs 1, 3, and 4 - signals x, O, HI O, H2 O or X | 1, xi 1,

Н2 1.H2 1.

Нри этом, если  чейка полностью исправна на первом входе элемента 11 неравнозначности , будет наблюдатьс  меандр с периодом бй, а на втором входе - тот же меандр, но с задержкой 3т, т.е. в противо- фазе. В этом случае с контролируемого выхода  чейки 13 снимаетс  сигнал «1.In this case, if the cell is fully operable at the first input of the element 11 of inequality, there will be a meander with a period bj, and at the second entrance - the same meander, but with a delay of 3m, i.e. in opposite phase. In this case, the signal "1."

Нри неправильном функционировании  чейки на контролируемом выходе  чейки 13 наблюдаетс  сигнал «О.When the cell is functioning improperly, the signal "O" is observed at the controlled output of cell 13.

Claims (1)

Формула изобретени Invention Formula Универсальна  логическа   чейка поUniversal logic cell by авт. св. № 1196845, отличающа с  тем, что, с целью повышени  контролепригодности  чейки, введены три элемента равнозначности и элемент неравнозначности, причем первый вход третьего элемента равнозначности соединен с выходом второго элемента равнозначности и с первым входом элемента неравнозначности, выход которого  вл етс  контролируемым выходом  чейки, второй вход элемента неравнозначности соединен с выходом п того элемента равнозначности , первый вход которого соединен с выходом четвертого элемента равнозначности , первый вход которого соединен с выходом третьего элемента равнозначности , второй вход которого объединен с вторыми входами четвертого и п того элементов равнозначности и подключен к третьему настроечному входу  чейки.auth. St. No. 1196845, characterized in that, in order to increase the testability of the cell, three elements of equivalence and inequality are introduced, the first input of the third element of equivalence connected to the output of the second element of equivalence and the first input of the element of inequality, the second input of the unequal element is connected to the output of the fifth element of equivalence, the first input of which is connected to the output of the fourth element of equivalence, the first input of which is union of the third element in a yield of equivalence, the second input of which is combined with the second inputs of the fourth and fifth elements equivalence and connected to the third input tuning cell.
SU843760876A 1984-06-26 1984-06-26 Universal logic register SU1302269A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843760876A SU1302269A2 (en) 1984-06-26 1984-06-26 Universal logic register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843760876A SU1302269A2 (en) 1984-06-26 1984-06-26 Universal logic register

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1196845 Addition

Publications (1)

Publication Number Publication Date
SU1302269A2 true SU1302269A2 (en) 1987-04-07

Family

ID=21126759

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843760876A SU1302269A2 (en) 1984-06-26 1984-06-26 Universal logic register

Country Status (1)

Country Link
SU (1) SU1302269A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1196845, кл. G 06 F 7/00, G 06 F 25.06.84. 11/00, *

Similar Documents

Publication Publication Date Title
US3932734A (en) Binary parallel adder employing high speed gating circuitry
SU1302269A2 (en) Universal logic register
US5323065A (en) Semiconductor integrated circuit device having edge trigger flip-flop circuit for decreasing delay time
SU1196845A1 (en) Universal logic cell
GB959390A (en) Data latching circuits
SU1480098A1 (en) Apperiodic rs-flip-flop
SU1290256A1 (en) Maximum selector
SU1649670A1 (en) Converter of seven-segment indicator code to binary-decimal code
SU1277085A1 (en) Polyfunctional logic module
SU1499488A1 (en) Threshold logic device
SU1208549A1 (en) Universal logic register
SU1608640A1 (en) Cell of switching circuit
SU1397898A1 (en) Arithmetic/logical module
SU1092492A1 (en) Cell of monogeneous structure
SU961145A1 (en) Optronic switch
SU1631729A1 (en) Binary-to-unitary binary code converter
SU1193657A1 (en) Polyfunctional logic module
SU1571627A1 (en) Analog rank processor
JPS5741726A (en) Process interruption input circuit
SU1495990A1 (en) Multifunctional logical module
SU1437853A1 (en) Homogeneous medium cell
JPS63217419A (en) Digital circuit for performing transmission of carry
SU1312563A1 (en) Polyfunctional logic module
SU1396137A1 (en) Device for computing symmetric boolean functions
SU1448406A1 (en) Majority element