SU1297098A1 - Цифровой синтезатор речи - Google Patents
Цифровой синтезатор речи Download PDFInfo
- Publication number
- SU1297098A1 SU1297098A1 SU833674382A SU3674382A SU1297098A1 SU 1297098 A1 SU1297098 A1 SU 1297098A1 SU 833674382 A SU833674382 A SU 833674382A SU 3674382 A SU3674382 A SU 3674382A SU 1297098 A1 SU1297098 A1 SU 1297098A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- digital
- speech
- control
- computer
- register
- Prior art date
Links
Abstract
Изобретение относитс к технике обработки сигналов дл речевой информатики и синтеза речевых сообщений дл абонентов телефонных св зей.Цель изобретени - повышение качества звучани речи, синтезируемой под контролем компьютера, обслуживающего сеть цифровых абонентских синтезаторов речи. Устройство содержит интер- . фейс 1i логическое устройство 2, мультиплексоры 3, 4, 5, запоминающие устройства 6 и 7, дискретный возбудитель 8, запоминающие устройства 9 и 10 цифрового фильтра, регистры 11 и 12, цифровые умножители 12 и 15 и преобразователь 16, Введение новых элементов и образование новых св зей между элементами устройства позволило ослабить искажение речевого сиг- . нала при окончании набора параметров этого сигнала, записанных в запоминающем устройстве 7 и формируемых из совокупности приращений вектора управлени ,, пересьшаемых кодами пониженной разр дности компьютером, управл ющим синтезом через интерфейс 1, логическое устройство 2, синхронизируемое этим же компьютером, и. мультиплексор 4 в оперативное запоминающее устройство 6. Такие пересылки организованы короткими сеансами св зи одного компьютера с многими речевыми терминалами. 1 ил. ffnfff ВыхаЗ сл N5 СО О со СХ)
Description
1
Изобретение относитс обработки сигналов дл рматики и синтеза речевых дл абонентов телефонных
Целью изобретени вл вьшение качества звучанитезируемой под контролем обслуживающего сеть цифрских синтезаторов речи.
На чертеже показана структурна схема цифрового синтезатора речи.
Синтезатор речи содержит интерфейс I, арифметико-логическое устройство 2, мультиплексоры 3-5, оперативное запоминаннцее устройство приращений вектора управлени 6, оперативное запоминающее устройство вектора управлени 7, дискретный возбудитель 8, первое оперативное запоминающее устройство цифрового фильтра 9, второе оперативное запоминаннцее устройство цифрового фильтра 10, первый регистр 11, первьй циф ровой умножитель 12, накапливающий сумматор 13, второй регистр 14, второй цифровой умножитель 15 и цифро- аналоговый преобразователь 16. Вход интерфейса I приспособлен дл присоединени к оперативному запоминающему устройству компьютера, обеспечивающего контроль синтеза речевых сообщений дл сети абонентских цифровых синтезаторов речи. Интерфейс соединен с арифметико-логическим устройством 2, синхровход которого вл етс также входом синтезатора. Ариф- метикоглогическое устройство соединено через мультиплексоры 3 - 5 с оперативными запоминакнцими устройствами приращений вектора управлени 6 и первым и вторым оперативными запоминающими устройствами цифрового фильтра 9 и 10. Входы и выходы оперативного запоминающего устройства вектора управлени 7, дискретного возбудител 8, регистров 11 и 14, накапливающего сумматора 13, цифровых
умножителей 12 и 15 соединены с соот- Q рой регистры, соединенные выходами с ветствующими выходами и входами арифметико-логического устройства 2, выход первого регистра 11 через первый умножитель 12, накапливающий сумматор 13, второй регистр 14, второй цифровой умножитель 15 соединен с цифроаналоговым преобразователем 16, выход которого вл етс выходом синтезатора .
55
первыми входами соответствующих умножителей , вход второго регистра соединен с выходом накапливающего сумматора , выход второго цифрового умножител соединен с входом цифроаналогового преобразовател , а интерпол торы управл кицих сигналов выполнены в виде соединенных через арифметико-логическое устройство и интер
5
0
0
5
Введение в цифровой синтезатор речи , содержащий дискретный возбудитель 8 и цифровой фильтр, оканчивающийс накапливающим сумматором 13, вторых регистра 14 и цифрового умножител 15 позволило ослабить искажени речевого сигнала при окончании набора параметров этого сигнала, записанных в оперативном запоминающем устройстве вектора управлени 7 и формируемых из совокупности приращений вектора управлени , пересылаемых покомпонентно кодами пониженной разр дности компьютером, управл ющим синтезом , через интерфейс 1, арифметико- логическое УСТ130ЙСТВО 2, синхронизируемое этим же компьютером, и мультиплексор 4 в оперативное запоминающее устройство приращений вектора управлени 6. Такие пересылки организованы короткими сеансами св зи одного компьютера с многими речевыми терминалами.
Экспериментально установлена возможность одновременного синтеза более ста различных сообщений с разборчивостью не хуже 98% на каждом терминале под контролем одного управл ющего компьютера.
Claims (1)
- Формула изобретени5Цифровой синтезатор речи, содержа- эг щий yпpaвл e ffl le через интерфейс и интерпол торы управл ющих сигналов. дискретный возбудитель и цифровой фильтр С накапливающим сумматором, св занным с выходом через цифро- аналоговый преобразователь, цифровой фильтр выполнен соединением регистра сдвига с цифровым умножителем через коммутатор и сумматор, отличающий с тем, что, с целью повьЩ1ени качества звучани речи, синтезируемой под контролем компьютера, обслуживающего сеть цифровых синтезаторов речи, в него введены второй цифровой умножитель и первый и второй регистры, соединенные выходами спервыми входами соответствующих умножителей , вход второго регистра соединен с выходом накапливающего сумматора , выход второго цифрового умножител соединен с входом цифроаналогового преобразовател , а интерпол торы управл кицих сигналов выполнены в виде соединенных через арифметико-логическое устройство и интер312970984фейс .оперативного запоминаюп1его уст-запоминающих устройств цифровогоройства компьютера с оперативными за-фильтра с арифметико-логическим устпоминающими устройствами вектора уп-ройством через второй и третий мульравлени и приращений вектора управ-типлексоры соответственно, а входлени , оперативное запоминающее уст- гпервого регистра, вторые входы цифройство приращений вектора управле-ровых умножителей и управл ющие входыни соединено с арифметико-логическимнакапливающего сумматора и второгоустройством через первый мультиплек-регистра соединены с соответствующимисор, при этом коммутатор и сумматорвыходами арифметико-логического устцифрового фильтра выполнены соедине- foройства. нием первого и второго оперативге 1х
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833674382A SU1297098A1 (ru) | 1983-10-27 | 1983-10-27 | Цифровой синтезатор речи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833674382A SU1297098A1 (ru) | 1983-10-27 | 1983-10-27 | Цифровой синтезатор речи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1297098A1 true SU1297098A1 (ru) | 1987-03-15 |
Family
ID=21093520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833674382A SU1297098A1 (ru) | 1983-10-27 | 1983-10-27 | Цифровой синтезатор речи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1297098A1 (ru) |
-
1983
- 1983-10-27 SU SU833674382A patent/SU1297098A1/ru active
Non-Patent Citations (1)
Title |
---|
Хоровиц П., Хилл У. Искусство схемотехники. Т,1, с. 571, М.: Мир, 1984, Пер. с англ. изд. 1980. Авторское свидетельство СССР № 930365, кл. G 10 L 9/10, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3984643A (en) | Method and apparatus for establishing a plurality of simultaneous conferences in a PCM switching system | |
US4301531A (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
IE43367B1 (en) | Method and apparatus for establishing a plurality of simultaneous conferences in a pcm switching system | |
US5959977A (en) | Apparatus for embodying combined time switching and conference calling functions | |
SU1297098A1 (ru) | Цифровой синтезатор речи | |
EP0193409B1 (en) | Integrated digital circuit for processing speech signal | |
KR920004348B1 (ko) | Pcm 부호 복호기 | |
JPH10190474A (ja) | Adpcmトランスコーダ | |
JPS6339136B2 (ru) | ||
JP3758849B2 (ja) | データ変換装置 | |
KR100228790B1 (ko) | 디지탈 키폰 주장치용 콘트롤러 | |
KR100201278B1 (ko) | 교환기에 있어서 타임 스위칭 및 회의 통화 겸용 회로 | |
JPS60140969A (ja) | 可聴信号音送出方式 | |
JPS6215958A (ja) | Dtmf信号送出装置 | |
USRE31814E (en) | Three-party conference circuit for digital time-division-multiplex communication systems | |
JP2643268B2 (ja) | 会議通話回路 | |
JPS6343942B2 (ru) | ||
JPS63198454A (ja) | デイジタル電話機 | |
JP2938091B2 (ja) | 時分割交換方式 | |
JPS58124362A (ja) | 電話装置 | |
KR0135228B1 (ko) | 음성신호 처리회로 | |
JPS62208791A (ja) | デイジタル信号トランク | |
JPS5920320B2 (ja) | トランク装置 | |
JPS5824984B2 (ja) | 秘話装置 | |
JPH08139817A (ja) | 電話交換機 |