SU1297041A1 - Устройство дл вычислени функции @ - Google Patents
Устройство дл вычислени функции @ Download PDFInfo
- Publication number
- SU1297041A1 SU1297041A1 SU853962716A SU3962716A SU1297041A1 SU 1297041 A1 SU1297041 A1 SU 1297041A1 SU 853962716 A SU853962716 A SU 853962716A SU 3962716 A SU3962716 A SU 3962716A SU 1297041 A1 SU1297041 A1 SU 1297041A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- output
- inputs
- outputs
- argument
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к цифровой вычислительной технике и может быть использовано дл ускоренного вычислени функции arctg у/х. В устройстве регистр 2 аргумента у непосредственно и через блок 7 пам ти соединен со входами коммутатора 3, а регистр аргумента X соединен со входом коммутатора 4. Выходы коммутаторов подключены ко входам сумматора 5 и вычитател 6, выход сумматора 5 св зан череё регистр 11 и блок 10 пам ти, а также через блок 8 пам ти и регистр 12 со входами коммутатора 4. Выход вычитател 6 через регистр 13 и блок 9 пам ти соединен со входом коммутатора 3. Блоки 7, 8, 9, 10 пам ти хран т таблицы промежуточных , преобразований.,. Процесс вычислени в устройстве осно .J . и ван на разложении arctg вь р arctg об + arctg fi вытекающей из свойств функции арктангенса, и pear лизуетс за три такта сложени и три такта выборки из блоков пам ти, 1 ил. i О) ;о
Description
1
Изобретение относитс к вычисли - тельнон технике и предназначено дл ускоренного вычислени функций
у
arctg -, необходимой при выполнении
X
преобразовани декартовых координат в пол рные координаты.
Цель изобретени - повышение точности вычислений.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит регистр 1 первого аргумента, регистр 2 второго аргумента, первый и второй коммутаторы 3 и 4, сумматор 5, вычитатель 6, первый, второй, третий и четвертый блоки 7-10 пам ти, первый, второй и третий буферные регистры 11-13,
регистр 14 результата и блок 15 синхронизации .
Устройство вычисл ет значени
В первом такте значение у с регистра 2 второго аргумента преобразуетс в первом блоке 7 пам ти, образу на его выходе значение - 1, 0 поступающее через первый вход первого коммутатора 3 на первый вход сумматора 5, на второй вход которого поступает через третий вход второго коммутатора 4 с регистра 1 первого аргумента значение X. В результате на выходе сумматора 5 формируетс
15
20
значение (-;- 1 + х), запоминаемое
ц
во втором буферном регистре 12.
функции arctg -
X
путем введени вспо25
30
Во втором такте сигналы от блока 15, воздейству на управл ющие входы, подключают к выходу первого Коммутатора 3 третий его вход, к выходу второго коммутатора 4 - первый его вход, а первый и третий буферные регистры 11 и 13 фиксируют в этом такте поступающую на его вход информацию . Выход регистра 2 второго аргумента подключен к третьему входу первого коммутатора 3 со смещением на один двоичный разр д вправо, чтобы обеспечить формирование на этом входе значени кода у/2. На первые 35 входы сумматора 5 и вычитател 6 поступает значение у/2, а на вторые их входы с вькода второго блока пам ти
позвол ющее на всех этапах промежу-8 значение - 1 + х . На выходе
точных ;Преобразований вычисл ть вспо- 40сумматора 5 формируетс значение
могательные функции от одного аргу-У/2 /4 - 1 + х , запоминаемое
мента разр дности п, а наличие двухна первом буферном регистре 11, а на
аргументов учитывать с помощью сумми-выходе вычитател 6 - значение у/2 ровани на сумматоре или зычитателе.-Jy/4-l+x, запоминаемое в
Регистр 1 первого аргумента хранит 45,т1эетьем буферном регистре 13.
значение а ргумента X, а регистр 2
В третьем такте сигналы от блока
15, воздейству на управл к цие входы , подключают к выходу первого и второго коммутаторов 3 и 4 вторые их входы. Третий и четвертый блоки 9-10 пам ти вьтолн ют вычисление арктангенса от промежуточньк аргуменмогательных переменных od и /5 , при которых , 1-oi,-/3 х, и
ut+ (3 использовани формулы arctg --
1 Oi,- Р
arctg oi + arctg/5 , вытекающей из свойств функции арктангенса. Это дау ет дл вычислени функции arctgX
определ ющее соотношение
V
f V f t- i-t ;
arctg(|- - д -f
второго аргумента содержит значение аргумента Y. В первом блоке 7 пам ти хранитс таблица значений (у /4 - 1) во втором блоке 8 пам ти - таблица значений квадратного корн , а в третьем и четвертом блоках 9-10 пам ти - таблица значений арктангенса.
Устройство работает в три такта, определ емых блоком 15 синхронизации следующим образом. В первом такте сигналы от блока 15, воздейству на управл ющие входы, подключают к выходу первого коммутатора 3 первый
50
55
тов, а сумматор 5 складывает эти результаты, образу на своем выходе
у
окончательный результат arctg-i- ,
запоминаемый в регистре 14 результата .
97041 2
его вход, к выходу второго коммутатора 4 третий его вход, а второй буферный регистр 13 фиксирует в зтом такте поступающую на его вход инфор- 5 мацию.
В первом такте значение у с регистра 2 второго аргумента преобразуетс в первом блоке 7 пам ти, образу на его выходе значение - 1, 0 поступающее через первый вход первого коммутатора 3 на первый вход сумматора 5, на второй вход которого поступает через третий вход второго коммутатора 4 с регистра 1 первого аргумента значение X. В результате на выходе сумматора 5 формируетс
15
20
значение (-;- 1 + х), запоминаемое
ц
во втором буферном регистре 12.
тов, а сумматор 5 складывает эти результаты, образу на своем выходе
у
окончательный результат arctg-i- ,
запоминаемый в регистре 14 результата .
31
Claims (1)
- Формула изобретени Устройство дл вычислени функцииуarctg- , содержащее регистр аргумента X, регистр аргумента Y, блок син- хронизацга, сумматор, два коммутатора , три буферных регистра, регистр результата, причем выходы первого и второго коммутаторов соединены с входами первого и второго слагаемых сум матора соответственно, выход которого соединен с информационными входами регистра результата, первого буферного регистра, первый и второй выходы блока синхронизации соединены соответственно, с управл ющими входа ми первого и второго коммутаторов, отличающее с тем, что, с целью повышени точности, в него введены вычитатель, блок пам ти значений (у /4 - 1), блок пам ти значений квадратного корн , первьй и второй блоки пам ти значений арктангенса , выходы которых соединены с первыми.информационными входами первого и второго коммутаторов соответственно , вторые входы которых соединены с выходами регистра аргументаРедактор Л.Повхан Заказ 782/52Техред М.Ходанич Корректор ТТираж 673 Подписное ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4970414Y и регистра аргумента X соответственно , третьи информационные входы первого и Bfoporo коммутаторов сое динены с выходами блока пам ти значений ( - 1) и второго буферного регистра соответственно, адресный вход блока пам ти значений .( - - 1) соединен с выходом регистра аргумента Y, выходы первого и второгоfO коммутаторов соединены с входамиуменьшаемого и вычитаемого вычитате- л соответственно, выход которого соединен с информационным входом третьего буферного регистра, выход 15 которого соединен с адресным входом второго блока пам ти значений арктангенсов , выход сумматора соединен с адресным входом блока пам ти значений квадратного корн , выход которого соединен с адресным вхоДЬм вто20рого буферного регистра, третий, четвертый и п тый выходы сикх- ронизации соединены с входами синхронизации соответственно первого, втог рого и третьего буферных регистров, выход первого буферного регистра соединен с адресньм входом первого блока пам ти значений арктангенса.Составитель З.ШершневаТехред М.Ходанич Корректор Т.Колб
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853962716A SU1297041A1 (ru) | 1985-10-11 | 1985-10-11 | Устройство дл вычислени функции @ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853962716A SU1297041A1 (ru) | 1985-10-11 | 1985-10-11 | Устройство дл вычислени функции @ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1297041A1 true SU1297041A1 (ru) | 1987-03-15 |
Family
ID=21200518
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853962716A SU1297041A1 (ru) | 1985-10-11 | 1985-10-11 | Устройство дл вычислени функции @ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1297041A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2595486C1 (ru) * | 2015-08-25 | 2016-08-27 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Кубанский государственный технологический университет" (ФГБОУ ВО "КубГТУ") | УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИИ arctg(y/x) |
-
1985
- 1985-10-11 SU SU853962716A patent/SU1297041A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1067510, кл. G 06 F 15/31, 1984. Авторское свидетельство СССР № 1206767, кл. G 06 F 1/02, 1984. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2595486C1 (ru) * | 2015-08-25 | 2016-08-27 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Кубанский государственный технологический университет" (ФГБОУ ВО "КубГТУ") | УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИИ arctg(y/x) |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6410323A (en) | Arithmetically computing apparatus | |
SU1297041A1 (ru) | Устройство дл вычислени функции @ | |
GB1375029A (ru) | ||
SU1251103A1 (ru) | Функциональный преобразователь | |
RU1837320C (ru) | Процессор цифровой обработки сигналов | |
SU1363192A1 (ru) | Суммирующе-вычитающее устройство | |
SU962926A1 (ru) | Устройство дл логарифмировани | |
SU1427385A1 (ru) | Устройство дл преобразовани по функци м Уолша | |
SU1363199A1 (ru) | Генератор случайных чисел | |
SU1247890A2 (ru) | Устройство дл определени фазы спектральных составл ющих | |
SU582512A1 (ru) | Устройство дл возведени в куб | |
SU1569827A1 (ru) | Устройство дл извлечени квадратного корн | |
SU1612294A1 (ru) | Устройство дл вычислени обратной величины | |
SU1583930A1 (ru) | Генератор функций Хаара | |
SU566381A1 (ru) | Устройство дл контрол каналов св зи | |
SU1206771A2 (ru) | Устройство дл сложени в избыточной восьмеричной системе счислени | |
SU1051556A1 (ru) | Устройство дл сокращени избыточности информации | |
JPS57166612A (en) | Signal processing circuit | |
SU798901A1 (ru) | Интегрирующее устройство | |
SU1300508A1 (ru) | Устройство дл кубической интерпол ции | |
SU652703A1 (ru) | Датчик интервалов времени | |
SU1259259A1 (ru) | Устройство дл вычислени модул комплексного числа | |
SU1305671A1 (ru) | Устройство дл вычислени функции @ | |
SU1228100A1 (ru) | Устройство дл вычислени функции @ | |
SU1361576A1 (ru) | Устройство дл дискретного преобразовани Фурье |