SU1285458A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1285458A1
SU1285458A1 SU853897304A SU3897304A SU1285458A1 SU 1285458 A1 SU1285458 A1 SU 1285458A1 SU 853897304 A SU853897304 A SU 853897304A SU 3897304 A SU3897304 A SU 3897304A SU 1285458 A1 SU1285458 A1 SU 1285458A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
signal
register
delay
output
Prior art date
Application number
SU853897304A
Other languages
English (en)
Inventor
Александр Константинович Мазуренко
Григорий Матвеевич Цфасман
Original Assignee
Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Электротехнический Институт Им.В.И.Ленина filed Critical Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority to SU853897304A priority Critical patent/SU1285458A1/ru
Application granted granted Critical
Publication of SU1285458A1 publication Critical patent/SU1285458A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к системам сбора и передачи в управл ющую вычислительную машину дискретной информации от датчиков или других подсистем АСУ ТП. Цель изобретени  - повышение достоверности вводимой информации за счет уменьшени  вли ни  переходных процессов. Устройство содержит регистр 1 запоминани  информации и блок 2 сравнени , на которые поступает вектор входных сигналов. Вектор выходных сигналов регистра 1 поступает на второй вход блока 2 сравнени . Выход блока 2 сравнени  подключен к входам элемента задержки 3 на врем  TI и формировател  4 импульса длительностью Т2. Элемент задержки 3 имеет врем  задержки фронта меньше времени задержки спада сигнала, а.формирователь 4 имеет нулевую задержку фронта и задержку спада, большую времени задержки спада первого элемента. При этом выходной сигнал формировател  4 подаетс  на входы данных ЭВМ в качестве дополнительного контрольного бита, значение «1 которого свидетельствует о недостоверности прин той информации и необходимости ее повторного считывани . 3 ил. i (Л

Description

72
to
00 ел 4;
сл
00
ФмгЛ
Изобретение относитс  к вычислительной технике, в частности к системам сбора и передачи в управл ющую вычислительную машину дискретной информации от датчиков или других подсистем АСУ ТП.
Цель изобретени  - повышение достоверности вводимой информаци за счет уменьшени  вли ни  переходных процессов.
На фиг. I приведена схема устройства; на фиг. 2 - вариант реализации элемента задержки; на фиг. 3 - диаграмма работы устройства.
25
Устройство дл  ввода информации (фиг. 1) содержит регистр 1, блок 2 сравнени , элемент 3 задержки на врем  Т|, фор- .- мирователь 4 импульса длительностью Т2, в который входит элемент 5 задержки и элемент ИЛИ 6, блок 7 формировани  сигнала прерывани , входы и выходы 8-13 устройства .
Элемент 3 задержки (фиг. 2) содержит 20 элемент И 14, элемент НЕ 15, первый, второй резисторы 16 и 17, конденсатор 18. Врем  задержки фронта сигнала, приход ш,его на синхронизирующий вход регистра 1, определ етс  посто нной времени разр да конденсатора 18 через резистор 17 и перепадом между входными уровн ми логической «1 и «О элемента НЕ 15.
Врем  задержки спада сигнала на синхронизирующем входе регистра 1 определ етс  посто нной времени зар да конденсатора 18 через последовательно включенные резисторы 16 и 17 от источника +5В и может быть сделано существенно больше времени задержки фронта за счет выбора большой величины сопротивлени  резистора 16.
Устройство работает следующим образом.
В исходном состо нии в регистре 1 записана правильна  стара  информаци , имеюща с  на входах 8. Информаци  на входах 8 совпадает с информацией на ни  вновь измен етс  какой-либо разр д информационных входов 8 во врем  наличи  сигнала 13 (интервал t2-ta на фиг. 4) за счет задержки распространени  сигналов через регистр 1, на выходе 10 кратковременно по вл етс  сигнал «1, что приводит к возобновлению отсчета задержек спада tacio и 1зс12. Таким образом, сигнал «1 на выходах 9 снимают только спуст  врем  1зс12 после последнего изменени  входной информации . Сигнал 13 к этому моменту сн т, и на выходах 9 регистра 1 находитс  зафиксированна  информаци . В результате достигаетс  достоверность вводимой информации за счет повторного чтени  информации до тех пор, пока сигнал 11 не имеет значение «О, программа чтени  может обеспечить гарантированный прием такой информации. Причем ЭВМ может считывать информацию асинхронно. При необходимости реализации инициативного ввода информации используетс  вход 12 прерывани  ЭВМ.
В зависимости от конкретного исполнени  схемы прерываний используемой ЭВМ способ формировани  сигнала 12 прерывани  в блоке 7 может модифицироватьс  (например , укорачиватьс  одновибратором или,
JJ наоборот, защелкиватьс  в триггере с последующим сбросом сигналом чтени  информации , поступающим от ЭВМ).
30

Claims (1)

  1. Формула изобретени  Устройство дл  ввода информации, со45
    ходах 9, сигнал 10 на выходе блока 2 сравне- 40 держащее регистр, блок сравнени , ин- ни  и, следовательно, сигналы 11 и 12 имеютформационные входы регистр.а соединены с
    входами первой группы блока сравнени  и  вл ютс  информационными входами устройства , выходы регистра соединены с входами второй группы блока сравнени  и  вл ютс  информационными выходами устройства , отличающеес  тем, что, с целью повышени  достоверности вводимой информации за счет уменьшени  вли ни  переходных процессов, в него введены эле- чтени , что информаци  прочитана во врем  50 мбнты задержки на врем  Т| и формиро- ее изменени , не может считатьс  достовер-ватель импульсов длительностью Т2, причем
    ной и должна быть прочитана повторно. Т|,- выход блока сравнени  соединен с
    входами элемента задержки на врем  TI и
    формирователь импульса длительностью Т2, выход элемента задержки на врем  п соезначение «О. В момент времени t| (фиг. 4) измен ютс  один или несколько разр дов информационных входов 8. Совпадение входов 8 и выходов 9 нарушаетс , и сигнал 10 принимает значние «1, которое без задержки передаетс  через формирователь 4 на выходы 11 и 12. Если при этом информаци  с выходов 9 и 11 прочитана ЭВМ, значение «1 выхода 11 укажет программе
    По истечении времени задержки фронта 1зф1о в элементе 3 сигнал 13 на синхронизирующем входе регистра 1 принимает значение «1, и в регистр 1 записыва- 55 динен с синхронизирующим входом реетс  нова  информаци .
    На выходе 9 регистра 1 вновь по вл етс  информаци , совпадающа  с информагистра , выход формировател  импулЬса длительностью Т2  вл етс  управл юпАим выходом устройства.
    5
    -
    0
    цией на выходах 8, и сигнал 10 принимает значение «О. С задержкой tscio снимаетс  сигнал 13, и в регистре 1 фиксируетс  новое значение информации. По истечении задержки ,1зс12 снимаютс  сигналы 11 и 12. Если ЭВМ повторно прочтет данные после этого момента, значение «О на выходе 11 укажет программе на достоверность прин тых данных.
    Если после сн ти  сигнала 10 несовпадени  вновь измен етс  какой-либо разр д информационных входов 8 во врем  наличи  сигнала 13 (интервал t2-ta на фиг. 4) за счет задержки распространени  сигналов через регистр 1, на выходе 10 кратковременно по вл етс  сигнал «1, что приводит к возобновлению отсчета задержек спада tacio и 1зс12. Таким образом, сигнал «1 на выходах 9 снимают только спуст  врем  1зс12 после последнего изменени  входной информации . Сигнал 13 к этому моменту сн т, и на выходах 9 регистра 1 находитс  зафиксированна  информаци . В результате достигаетс  достоверность вводимой информации за счет повторного чтени  информации до тех пор, пока сигнал 11 не имеет значение «О, программа чтени  может обеспечить гарантированный прием такой информации. Причем ЭВМ может считывать информацию асинхронно. При необходимости реализации инициативного ввода информации используетс  вход 12 прерывани  ЭВМ.
    В зависимости от конкретного исполнени  схемы прерываний используемой ЭВМ способ формировани  сигнала 12 прерывани  в блоке 7 может модифицироватьс  (например , укорачиватьс  одновибратором или,
    J наоборот, защелкиватьс  в триггере с последующим сбросом сигналом чтени  информации , поступающим от ЭВМ).
    0
    Формула изобретени  Устройство дл  ввода информации, сожащее регистр, блок сравнени , ин- рмационные входы регистр.а соединены с
    гистра, выход формировател  импулЬса длительностью Т2  вл етс  управл юпАим выходом устройства.
    cpuz.Z
    фиг.З
SU853897304A 1985-05-20 1985-05-20 Устройство дл ввода информации SU1285458A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853897304A SU1285458A1 (ru) 1985-05-20 1985-05-20 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853897304A SU1285458A1 (ru) 1985-05-20 1985-05-20 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1285458A1 true SU1285458A1 (ru) 1987-01-23

Family

ID=21177917

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853897304A SU1285458A1 (ru) 1985-05-20 1985-05-20 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1285458A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 377759, кл. G06 F 13/22, 1970. Авторское свидетельство СССР № 1027711, кл. G 06 F Э/02, 1982, *

Similar Documents

Publication Publication Date Title
US4525800A (en) Enhanced reliability data storage system with second memory for preserving time-dependent progressively updated data from destructive transient conditions
US4803708A (en) Time-of-day coincidence system
SU1285458A1 (ru) Устройство дл ввода информации
US4606029A (en) Data transmission system
US3983557A (en) Digital DME with compensation for ground station intermittencies
JPH0748647B2 (ja) デューティ比判別回路
US5483648A (en) Circuit for determining the arrival times of control signals supplied to microprocessors
SU535583A1 (ru) Устройство дл обработки телеизмерительной информации
SU746504A1 (ru) Устройство дл определени экстремальных чисел
SU1213485A1 (ru) Процессор
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1387004A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1755288A1 (ru) Устройство дл сопр жени
SU1674063A1 (ru) Устройство дл программного управлени
SU1649532A1 (ru) Устройство дл поиска чисел
SU1509888A1 (ru) Устройство дл приоритетного распределени заданий
RU1805467C (ru) Устройство дл обслуживани запросов
SU1536365A1 (ru) Устройство дл ввода информации
SU1168958A1 (ru) Устройство дл ввода информации
RU1807487C (ru) Устройство дл коррекции ошибок вычислительного процесса
SU557718A1 (ru) Цифровой указатель экстремумов сигнала
SU1541618A1 (ru) Устройство дл контрол выполнени программ
SU1543411A1 (ru) Устройство дл сопр жени вычислительной машины с внешними объектами
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1723661A1 (ru) Устройство дл контрол последовательностей импульсов