SU1283973A1 - Преобразователь аналог-временной интервал с двойным интегрированием - Google Patents
Преобразователь аналог-временной интервал с двойным интегрированием Download PDFInfo
- Publication number
- SU1283973A1 SU1283973A1 SU853905855A SU3905855A SU1283973A1 SU 1283973 A1 SU1283973 A1 SU 1283973A1 SU 853905855 A SU853905855 A SU 853905855A SU 3905855 A SU3905855 A SU 3905855A SU 1283973 A1 SU1283973 A1 SU 1283973A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- analog
- time interval
- integrator
- control device
- Prior art date
Links
Abstract
Изобретение относитс к радиотехнике и может быть использовано в устройствах 1Ц1ФРОВОЙ обработки информации . С целью повьшени точности преобразовател аналог-временной интервал , состо щий из источника опорного напр жени , двух ключей, интегратора , компаратора устройства управлени , двух элементов И,тактового генератора и счетчика времени интегрировани , в него введен элемент ИЛИ. 1 з.п.ф-лы, 1 ил.
Description
to
00 00
;о
Изобретение относитс к радиотехнике и может быть использовано в устройствах дл обработки информации.
Цель изобретени - повышение точности преобразовани .5
На чертеже представлена блок-схема преобразовател аналог-временной интервал,
Предлагаемьш преобразователь содержит источник 1 опорного напр же- НИН, ключи первьй 2 и второй 3, интегратор 4, элемент ИЛИ 5, компара- тор 6, элементы И первьш 7 и второй 8, устройство управлени 9, тактовый генератор 10 и счетчик 11 времени интегрировани ,
Устройство управлени содержит триггеры 12-14, генератор 15 импульсов пуска и элемент И 16,
Преобразователь работает следующим образом,
В первом цикле интегрировани с выхода устройства управлени 9 За15
пись подаетс импульс на первые, вхо
ды элементов И 7 и 8 и второй вход элемента ИЛИ 5. В результате этого счетчик 11 времени интегрировани начинает считать импульсы тактойого генератора 10, которые поступают на него через открытый элемент И 7, Импульс переполнени счетчика 11 поступает на первый вход устройства управлени 9 и определ ет длительность импульса Запись, Через элемент ИЛИ 5 импульс Запись поступа- ет на вход компаратора 6, Импульс с выхода компаратора 6, задержанный на врем его переключени , пода- етс на второй вход элемента И 8, В результате импульс, подаваемый с выхода элемента И 8 на второй ключ 3 уменьшаетс на б , Ключ 3 открываетс и на вход интегратора 4 поступает входной сигнал. Интегратор зар жает
с до напр жени U,. Во втором
их L
цирсле интегрировани с третьего выхода устройства 9 подаетс команда Считывание, начало которой определ етс импульсом со счетчика 11 времени интегрировани , а конец - выходным импульсом компаратора 6, Команда Считывание, поданна на вход управлени первого ключа 2, включает его, в результате чего ко входу интегратора 4 подключаетс источник опорного напр жени 1, Интегратор начинает разр жатьс . После того, как
и .
1283973;
напр жение на выходе интег ратора 4
5
5
0
5
0
45
55
достигнет нул , компаратор 6, на который подано через элемент ИЛИ 5 напр жение с выхода интегратора, сработает , и не его выходе по витс перепад напр жени , задержанный по отношению к моменту достижени равенства напр жений на его входах на врем переключени 5 , По переднему фронту этого перепада устройство 9 окончит выдачу импульса Считывание и начнет вьщачу импульса Установка, по которому интегратор 4 возвращаетс в исходное положение. Импульс Установка длитс до начала первого цикла интегрировани .
Устройство управлени работает следующим образом.
Генератор 15 вьщает импульс на R-вход триггера 12 и S-вход триггера 13, в результате чего триггер 12 сбрасываетс в О, а триггер 13 устанавливаетс в 1, вызыва исчезновение сигнала на выходе Установка и по вление сигнала на выходе Запись устройства управлени . Сигнал с инверсного выхода триггера 13, поступа на вход элемента И 16, блокирует включение триггера 12 на первом цикле интегрировани при поступлении импульса на вход устройства управлени . Импульс, поступаюпщй на другой вход устройства управлени , сбрасывает триггер 13 в О и устанавливает триггер 14 в 1, вызыва исчезновение сигнала на выходе Запись и по вление сигнала на выходе Считывание устройства управлени . Импульс , поступающий на вход устройства управле ни , сбрасывает триггер 14 в О и через элемент И 16 устанавливает триггер 12 в 1, вызыва исчезновение сигнала на выходе Считывание и по вление сигнала на выходе Установка устройства управлени . Сигнал на выходе Установка держитс до выдачи генератором 15 И1 шуль- са. Далее работа устройства управлени повтор етс .
Claims (1)
- Формула изобретени1„ Преобразователь аналог-временной интервал с двойным интегрированием , содержащий первый и второй ключи, выходы которых объединены и подключены ко входу интегратора,вход начальной установки которого подклюВх .Редактор И.Сегл ник Техред В.КадарЗаказ 7А59/58 Тираж 899ПодписноеВНИИШ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д.4/5Корректор А.Обручар
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853905855A SU1283973A1 (ru) | 1985-06-05 | 1985-06-05 | Преобразователь аналог-временной интервал с двойным интегрированием |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853905855A SU1283973A1 (ru) | 1985-06-05 | 1985-06-05 | Преобразователь аналог-временной интервал с двойным интегрированием |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1283973A1 true SU1283973A1 (ru) | 1987-01-15 |
Family
ID=21180924
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853905855A SU1283973A1 (ru) | 1985-06-05 | 1985-06-05 | Преобразователь аналог-временной интервал с двойным интегрированием |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1283973A1 (ru) |
-
1985
- 1985-06-05 SU SU853905855A patent/SU1283973A1/ru active
Non-Patent Citations (1)
Title |
---|
Бахти ров Т.Д. и др . Аналого- цифровые преобразователи. М.: Советское радио, стр. 167. Титце У. и Шенк К. Полупроводникова схемотехника. М.: Мир, 1983, стр. 462, 463, рис.24.28, 24.29. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1283973A1 (ru) | Преобразователь аналог-временной интервал с двойным интегрированием | |
SU1298865A1 (ru) | Устройство дл формировани серий импульсов | |
SU1524037A1 (ru) | Устройство дл формировани синхроимпульсов | |
SU720711A2 (ru) | Устройство задержки | |
SU1008893A1 (ru) | Генератор последовательностей импульсов | |
SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
RU1783614C (ru) | Преобразователь кода | |
SU758498A1 (ru) | Формирователь длительности импульсов | |
SU1499440A1 (ru) | Генератор случайных процессов | |
SU1508210A1 (ru) | Арифметическое счетное устройство | |
SU1372591A1 (ru) | Устройство регулируемой задержки импульсного сигнала | |
SU1525696A1 (ru) | Многоканальное устройство дл ввода информации | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
RU1803965C (ru) | Устройство дл формировани серий импульсов | |
SU1223352A2 (ru) | Устройство дл устранени эффекта дребезга контактов | |
SU502493A1 (ru) | Формирователь длительности импульсов | |
SU1283952A1 (ru) | Формирователь импульсов | |
SU1751845A1 (ru) | Широтно-импульсный модул тор | |
SU389625A1 (ru) | Устройство для формирования временного интервала | |
SU756632A1 (ru) | Преобразователь двоичного кода во временной интервал 1 | |
SU1474582A1 (ru) | Устройство дл расширени временных интервалов | |
SU1718373A1 (ru) | Устройство задержки | |
SU1757089A1 (ru) | Формирователь длительности импульсов | |
SU1550503A1 (ru) | Устройство дл формировани синхросигналов | |
SU1370748A2 (ru) | Формирователь длительности импульсов |