SU1282089A1 - Устройство дл контрол дискретного объекта - Google Patents

Устройство дл контрол дискретного объекта Download PDF

Info

Publication number
SU1282089A1
SU1282089A1 SU853919198A SU3919198A SU1282089A1 SU 1282089 A1 SU1282089 A1 SU 1282089A1 SU 853919198 A SU853919198 A SU 853919198A SU 3919198 A SU3919198 A SU 3919198A SU 1282089 A1 SU1282089 A1 SU 1282089A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
key
output
Prior art date
Application number
SU853919198A
Other languages
English (en)
Inventor
Израиль Евсеевич Хейфец
Анна Тадеушевна Бибикова
Галина Владленовна Тихонова
Аркадий Иванович Январев
Original Assignee
Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Электротехнический Институт Им.В.И.Ленина filed Critical Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority to SU853919198A priority Critical patent/SU1282089A1/ru
Application granted granted Critical
Publication of SU1282089A1 publication Critical patent/SU1282089A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  дешифрации результатов контрол  и индикации признаков неисправного состо ни  устройства . Цель изобретени  - повышение помехозащищенности устройства - достигаетс  введением в известное устройство блока посто нной пам ти и блока оценки, содержащего три элемента НЕ, два элемента И-НЕ, нагрузочный и инерционный элементы с их св з ми , что обеспечивает реакцию устройства только на устойчивую неисправность и нечувствительность к кратковременным сбо м. 2 ил. г О)

Description

Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  использовани  в качестве перестраиваемого дискретного устройства управлени  с контролем и сигнализацией кодов ненормальных случайных состо ний, а также в качестве устройства сопр жени  с микропроцессорной системой дл  ввода в нее практически мгновенной случайной информации .
Цель изобретени  - повышение помехозащищенности устройства.
На фиг.1 приведена схема устройства; на фиг.2 - схема блока оценки.
Устройство содержит блок 1 ключей, регистр 2, блок 3 индикации, блок 4 посто нной пам ти, блок 5 оценки с управл ющим 6 и установочным 7 выходами . Блок оценки содержит первый элемент И-НЕ 8, первый элемент НЕ 9, второй элемент И-НЕ 10, ключ 11, нагрузочный элемент 12, второй элемент НЕ 13, инерционный элемент (конденсатор ) 14, третий элемент НЕ 15, шины питани  16 и нулевого потенциала .. 1 7 .
Устройство работает следующим образом .
Контролируемый объект может находитьс  в различных состо ни х одного из трех режимов работы: нормальный, ненормальньй и нерабочий (когда от- утствуют сигналы на всех информационных входах). На информационные . входы устройства дл  контрол  могут поступать различные коды и их наборы (код определ етс  сигналами, характеризующими состо ние объекта). Разделение наборов кодов по режимам- работы зависит от контролируемого объекта . Программирование блока Л посто нной пам ти производитс  в соответствии с выбранным разделением кодов.
fO
происходить чередование так- тов, определ ющих нормальньш режим работы с тактами, характеризующими нерабочее состо ние контролируемого объекта. Такты ненормальной работы могут различатьс  по длительности и в зависимости от этого характеризоватьс  как поломка объекта, либо как помеха. Такт, характеризующий поломку объекта, больше наперед заданной длительности допустимой помехи.
Блок 1 ключей с п информационны- входами (фиг.1) представл ет собой набор элементов И-НЕ (по числу 5 информационных входов). Одни входы этих логических элементов объединены и образуют управл ющий вход блока 1 ключей, другие  вл ютс  информационными входами, а выходы образуют п информационных выходов. Блок 1 ключей предназначен дл  пропускани  или запирани  информационных сигналов с помощью управл ющего входа.
Особенность используемого регистра 2 (фиг.1) состоит в том, что п информационных входов (входы предустановки ) должны обладать приоритетом по отношению к входу его установки в нуль. Регистр предназначен дл  непрерывной записи нормальных режимов работы контролируемого объекта и запоминани  ненормальных режимов.
Блок 3 индикации с п информационными входами (фиг.1) представл ет 35 собой набор индикаторов с гас щими резисторами (по числу информационных входов), которые с помощью ключа присоедин ютс  к одному из полюсов источника питани . Блок индика20
25
30
40
ции предназначен дл  отображени 
tt
темна мнемосхеме кода по принципу ного или светлого щита.
Блок 4 посто нной пам ти с п ин формационными входами (фиг.1) пред- Длительность одного состо ни  объ- 45 ставл ет собой программируемую стан-, екта представл ет собой такт. Сигна- дартную интегральную схему типа ППЗУ лы в тактах могут быть синфазными или ПЛМ, запрограммированную перед или асинхронными. При нормальной установкой. Блок 4 посто нной пам ти работе происходит непрерывна  смена предназначен дл  анализа поступающей тактов, определ ющих нормальные режи- 50 информации, характеризующей состо 
происходить чередование так- тов, определ ющих нормальньш режим работы с тактами, характеризующими нерабочее состо ние контролируемого объекта. Такты ненормальной работы могут различатьс  по длительности и в зависимости от этого характеризоватьс  как поломка объекта, либо как помеха. Такт, характеризующий поломку объекта, больше наперед заданной длительности допустимой помехи.
Блок 1 ключей с п информационны- входами (фиг.1) представл ет собой набор элементов И-НЕ (по числу 5 информационных входов). Одни входы этих логических элементов объединены и образуют управл ющий вход блока 1 ключей, другие  вл ютс  информационными входами, а выходы образуют п информационных выходов. Блок 1 ключей предназначен дл  пропускани  или запирани  информационных сигналов с помощью управл ющего входа.
Особенность используемого регистра 2 (фиг.1) состоит в том, что п информационных входов (входы предустановки ) должны обладать приоритетом по отношению к входу его установки в нуль. Регистр предназначен дл  непрерывной записи нормальных режимов работы контролируемого объекта и . запоминани  ненормальных режимов.
Блок 3 индикации с п информационными входами (фиг.1) представл ет 5 собой набор индикаторов с гас щими резисторами (по числу информационных входов), которые с помощью ключа присоедин ютс  к одному из полюсов источника питани . Блок индика0
5
0
40
ции предназначен дл  отображени 
tt
темна мнемосхеме кода по принципу ного или светлого щита.
мы работы контролируемого объекта. Смена тактов происходит дискретно, пор док смены тактов может быть произвольным и длительность тактов может измен тьс  от минимального значени , определ емого разрешающей способностью логических элементов, до бесконечности. В процессе нормальной работы контролируемого объекта
ние контролируемого объекта, и формировани  соответствующих ему сигналов на выходах.
Блок 5 оценки (фиг.2) предназна- 55 чен дл  формировани  сигналов на управл ющем 6 и установочном 7 выходах в зависимости от комбинации сигналов на выходах блока 4 посто нной пам ти (фиг.1).
При коде, соответствующем нормальному режиму работы на одном из выходов блока 4 посто нной пам ти по вл етс  логический нуль, а на другом - логическа  единица. При нерабочем режиме работы пол рность сигналов на выходах блока 4 посто нной пам ти мен етс  на противоположную. При ненормальном режиме работы на обоих выходах блока 4 посто нной пам ти формируютс  сигналы логической единицы. При поступлении на один из входов элемента И-НЕ 8 (фиг.2) сигнала логического нул  на установочном выходе 7 по вл етс  сигнал логического нул , а на управл ющем выходе 6 - инверсньй сигнал. При поступлении на оба входа элемента И-НЕ 8 сигналов логической единицы на установочном выходе 7 сигнал по вл етс  не сразу, а только после зар да инерционного элемента (конденсатора) 14 до величины минимального порога логической единицы, а затем - на управл ющем выходе 6 по вл етс  инверс-25-регистр и блок индикации, информациный ему сигнал.
Если на установочный вход регистра 2 (фиг.1) поступает сигнал логического нул , а на управл ющий вход блока 1 ключей (фиг.1) сигнал логической единицы, то устройство дл  контрол  переходит в режим записи информации. При этом в каждом такте происходит запись информации в регистр 2, непрерывна  индикаци  сигналов на выходах регистра 2 в блоке 3 индикации , непрерывный анализ информации в блоке 4 посто нной пам ти и непрерывна  оценка комбинаций сигналов на входах блока 5 оценки. Если на входы блока 1 ключей поступает код ненормального режима работы контролируемого объекта, то в данном такте происходит запись соответствующего кода в регистр 2. При этом на обоих выходах блока 4 посто нной пам ти устанавливаютс  сигналы в виде логической единицы и, если длительность этого такта меньше времени, необходимого дл  зар да конденсатора 14 до величины минимального порога оги ческой единицы, то после этого такта наступает-ВНОВЬ такт нормального режима работы и происходит перезапись информации в регистр 2. Если же длительность такта ненормального режима оказывае .с  достаточной дл  зар да конденсатора 14, то на установочном входе регистра 2 по вл етс  сигнал
логической ед.тгицы, регистр 2 переводитс  в режим запоминани , а затем на управл ющем входе блока 1 ключей устанавливаетс  сигнал логического нул  и устройство дл  контрол  переходит в режим запоминани . При этом индикаторы блока 3 индикации отражают на мнемосхеме код ненормального режима, которьм одновременно присутствует на выходах устройства.
Деблокировка устройства дл  контрол  возможна только после исчезновени  ненормального режима работы 15 контролируемого объекта. Она может быть осуществлена с помощью ключа 11 (фиг. 2) или подачей нулевого потенци- ала на-вход деблокировки устройства дл  контрол  (фиг.1).
20

Claims (1)

  1. Формула изоб ретени 
    Устройство дл  контрол  дискретного объекта, содержащее блок ключей,
    онные входы блока ключей  вл ютс  информационными входами устройства, а выходы соединены с информационнь1ми входами регистра, выходы которого
    подключены к входам блока индикации и  вл ютс  информационными выходами устройства, отличающеес  тем, что, с целью повышени  помехозащищенности устройства, в него введены блок посто нной пам ти и блок оценки, содержащий два элемента И-НЕ, три элемента НЕ, ключ, нагрузочный и инерционный элементы, выходы блока посто нной пам ти подключены к соотвeтcтвyющIiм входам первого элемента И-НЕ, выход которого через первый элемент НЕ подключен к первому входу второго элемента НЕ, второй вход которого  вл етс  установочным входом устройства, а выход через ключ соединен с входом второго элемента НЕ, выход которого соединен с управл ющим входом регистра и с входом третьего элемента НЕ, через инерци- онный элемент подключен к шине нулевого потенциала и  вл етс  установочным выходом устройства, выход третьего элемента НЕ соединен с управл ющим входом ключа и  вл етс  управл ющим выходом устройства, выходы регистра подключены к адресным входам блока посто нной пам ти, вход второго элеента НЕ через нагрузочньй элемент одключен к щине питани  устройства.
    t7
    fe2
SU853919198A 1985-07-01 1985-07-01 Устройство дл контрол дискретного объекта SU1282089A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853919198A SU1282089A1 (ru) 1985-07-01 1985-07-01 Устройство дл контрол дискретного объекта

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853919198A SU1282089A1 (ru) 1985-07-01 1985-07-01 Устройство дл контрол дискретного объекта

Publications (1)

Publication Number Publication Date
SU1282089A1 true SU1282089A1 (ru) 1987-01-07

Family

ID=21185661

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853919198A SU1282089A1 (ru) 1985-07-01 1985-07-01 Устройство дл контрол дискретного объекта

Country Status (1)

Country Link
SU (1) SU1282089A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 771620, кл. G 05 В 23/02, 1980. Авторское свидетельство СССР № 847322, кл. G 06 F 15/46, 1981. *

Similar Documents

Publication Publication Date Title
JPH0220816B2 (ru)
SU1282089A1 (ru) Устройство дл контрол дискретного объекта
SU1103198A1 (ru) Устройство управлени регистром цифрового реле оборотов
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1228140A1 (ru) Устройство дл индикации
SU1332322A1 (ru) Устройство дл контрол логических блоков
SU1336037A1 (ru) Устройство дл контрол электрического монтажа
SU1183968A1 (ru) Устройство для контроля логических блоков
SU960826A1 (ru) Устройство дл контрол цифровых блоков
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU1255996A1 (ru) Система дл контрол параметров
SU1605214A1 (ru) Устройство дл контрол параметров
SU1359904A1 (ru) Устройство контрол двоичных счетчиков с последовательным вводом информации
SU1196873A1 (ru) Устройство дл контрол дискретных блоков
RU2082145C1 (ru) Устройство для обнаружения и исследования аварийных и предаварийных состояний различных конструкций
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
RU2113007C1 (ru) Таймер с контролем
SU1167585A1 (ru) Устройство дл программного управлени
SU1385105A1 (ru) Устройство сигнатурного контрол проводных соединений
SU1287118A1 (ru) Устройство дл поиска неисправностей
SU842893A1 (ru) Устройство дл многоточечнойСигНАлизАции
SU1434419A1 (ru) Устройство дл ввода информации
SU1539761A1 (ru) Устройство дл ввода информации
SU749946A1 (ru) Установка дл управлени автооператорами гальванических линий
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство