SU1279059A1 - Ключевой элемент - Google Patents

Ключевой элемент Download PDF

Info

Publication number
SU1279059A1
SU1279059A1 SU853902463A SU3902463A SU1279059A1 SU 1279059 A1 SU1279059 A1 SU 1279059A1 SU 853902463 A SU853902463 A SU 853902463A SU 3902463 A SU3902463 A SU 3902463A SU 1279059 A1 SU1279059 A1 SU 1279059A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bus
output
key
transistors
Prior art date
Application number
SU853902463A
Other languages
English (en)
Inventor
Константин Владиленович Егоров
Александр Михайлович Воловик
Зоя Мстиславовна Поварницына
Анатолий Васильевич Воронецкий
Владимир Иванович Фесенко
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU853902463A priority Critical patent/SU1279059A1/ru
Application granted granted Critical
Publication of SU1279059A1 publication Critical patent/SU1279059A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к импульсной технике. Может использоватьс  в устройствах электронной коммутации. Цель изобретени  - повышение точности , достигаетс  за счет уменьшени  статической погрешности ключевого элемента. Дл  этого в ключевой элемент дополнительно введены: второй ключ 3 на ОДП-транзисторах различного типа проводимости, элемент И-НЕ 5, дешифратор 6, счетчик 7 и элемент И 8. Ключевой элемент также содержит: инверторы 1 и 4, первый ключ 2 на МДП-транзисторах различного типа проводимости , шины: 9 - управлени , 10 выходную , 11 - генератора, 12 входную , 13 - напр жени  окраски, 15 - положительного источника питани , 16 - отрицательного источника питани , резистор 14 нагрузки. Уменьшение статической погрешности обесО печиваетс  управлением прохождени  импульсов с шины 11 генератора на (Л счетчик 7 и дешифратор 6 и отпирас нием второго ключа 3 в необходимые моменты времени. 2. ил.

Description

to
со о ел

Claims (1)

  1. со Изобретение относитс  к импульсной технике и может использоватьс  в устройствах электронной коммутации Цель изобретени  повьшение точности путем уменьшени  статической погрешности ключевого элемента« На фиг. 1 приведена схема ключево го элементаj на фиг. 2 - временные диаграммы его работы. Ключевой элемент содержит первый инвертор 1, первьй ключ 2 на ВДПтранзисторах различного типа проводимости , второй ключ 3 на МДП-тран зисторах различного типа проводимости , второй инвертор 4, элемент И-НЕ 5, дешифратор 6, счетчик 7, элемент И 8, шину 9 управлени , выходную шину 10, шину 11 генератора, входную шину 12, шину 13 напр жени  окраски , резистор 14 нагрузки, шину 15 положительного источника питани  шину 16 отрицательного источника питани . У первого ключа 2 на ОДП-транзисторах различного типа проводимости, вход и выход которого  вл ютс  соответственно входной 12 и выходной 10 шинами, первый управл ющий вход подключен к выходу первого инвертора 1, вход которого  вл етс шиной 9 управлени  и подключен к второму управл ющему входу первого ключа 2 на МДП-транзисторах различного типа проводимости. Подложки М,ЦП транзисто ров р-типа объединены и подключены к шине 15 положительного источника питани , подложки ЩП-транзисторов п-типа объединены и подключены к шине 16 отрицательного источника питани  . Выход второго инвертора 4 подключен к первому управл ющему входу вто рого ключа 3 на МДП-транзисторах различного типа проводимостиj второй управл ющий вход которого подключен к вход;у второго инвертора 4 и к выходу элемента И-НЕ 5, первый вход ко торого соединен с выходом первого ин вертора 1, с первым входом- элемента И 8 и с R-входом счетчика 7, выходы которого через дешифратор 6 подключены к второму входу элемента И-НЕ 5, второй вход элемента И 8 подключен к шине 11 генератора импульсов, выход второго ключа 3 на МДП-транзис торах различного типа проводимости соединен с входной шиной 12, шина 13 напр жени  окраски подключена к входу второго ключа 3 на МДП-транзисторах различного типа проводимоети , выход элемента И 8 соединен с входом счетчика 7. Напр жение окраски выбираетс  из следующих соображений. Измер емый сигнал должен удовлетвор ть неравенству- и,, а напр жение окраски должно лежать в пределах -Е U , . Ключевой элемент работает следующим образом. Ключевой элемент закрыт при подаче на шину 9 управлени  сигнала 17 единицы (+Е), при этом МДП-транзистор п-типа первого ИЦП-ключа 2 закрыт, так как на .его затворе потенциал (-Е) и МДП-транзистор р-типа первого МДПключа 2 закрыт, так как на его затворе потенциал (+Е), таким образом, ключевой элемент закрыт в диапазоне напр жений (+Е)-(-Е). При подаче на шину 9Управлени  сигнала 17 единицы на выходе, первого инвертора 1 будет сигнал нул  и на выходе элемента И-НЕ 5 будет сигнал 18 единицы, а на выходе второго инвертора 4 будет нулевой сигнал. Таким образом, второй МДП-ключ 3 будет открыт и напр жение окраски и поступит на входную шину 12. Ключевой элемент открыт при подаче на шину 9 управлени  сигнала 17 . нул , при этом первый ЩП-ключ 2, открыт , так как на затвор МДП-транзистора п-типа первого МДП-ключа 2 подан сигнал нул , а на затвор МДП-транзистора р-типа первого МДП-ключа 2 подан сигнал единицы. На вход счетчика 7 через элемент И 8 начинают поступать импульсы 19 с шин 11 генератора. На выходе дешифратора 6 формируютс  отрицательные импульсы 20. Длительность импульса 20 на выходе дешифратора 6 такова, чтобы в случае обрыва входа на выходной шине 10 открытого ключевого элемента обеспечить напр жение 21 и , удовлетвор ющее неравенствам Частота импульсов 20на выходе дешифратора 6, выбираетс  так, чтобы в случае обрыва входной шины 12 на выходной шине 10 открытого ключевого элемента обеспечить напр жение 21 UOKPJ- Отрицательные импульсы 20 с выхода дешифратора 6 поступают на второй вход элемента И-НЕ 5 и с вых да элемента И-НЕ 5 импульсы 18 прох д т на первый и второй управл ющие входы второго МДП-ключа 3 и открывают его и напр жение и поступае на входную шину 12. Если на входную шину 12 подано измерительное напр жение . , то момент прохождени  импульса 18 с вы хода элемента И-НЕ 5 образуетс  делитель напр жени , напр жение на выходной шине 10 изменитс  незначительно и в известные моменты времен ( во врем  действи  импульса с выхода элемента И-НЕ 5). Если входна  шина 12 находитс  в обрыве, то напр жение 21 образуетс  на выходной шине 10 ключевого элемента. Если на входной шине 12 напр жение находитс  в диапазоне и„, то на выходной шине 10 будет присутствовать сигнал 22. Таким образом, управл   прохожде нием импульсов 23 с шины 11 генератора на счетчик 7 и депшфратор 6, в необходимые моменты времени откры ваетс  второй ключ 3, что обеспечивает уменьшение статической погрешности ключевого элемента. Формула изобретени Ключевой элемент, содержащий пер вый ключ на МДП-транзисторах различ ного типа проводимости, вход и выхо которого  вл ютс  соответственно 9 . . 4 входной и выходной шинами , первым управл ющий вход первого ключа на ВДПтранзисторах различного типа проводимости подключен к выходу первого инвертора, вход которого  вл етс  шиной управлени  и подключен к второму управл ющему входу первого ключа на МДП-транзисторах различного типа проводимости, второй инвертор, подложки КДП-транзисторов р-типа объединены и подключены к шине положительного источника питани , подложки МДП-транзисторов п-типа объединены и подключены к шине отрицательного источника питани , отличающийс  тем, что, с целью .повышени  точности, в него второй ключ на ЩП-транзисторах различного типа проводимости, элемент И-НЕ, элемент И, счетчик и дешифратор , причем выход второго инвертора подключен к первому управл ющему входу второго ключа на КЦП-транзисторах различного типа проводимости, второй управл ющий вход которого подключен к входу второго инвертора и к выходу элемента И-НЕ, первый вход которого соединен с выходом первого инвертора , с первым входом элемента И и с R-входом счетчика, выходы которого через дешифратор подключены к второму входу элемента И-НЕ, второй вход элемента И подключен к шине генератора импульсов, выход второго ключа на МДП-транзисторах различного типа проводимости соединен с входной шиной, шина напр жени  дкраски подключена к входу второго ключа на МДП-транзисторах различного типа проводимости, выход элемента И соединен с входом счетчика.
    j лллллллплллшиишлллл
    ,7,
    w лпл ллллж
    1 JLJ
    ,n.
    UMUH-- - -. --
    UMutt. 2f
    fpuz. г
SU853902463A 1985-05-29 1985-05-29 Ключевой элемент SU1279059A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853902463A SU1279059A1 (ru) 1985-05-29 1985-05-29 Ключевой элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853902463A SU1279059A1 (ru) 1985-05-29 1985-05-29 Ключевой элемент

Publications (1)

Publication Number Publication Date
SU1279059A1 true SU1279059A1 (ru) 1986-12-23

Family

ID=21179723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853902463A SU1279059A1 (ru) 1985-05-29 1985-05-29 Ключевой элемент

Country Status (1)

Country Link
SU (1) SU1279059A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3720848, кл. 307-251, 13.03.73. Авторское свидетельство СССР № 1202048, кл. Н 03 К 17/60,14.02.85, *

Similar Documents

Publication Publication Date Title
US7932886B2 (en) Liquid crystal display device, driving method for liquid crystal display devices, and inspection for liquid crystal display devices
US5351182A (en) Level shift circuit and inverter apparatus using the same
KR100547210B1 (ko) 액정표시장치 및 그 구동회로
US3988616A (en) Driver circuit for liquid crystal display using insulated gate FETs
US4477738A (en) LSSD Compatible clock driver
KR860002877A (ko) 연산 및 표시제어용 집적회로
SU1279059A1 (ru) Ключевой элемент
US4044270A (en) Dynamic logic gate
KR930006875A (ko) 집적회로
US4704551A (en) Low voltage/high voltage field effect transistor (FET) switching circuit for printed circuit board tester
KR950013606B1 (ko) Ic의 테스트 핀을 이용한 테스트 모드설정회로
KR100307514B1 (ko) 차지펌프회로
SU845284A1 (ru) Транзисторный ключ
SU1019635A1 (ru) Преобразователь уровней
KR840001544B1 (ko) Mos 장치용 테스트 회로
SU1180974A1 (ru) Дешифратор на КМДП-транзисторах
SU1327283A1 (ru) Ключевой элемент
SU944110A1 (ru) Усилитель-формирователь импульсов
SU1097162A1 (ru) @ -Значный инвертор
SU921052A1 (ru) Триггер на КМОП транзисторах
SU1182665A1 (ru) Элемент с трем состо ни ми
KR0160359B1 (ko) 카운터 회로 및 이것에 이용되는 전압 비교 회로
SU951707A1 (ru) Логический элемент И
SU1637004A1 (ru) Формирователь импульсов с амплитудой, превышающей напр жение питани
SU1370763A1 (ru) Коммутатор с контролем