SU1277212A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1277212A1
SU1277212A1 SU853890601A SU3890601A SU1277212A1 SU 1277212 A1 SU1277212 A1 SU 1277212A1 SU 853890601 A SU853890601 A SU 853890601A SU 3890601 A SU3890601 A SU 3890601A SU 1277212 A1 SU1277212 A1 SU 1277212A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
key
input
operational amplifier
resistor
Prior art date
Application number
SU853890601A
Other languages
English (en)
Inventor
Александр Васильевич Водеников
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU853890601A priority Critical patent/SU1277212A1/ru
Application granted granted Critical
Publication of SU1277212A1 publication Critical patent/SU1277212A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области вычислительной техники, в частности к технике запоминающих устройств, и может быть использовано в многоканальных системах сбора, обработки и преобразовани  аналоговой информации. Цель изобретени  - повьппение точности устройства - достигаетс  введением в него трех дополнительных ключей и второго пассивного элемента на втором резисторе. Св зи .вновь введенных элементов с операционными усилител ми и с основньши ключами позволили повысить точность передачи сигнала с выхода второго операционного усилител  на выход устройства. 1 ил.

Description

4j
ю 1 Изобретение относитс  к вычислительной технике и-, н частности, к технике запоминающих устройств, и может быть использовано в многоканальных системах сбора, обработки и преобразовани  аналоговой информации Цель изобретени  - повышение точности устройства. На чертеже приведена функциональна  схема предлагаемого устройства, Устройство содержит операщ юнные усилители 1 и 2j ключи 3-8, пассивные элементы на резисторах 9 и 10,, накопительный элемент на конденсаторе 11, шину 12 нулевого потенциала, вход 13 управлени  устройства, инфор мационный вход 14 и выход 15 устройства . Устройство работает следующим образом . В релсиме Выборка на вход 13 про ходит уровень 1, при этом замыкаютс  ключи 3,5 и 7, а размъжаютс  ключи 4,6 и 8. Входное напр жение по ступаете входа 14 на инвертирующий вход операционного усилител  1. Устройство в режиме выборки веде; себ  как повторитель напр жени , в котором оба операционных усилител  1,2 охвачены отрицательной обратной св зью через замкнутые ключи 3,7,, что позвол ет существенно снизить погрешность сложени , уменьшить нели-; нейность амплитудной характеристики и напр жение смещени  второго операционного усилител  2 в Л,, раз, где А - коэффициент усилени  первого операционного усилител  1 в разомкнутом состо нии. За счет, обратной св зи на инвертирующем входе операционного усилит л  1 поддерживаетс  напр женке, рав ное входному. При замыкании ключей 5 и 7 за1чык етс  отрицательна  обратна  с:з зь и в операционном усилителе 2. При это конденсатор 11 зар жаетс  с выхода операционного усилител  1 через клю 3 и.резистор 10 до напр жени , при котором на инвертирующем входе опер ционного усилител  2 напр жение так равно входному, В реэиме Выборка выход операционного усилител  2 отключен от выхода 15. Резистор 10 служит дл  предотвращени  возбуждени  устройства и его сопротивление выбираетс  в пределах 100 Ом - 1 кО Сопротивление резистора 9 выбирает2 с  равным сопротивлению нагрузки устройства . Дл  перевода устройства в режим хранени  на вход 13 подаетс  уровень О, при этом ключи 2,4,6 замыкаютс ,, а ключи и 7 размыкаютс . При замыкании ключа 4 операционньш усилитель 1 становитс  повторителем напр жени . У операционного усилител  2 отрицательна  обратна  св зь замыкаетс  через ключи 6 и 8, при этом на выходе 15 устанавливаетс  напр жение, которое было на резисторе 9 до перехода в режим хранени . Так как обратна  св зь в операционном усилителе 2 подключена непосредственно с выхода 15 через ключ 8, . поэтому сопротивление открытого ключа и его температурные и временные изменени  не внос т дополнительной погрешности . Выходное сопротивление устройства ,( в режиме хранени  определ етс  выражением R. 2 где R, выходное сопротивление операционного усилител  2 без обратной св зи; R(, - сопротивление открытого ключа 6; К - коэффициент усилени  операционного усилител  2 без обратной св зи. При выборе сопротивлени  резистора 9 (R7) равным сопротивлению нагрузки (RH), перепад напр жени  ( на выходе операционного усилител  2 при переходе из режима выборки в режим хранени  минимален и определ етс  выражением uUbb,. RT). где R - сопротивление ключи 7. Соответственно при малом перепаде выходного напр жени  врем  установлени  операционного усилител  также будет минимальным. Предлагаемое устройство выборки и хранени  по сравнению с известным за счет введени  ключей позвол ет нар ду с выборкой и запоминанием входных сигналов осуществл ть быструю прецизионную коммутацию запомненного напр жени  на выход устройства. Ф.ормула изобретени  Аналоговое запоминающее устройство , содержащее первый операционный 3 усилитель, неинвертирующий вход кото рого  вл етс  информационным входом устройства, первый ключ, первый вход которого соединен с выходом первого операционного усилител  и с первым входом второго ключа, третий ключ, первый вход которого соединен с выхо дом второго ключа, с инвертирующим входом первого операционного усилите л  и с первым вьюодом первого пассив ного элемента на первом резисторе, вторые входы ключей  вл ютс  входом управлени  устройства, выход первого ключа соединен с неинвертирующим вхо дом второго операционного усилител , накопительный элемент на конденсаторе , одна из обкладок которого соединена с выходом первого ключа, инвертирующий вход второго операционного усилител  соединен с выходом третьего ключа, и шину нулевого потенциала , отличающеес  тем. 12 что, с целью повышени  точности устройства , в него введены четвертый, п тый, шестой ключи и второй пассивньш на втором резисторе, один из вьшодов которого соединен, с вторым выводом первого резистора и с шиной нулевого потенциала, другой вывод второго резистора соединен с другой обкладкой конденсатора, выход второго операционного усидтител  соединен с первыми входами четвертого и п того ключей, выход четвертого ключа  вл етс  выходом устройства и соединен с первым входом шестого ключа, выход которого соединен с инвертирующим входом второго операционного усилител , выход п того ключа соединен с первым входом третьего ключа, вторые входы четвертого, п того и шестого ключей соединены с вторым входом третьего ключа.

Claims (1)

  1. Предлагаемое устройство выборки и ' хранения по сравнению с известным за счет введения ключей позволяет наряду с выборкой и запоминанием входных сигналов осуществлять быструю прецизионную коммутацию запомненного напряжения на выход устройства.' Ф ,о р м у л а изобретения Аналоговое запоминающее устройство, содержащее первый операционный усилитель, неинвертирующий вход которого является информационным входом устройства, первый ключ, первый вход которого соединен с выходом первого операционного усилителя й с первым входом второго ключа, третий ключ, первый вход которого соединен с выходом второго ключа, с инвертирующим входом первого операционного усилителя и с первым выводом первого пассивного элемента на первом резисторе, вторые входы ключей являются входом управления устройства, выход первого ключа соединен с неинвертирующим входом второго операционного усилителя, накопительный элемент на конденсаторе, одна из обкладок которого соединена с выходом первого ключа, инвертирующий вход второго операционного усилителя соединен с выходом третьего ключа, и шину нулевого потенциала, отличающееся тем, что, с целью повышения точности устройства, в него введены четвертый, пятый, шестой ключи и второй пассивный элемент на втором резисторе,
    5 один из выводов которого соединен, с' вторым выводом первого резистора и с шиной нулевого потенциала, другой вывод второго резистора соединен с другой обкладкой конденсатора, вы— ход второго операционного усилителя соединен с первыми входами четвертого и пятого ключей, выход четвертого ключа является выходом устройства и соединен с первым входом шестого
    15 ключа, выход которого соединен с инвертирующим входом второго операционного усилителя, выход пятого ключа соединен с первым входом третьего ключа, вторые входы четвертого, пятого и шестого ключей соединены с вторым входом третьего ключа.
SU853890601A 1985-04-23 1985-04-23 Аналоговое запоминающее устройство SU1277212A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853890601A SU1277212A1 (ru) 1985-04-23 1985-04-23 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853890601A SU1277212A1 (ru) 1985-04-23 1985-04-23 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1277212A1 true SU1277212A1 (ru) 1986-12-15

Family

ID=21175413

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853890601A SU1277212A1 (ru) 1985-04-23 1985-04-23 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1277212A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 991514, кл. G 11 С 27/00, 1981. Алексенко А.Г. и др. Применение прецизионных аналоговых ИС, М.: Радио и св зь, 1981, с. 182, рис. 7.10. *

Similar Documents

Publication Publication Date Title
US3982241A (en) Self-zeroing analog-to-digital conversion system
SE8105183L (sv) Elektronisk analog omkopplingsanordning
SU1277212A1 (ru) Аналоговое запоминающее устройство
SU1531173A1 (ru) Аналоговое запоминающее устройство
SU924756A1 (ru) Аналоговое запоминающее устройство
SU978200A1 (ru) Аналоговое запоминающее устройство
SU942154A1 (ru) Аналоговое запоминающее устройство
SU951404A1 (ru) Аналоговое запоминающее устройство
SU991513A1 (ru) Аналоговое запоминающее устройство
SU1522112A1 (ru) Устройство регистрации
SU785995A1 (ru) Линейный ключ
SU830584A1 (ru) Аналоговое запоминающее устройство
SU1635222A1 (ru) Аналоговое запоминающее устройство
RU2157586C1 (ru) Автоматический корректор нулевого уровня аналогового прибора
SU938319A1 (ru) Аналоговое запоминающее устройство
SU611256A1 (ru) Аналоговое запоминающее устройство
SU1383448A1 (ru) Аналоговое запоминающее устройство
SU1378039A1 (ru) Коммутатор аналоговых сигналов
RU1774378C (ru) Аналоговое запоминающее устройство
SU1406763A1 (ru) Многоканальный коммутатор
SU525239A1 (ru) Входное устройство дл преобразователей напр жени в код
SU1730683A1 (ru) Аналоговое запоминающее устройство
SU881869A1 (ru) Аналоговое запоминающее устройство
SU841055A1 (ru) Аналоговое запоминающее устрой-CTBO
SU1388954A1 (ru) Аналоговое устройство дл выборки и хранени информации